log_dump() to support State enum
[yosys.git] / kernel / rtlil.h
1 /* -*- c++ -*-
2 * yosys -- Yosys Open SYnthesis Suite
3 *
4 * Copyright (C) 2012 Clifford Wolf <clifford@clifford.at>
5 *
6 * Permission to use, copy, modify, and/or distribute this software for any
7 * purpose with or without fee is hereby granted, provided that the above
8 * copyright notice and this permission notice appear in all copies.
9 *
10 * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
11 * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
12 * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
13 * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
14 * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
15 * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
16 * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
17 *
18 */
19
20 #include "kernel/yosys.h"
21
22 #ifndef RTLIL_H
23 #define RTLIL_H
24
25 YOSYS_NAMESPACE_BEGIN
26
27 namespace RTLIL
28 {
29 enum State : unsigned char {
30 S0 = 0,
31 S1 = 1,
32 Sx = 2, // undefined value or conflict
33 Sz = 3, // high-impedance / not-connected
34 Sa = 4, // don't care (used only in cases)
35 Sm = 5 // marker (used internally by some passes)
36 };
37
38 enum SyncType : unsigned char {
39 ST0 = 0, // level sensitive: 0
40 ST1 = 1, // level sensitive: 1
41 STp = 2, // edge sensitive: posedge
42 STn = 3, // edge sensitive: negedge
43 STe = 4, // edge sensitive: both edges
44 STa = 5, // always active
45 STg = 6, // global clock
46 STi = 7 // init
47 };
48
49 enum ConstFlags : unsigned char {
50 CONST_FLAG_NONE = 0,
51 CONST_FLAG_STRING = 1,
52 CONST_FLAG_SIGNED = 2, // only used for parameters
53 CONST_FLAG_REAL = 4 // only used for parameters
54 };
55
56 struct Const;
57 struct AttrObject;
58 struct Selection;
59 struct Monitor;
60 struct Design;
61 struct Module;
62 struct Wire;
63 struct Memory;
64 struct Cell;
65 struct SigChunk;
66 struct SigBit;
67 struct SigSpecIterator;
68 struct SigSpecConstIterator;
69 struct SigSpec;
70 struct CaseRule;
71 struct SwitchRule;
72 struct SyncRule;
73 struct Process;
74
75 typedef std::pair<SigSpec, SigSpec> SigSig;
76
77 struct IdString
78 {
79 #undef YOSYS_XTRACE_GET_PUT
80 #undef YOSYS_SORT_ID_FREE_LIST
81 #undef YOSYS_USE_STICKY_IDS
82 #undef YOSYS_NO_IDS_REFCNT
83
84 // the global id string cache
85
86 static struct destruct_guard_t {
87 bool ok; // POD, will be initialized to zero
88 destruct_guard_t() { ok = true; }
89 ~destruct_guard_t() { ok = false; }
90 } destruct_guard;
91
92 static std::vector<char*> global_id_storage_;
93 static dict<char*, int, hash_cstr_ops> global_id_index_;
94 #ifndef YOSYS_NO_IDS_REFCNT
95 static std::vector<int> global_refcount_storage_;
96 static std::vector<int> global_free_idx_list_;
97 #endif
98
99 #ifdef YOSYS_USE_STICKY_IDS
100 static int last_created_idx_ptr_;
101 static int last_created_idx_[8];
102 #endif
103
104 static inline void xtrace_db_dump()
105 {
106 #ifdef YOSYS_XTRACE_GET_PUT
107 for (int idx = 0; idx < GetSize(global_id_storage_); idx++)
108 {
109 if (global_id_storage_.at(idx) == nullptr)
110 log("#X# DB-DUMP index %d: FREE\n", idx);
111 else
112 log("#X# DB-DUMP index %d: '%s' (ref %d)\n", idx, global_id_storage_.at(idx), global_refcount_storage_.at(idx));
113 }
114 #endif
115 }
116
117 static inline void checkpoint()
118 {
119 #ifdef YOSYS_USE_STICKY_IDS
120 last_created_idx_ptr_ = 0;
121 for (int i = 0; i < 8; i++) {
122 if (last_created_idx_[i])
123 put_reference(last_created_idx_[i]);
124 last_created_idx_[i] = 0;
125 }
126 #endif
127 #ifdef YOSYS_SORT_ID_FREE_LIST
128 std::sort(global_free_idx_list_.begin(), global_free_idx_list_.end(), std::greater<int>());
129 #endif
130 }
131
132 static inline int get_reference(int idx)
133 {
134 if (idx) {
135 #ifndef YOSYS_NO_IDS_REFCNT
136 global_refcount_storage_[idx]++;
137 #endif
138 #ifdef YOSYS_XTRACE_GET_PUT
139 if (yosys_xtrace)
140 log("#X# GET-BY-INDEX '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
141 #endif
142 }
143 return idx;
144 }
145
146 static int get_reference(const char *p)
147 {
148 log_assert(destruct_guard.ok);
149
150 if (!p[0])
151 return 0;
152
153 log_assert(p[0] == '$' || p[0] == '\\');
154 log_assert(p[1] != 0);
155
156 auto it = global_id_index_.find((char*)p);
157 if (it != global_id_index_.end()) {
158 #ifndef YOSYS_NO_IDS_REFCNT
159 global_refcount_storage_.at(it->second)++;
160 #endif
161 #ifdef YOSYS_XTRACE_GET_PUT
162 if (yosys_xtrace)
163 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(it->second), it->second, global_refcount_storage_.at(it->second));
164 #endif
165 return it->second;
166 }
167
168 #ifndef YOSYS_NO_IDS_REFCNT
169 if (global_free_idx_list_.empty()) {
170 if (global_id_storage_.empty()) {
171 global_refcount_storage_.push_back(0);
172 global_id_storage_.push_back((char*)"");
173 global_id_index_[global_id_storage_.back()] = 0;
174 }
175 log_assert(global_id_storage_.size() < 0x40000000);
176 global_free_idx_list_.push_back(global_id_storage_.size());
177 global_id_storage_.push_back(nullptr);
178 global_refcount_storage_.push_back(0);
179 }
180
181 int idx = global_free_idx_list_.back();
182 global_free_idx_list_.pop_back();
183 global_id_storage_.at(idx) = strdup(p);
184 global_id_index_[global_id_storage_.at(idx)] = idx;
185 global_refcount_storage_.at(idx)++;
186 #else
187 if (global_id_storage_.empty()) {
188 global_id_storage_.push_back((char*)"");
189 global_id_index_[global_id_storage_.back()] = 0;
190 }
191 int idx = global_id_storage_.size();
192 global_id_storage_.push_back(strdup(p));
193 global_id_index_[global_id_storage_.back()] = idx;
194 #endif
195
196 if (yosys_xtrace) {
197 log("#X# New IdString '%s' with index %d.\n", p, idx);
198 log_backtrace("-X- ", yosys_xtrace-1);
199 }
200
201 #ifdef YOSYS_XTRACE_GET_PUT
202 if (yosys_xtrace)
203 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
204 #endif
205
206 #ifdef YOSYS_USE_STICKY_IDS
207 // Avoid Create->Delete->Create pattern
208 if (last_created_idx_[last_created_idx_ptr_])
209 put_reference(last_created_idx_[last_created_idx_ptr_]);
210 last_created_idx_[last_created_idx_ptr_] = idx;
211 get_reference(last_created_idx_[last_created_idx_ptr_]);
212 last_created_idx_ptr_ = (last_created_idx_ptr_ + 1) & 7;
213 #endif
214
215 return idx;
216 }
217
218 #ifndef YOSYS_NO_IDS_REFCNT
219 static inline void put_reference(int idx)
220 {
221 // put_reference() may be called from destructors after the destructor of
222 // global_refcount_storage_ has been run. in this case we simply do nothing.
223 if (!destruct_guard.ok || !idx)
224 return;
225
226 #ifdef YOSYS_XTRACE_GET_PUT
227 if (yosys_xtrace) {
228 log("#X# PUT '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
229 }
230 #endif
231
232 int &refcount = global_refcount_storage_[idx];
233
234 if (--refcount > 0)
235 return;
236
237 log_assert(refcount == 0);
238
239 if (yosys_xtrace) {
240 log("#X# Removed IdString '%s' with index %d.\n", global_id_storage_.at(idx), idx);
241 log_backtrace("-X- ", yosys_xtrace-1);
242 }
243
244 global_id_index_.erase(global_id_storage_.at(idx));
245 free(global_id_storage_.at(idx));
246 global_id_storage_.at(idx) = nullptr;
247 global_free_idx_list_.push_back(idx);
248 }
249 #else
250 static inline void put_reference(int) { }
251 #endif
252
253 // the actual IdString object is just is a single int
254
255 int index_;
256
257 inline IdString() : index_(0) { }
258 inline IdString(const char *str) : index_(get_reference(str)) { }
259 inline IdString(const IdString &str) : index_(get_reference(str.index_)) { }
260 inline IdString(IdString &&str) : index_(str.index_) { str.index_ = 0; }
261 inline IdString(const std::string &str) : index_(get_reference(str.c_str())) { }
262 inline ~IdString() { put_reference(index_); }
263
264 inline void operator=(const IdString &rhs) {
265 put_reference(index_);
266 index_ = get_reference(rhs.index_);
267 }
268
269 inline void operator=(const char *rhs) {
270 IdString id(rhs);
271 *this = id;
272 }
273
274 inline void operator=(const std::string &rhs) {
275 IdString id(rhs);
276 *this = id;
277 }
278
279 inline const char *c_str() const {
280 return global_id_storage_.at(index_);
281 }
282
283 inline std::string str() const {
284 return std::string(global_id_storage_.at(index_));
285 }
286
287 inline bool operator<(const IdString &rhs) const {
288 return index_ < rhs.index_;
289 }
290
291 inline bool operator==(const IdString &rhs) const { return index_ == rhs.index_; }
292 inline bool operator!=(const IdString &rhs) const { return index_ != rhs.index_; }
293
294 // The methods below are just convenience functions for better compatibility with std::string.
295
296 bool operator==(const std::string &rhs) const { return str() == rhs; }
297 bool operator!=(const std::string &rhs) const { return str() != rhs; }
298
299 bool operator==(const char *rhs) const { return strcmp(c_str(), rhs) == 0; }
300 bool operator!=(const char *rhs) const { return strcmp(c_str(), rhs) != 0; }
301
302 char operator[](size_t i) const {
303 const char *p = c_str();
304 for (; i != 0; i--, p++)
305 log_assert(*p != 0);
306 return *p;
307 }
308
309 std::string substr(size_t pos = 0, size_t len = std::string::npos) const {
310 if (len == std::string::npos || len >= strlen(c_str() + pos))
311 return std::string(c_str() + pos);
312 else
313 return std::string(c_str() + pos, len);
314 }
315
316 int compare(size_t pos, size_t len, const char* s) const {
317 return strncmp(c_str()+pos, s, len);
318 }
319
320 bool begins_with(const char* prefix) const {
321 size_t len = strlen(prefix);
322 if (size() < len) return false;
323 return compare(0, len, prefix) == 0;
324 }
325
326 bool ends_with(const char* suffix) const {
327 size_t len = strlen(suffix);
328 if (size() < len) return false;
329 return compare(size()-len, len, suffix) == 0;
330 }
331
332 size_t size() const {
333 return strlen(c_str());
334 }
335
336 bool empty() const {
337 return c_str()[0] == 0;
338 }
339
340 void clear() {
341 *this = IdString();
342 }
343
344 unsigned int hash() const {
345 return index_;
346 }
347
348 // The following is a helper key_compare class. Instead of for example std::set<Cell*>
349 // use std::set<Cell*, IdString::compare_ptr_by_name<Cell>> if the order of cells in the
350 // set has an influence on the algorithm.
351
352 template<typename T> struct compare_ptr_by_name {
353 bool operator()(const T *a, const T *b) const {
354 return (a == nullptr || b == nullptr) ? (a < b) : (a->name < b->name);
355 }
356 };
357
358 // often one needs to check if a given IdString is part of a list (for example a list
359 // of cell types). the following functions helps with that.
360
361 template<typename T, typename... Args>
362 bool in(T first, Args... rest) const {
363 return in(first) || in(rest...);
364 }
365
366 bool in(IdString rhs) const { return *this == rhs; }
367 bool in(const char *rhs) const { return *this == rhs; }
368 bool in(const std::string &rhs) const { return *this == rhs; }
369 bool in(const pool<IdString> &rhs) const { return rhs.count(*this) != 0; }
370 };
371
372 namespace ID {
373 // defined in rtlil.cc, initialized in yosys.cc
374 extern IdString A, B, Y;
375 extern IdString keep;
376 extern IdString whitebox;
377 extern IdString blackbox;
378 };
379
380 static inline std::string escape_id(std::string str) {
381 if (str.size() > 0 && str[0] != '\\' && str[0] != '$')
382 return "\\" + str;
383 return str;
384 }
385
386 static inline std::string unescape_id(std::string str) {
387 if (str.size() < 2)
388 return str;
389 if (str[0] != '\\')
390 return str;
391 if (str[1] == '$' || str[1] == '\\')
392 return str;
393 if (str[1] >= '0' && str[1] <= '9')
394 return str;
395 return str.substr(1);
396 }
397
398 static inline std::string unescape_id(RTLIL::IdString str) {
399 return unescape_id(str.str());
400 }
401
402 static inline const char *id2cstr(const RTLIL::IdString &str) {
403 return log_id(str);
404 }
405
406 template <typename T> struct sort_by_name_id {
407 bool operator()(T *a, T *b) const {
408 return a->name < b->name;
409 }
410 };
411
412 template <typename T> struct sort_by_name_str {
413 bool operator()(T *a, T *b) const {
414 return strcmp(a->name.c_str(), b->name.c_str()) < 0;
415 }
416 };
417
418 struct sort_by_id_str {
419 bool operator()(RTLIL::IdString a, RTLIL::IdString b) const {
420 return strcmp(a.c_str(), b.c_str()) < 0;
421 }
422 };
423
424 // see calc.cc for the implementation of this functions
425 RTLIL::Const const_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
426 RTLIL::Const const_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
427 RTLIL::Const const_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
428 RTLIL::Const const_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
429 RTLIL::Const const_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
430
431 RTLIL::Const const_reduce_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
432 RTLIL::Const const_reduce_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
433 RTLIL::Const const_reduce_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
434 RTLIL::Const const_reduce_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
435 RTLIL::Const const_reduce_bool (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
436
437 RTLIL::Const const_logic_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
438 RTLIL::Const const_logic_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
439 RTLIL::Const const_logic_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
440
441 RTLIL::Const const_shl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
442 RTLIL::Const const_shr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
443 RTLIL::Const const_sshl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
444 RTLIL::Const const_sshr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
445 RTLIL::Const const_shift (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
446 RTLIL::Const const_shiftx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
447
448 RTLIL::Const const_lt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
449 RTLIL::Const const_le (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
450 RTLIL::Const const_eq (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
451 RTLIL::Const const_ne (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
452 RTLIL::Const const_eqx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
453 RTLIL::Const const_nex (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
454 RTLIL::Const const_ge (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
455 RTLIL::Const const_gt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
456
457 RTLIL::Const const_add (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
458 RTLIL::Const const_sub (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
459 RTLIL::Const const_mul (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
460 RTLIL::Const const_div (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
461 RTLIL::Const const_mod (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
462 RTLIL::Const const_pow (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
463
464 RTLIL::Const const_pos (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
465 RTLIL::Const const_neg (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
466
467
468 // This iterator-range-pair is used for Design::modules(), Module::wires() and Module::cells().
469 // It maintains a reference counter that is used to make sure that the container is not modified while being iterated over.
470
471 template<typename T>
472 struct ObjIterator {
473 using iterator_category = std::forward_iterator_tag;
474 using value_type = T;
475 using difference_type = ptrdiff_t;
476 using pointer = T*;
477 using reference = T&;
478 typename dict<RTLIL::IdString, T>::iterator it;
479 dict<RTLIL::IdString, T> *list_p;
480 int *refcount_p;
481
482 ObjIterator() : list_p(nullptr), refcount_p(nullptr) {
483 }
484
485 ObjIterator(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) {
486 if (list_p->empty()) {
487 this->list_p = nullptr;
488 this->refcount_p = nullptr;
489 } else {
490 it = list_p->begin();
491 (*refcount_p)++;
492 }
493 }
494
495 ObjIterator(const RTLIL::ObjIterator<T> &other) {
496 it = other.it;
497 list_p = other.list_p;
498 refcount_p = other.refcount_p;
499 if (refcount_p)
500 (*refcount_p)++;
501 }
502
503 ObjIterator &operator=(const RTLIL::ObjIterator<T> &other) {
504 if (refcount_p)
505 (*refcount_p)--;
506 it = other.it;
507 list_p = other.list_p;
508 refcount_p = other.refcount_p;
509 if (refcount_p)
510 (*refcount_p)++;
511 return *this;
512 }
513
514 ~ObjIterator() {
515 if (refcount_p)
516 (*refcount_p)--;
517 }
518
519 inline T operator*() const {
520 log_assert(list_p != nullptr);
521 return it->second;
522 }
523
524 inline bool operator!=(const RTLIL::ObjIterator<T> &other) const {
525 if (list_p == nullptr || other.list_p == nullptr)
526 return list_p != other.list_p;
527 return it != other.it;
528 }
529
530
531 inline bool operator==(const RTLIL::ObjIterator<T> &other) const {
532 return !(*this != other);
533 }
534
535 inline ObjIterator<T>& operator++() {
536 log_assert(list_p != nullptr);
537 if (++it == list_p->end()) {
538 (*refcount_p)--;
539 list_p = nullptr;
540 refcount_p = nullptr;
541 }
542 return *this;
543 }
544
545 inline const ObjIterator<T> operator++(int) {
546 ObjIterator<T> result(*this);
547 ++(*this);
548 return result;
549 }
550 };
551
552 template<typename T>
553 struct ObjRange
554 {
555 dict<RTLIL::IdString, T> *list_p;
556 int *refcount_p;
557
558 ObjRange(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) { }
559 RTLIL::ObjIterator<T> begin() { return RTLIL::ObjIterator<T>(list_p, refcount_p); }
560 RTLIL::ObjIterator<T> end() { return RTLIL::ObjIterator<T>(); }
561
562 size_t size() const {
563 return list_p->size();
564 }
565
566 operator pool<T>() const {
567 pool<T> result;
568 for (auto &it : *list_p)
569 result.insert(it.second);
570 return result;
571 }
572
573 operator std::vector<T>() const {
574 std::vector<T> result;
575 result.reserve(list_p->size());
576 for (auto &it : *list_p)
577 result.push_back(it.second);
578 return result;
579 }
580
581 pool<T> to_pool() const { return *this; }
582 std::vector<T> to_vector() const { return *this; }
583 };
584 };
585
586 struct RTLIL::Const
587 {
588 int flags;
589 std::vector<RTLIL::State> bits;
590
591 Const();
592 Const(std::string str);
593 Const(int val, int width = 32);
594 Const(RTLIL::State bit, int width = 1);
595 Const(const std::vector<RTLIL::State> &bits) : bits(bits) { flags = CONST_FLAG_NONE; }
596 Const(const std::vector<bool> &bits);
597 Const(const RTLIL::Const &c);
598 RTLIL::Const &operator =(const RTLIL::Const &other) = default;
599
600 bool operator <(const RTLIL::Const &other) const;
601 bool operator ==(const RTLIL::Const &other) const;
602 bool operator !=(const RTLIL::Const &other) const;
603
604 bool as_bool() const;
605 int as_int(bool is_signed = false) const;
606 std::string as_string() const;
607 static Const from_string(std::string str);
608
609 std::string decode_string() const;
610
611 inline int size() const { return bits.size(); }
612 inline RTLIL::State &operator[](int index) { return bits.at(index); }
613 inline const RTLIL::State &operator[](int index) const { return bits.at(index); }
614
615 bool is_fully_zero() const;
616 bool is_fully_ones() const;
617 bool is_fully_def() const;
618 bool is_fully_undef() const;
619
620 inline RTLIL::Const extract(int offset, int len = 1, RTLIL::State padding = RTLIL::State::S0) const {
621 RTLIL::Const ret;
622 ret.bits.reserve(len);
623 for (int i = offset; i < offset + len; i++)
624 ret.bits.push_back(i < GetSize(bits) ? bits[i] : padding);
625 return ret;
626 }
627
628 void extu(int width) {
629 bits.resize(width, RTLIL::State::S0);
630 }
631
632 void exts(int width) {
633 bits.resize(width, bits.empty() ? RTLIL::State::Sx : bits.back());
634 }
635
636 inline unsigned int hash() const {
637 unsigned int h = mkhash_init;
638 for (auto b : bits)
639 mkhash(h, b);
640 return h;
641 }
642 };
643
644 struct RTLIL::AttrObject
645 {
646 dict<RTLIL::IdString, RTLIL::Const> attributes;
647
648 void set_bool_attribute(RTLIL::IdString id, bool value=true);
649 bool get_bool_attribute(RTLIL::IdString id) const;
650
651 bool get_blackbox_attribute(bool ignore_wb=false) const {
652 return get_bool_attribute(ID::blackbox) || (!ignore_wb && get_bool_attribute(ID::whitebox));
653 }
654
655 void set_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
656 void add_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
657 pool<string> get_strpool_attribute(RTLIL::IdString id) const;
658
659 void set_src_attribute(const std::string &src);
660 std::string get_src_attribute() const;
661 };
662
663 struct RTLIL::SigChunk
664 {
665 RTLIL::Wire *wire;
666 std::vector<RTLIL::State> data; // only used if wire == NULL, LSB at index 0
667 int width, offset;
668
669 SigChunk();
670 SigChunk(const RTLIL::Const &value);
671 SigChunk(RTLIL::Wire *wire);
672 SigChunk(RTLIL::Wire *wire, int offset, int width = 1);
673 SigChunk(const std::string &str);
674 SigChunk(int val, int width = 32);
675 SigChunk(RTLIL::State bit, int width = 1);
676 SigChunk(RTLIL::SigBit bit);
677 SigChunk(const RTLIL::SigChunk &sigchunk);
678 RTLIL::SigChunk &operator =(const RTLIL::SigChunk &other) = default;
679
680 RTLIL::SigChunk extract(int offset, int length) const;
681 inline int size() const { return width; }
682
683 bool operator <(const RTLIL::SigChunk &other) const;
684 bool operator ==(const RTLIL::SigChunk &other) const;
685 bool operator !=(const RTLIL::SigChunk &other) const;
686 };
687
688 struct RTLIL::SigBit
689 {
690 RTLIL::Wire *wire;
691 union {
692 RTLIL::State data; // used if wire == NULL
693 int offset; // used if wire != NULL
694 };
695
696 SigBit();
697 SigBit(RTLIL::State bit);
698 SigBit(bool bit);
699 SigBit(RTLIL::Wire *wire);
700 SigBit(RTLIL::Wire *wire, int offset);
701 SigBit(const RTLIL::SigChunk &chunk);
702 SigBit(const RTLIL::SigChunk &chunk, int index);
703 SigBit(const RTLIL::SigSpec &sig);
704 SigBit(const RTLIL::SigBit &sigbit);
705 RTLIL::SigBit &operator =(const RTLIL::SigBit &other) = default;
706
707 bool operator <(const RTLIL::SigBit &other) const;
708 bool operator ==(const RTLIL::SigBit &other) const;
709 bool operator !=(const RTLIL::SigBit &other) const;
710 unsigned int hash() const;
711 };
712
713 struct RTLIL::SigSpecIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
714 {
715 RTLIL::SigSpec *sig_p;
716 int index;
717
718 inline RTLIL::SigBit &operator*() const;
719 inline bool operator!=(const RTLIL::SigSpecIterator &other) const { return index != other.index; }
720 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
721 inline void operator++() { index++; }
722 };
723
724 struct RTLIL::SigSpecConstIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
725 {
726 const RTLIL::SigSpec *sig_p;
727 int index;
728
729 inline const RTLIL::SigBit &operator*() const;
730 inline bool operator!=(const RTLIL::SigSpecConstIterator &other) const { return index != other.index; }
731 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
732 inline void operator++() { index++; }
733 };
734
735 struct RTLIL::SigSpec
736 {
737 private:
738 int width_;
739 unsigned long hash_;
740 std::vector<RTLIL::SigChunk> chunks_; // LSB at index 0
741 std::vector<RTLIL::SigBit> bits_; // LSB at index 0
742
743 void pack() const;
744 void unpack() const;
745 void updhash() const;
746
747 inline bool packed() const {
748 return bits_.empty();
749 }
750
751 inline void inline_unpack() const {
752 if (!chunks_.empty())
753 unpack();
754 }
755
756 public:
757 SigSpec();
758 SigSpec(const RTLIL::SigSpec &other);
759 SigSpec(std::initializer_list<RTLIL::SigSpec> parts);
760 const RTLIL::SigSpec &operator=(const RTLIL::SigSpec &other);
761
762 SigSpec(const RTLIL::Const &value);
763 SigSpec(const RTLIL::SigChunk &chunk);
764 SigSpec(RTLIL::Wire *wire);
765 SigSpec(RTLIL::Wire *wire, int offset, int width = 1);
766 SigSpec(const std::string &str);
767 SigSpec(int val, int width = 32);
768 SigSpec(RTLIL::State bit, int width = 1);
769 SigSpec(RTLIL::SigBit bit, int width = 1);
770 SigSpec(std::vector<RTLIL::SigChunk> chunks);
771 SigSpec(std::vector<RTLIL::SigBit> bits);
772 SigSpec(pool<RTLIL::SigBit> bits);
773 SigSpec(std::set<RTLIL::SigBit> bits);
774 SigSpec(bool bit);
775
776 SigSpec(RTLIL::SigSpec &&other) {
777 width_ = other.width_;
778 hash_ = other.hash_;
779 chunks_ = std::move(other.chunks_);
780 bits_ = std::move(other.bits_);
781 }
782
783 const RTLIL::SigSpec &operator=(RTLIL::SigSpec &&other) {
784 width_ = other.width_;
785 hash_ = other.hash_;
786 chunks_ = std::move(other.chunks_);
787 bits_ = std::move(other.bits_);
788 return *this;
789 }
790
791 size_t get_hash() const {
792 if (!hash_) hash();
793 return hash_;
794 }
795
796 inline const std::vector<RTLIL::SigChunk> &chunks() const { pack(); return chunks_; }
797 inline const std::vector<RTLIL::SigBit> &bits() const { inline_unpack(); return bits_; }
798
799 inline int size() const { return width_; }
800 inline bool empty() const { return width_ == 0; }
801
802 inline RTLIL::SigBit &operator[](int index) { inline_unpack(); return bits_.at(index); }
803 inline const RTLIL::SigBit &operator[](int index) const { inline_unpack(); return bits_.at(index); }
804
805 inline RTLIL::SigSpecIterator begin() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = 0; return it; }
806 inline RTLIL::SigSpecIterator end() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = width_; return it; }
807
808 inline RTLIL::SigSpecConstIterator begin() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = 0; return it; }
809 inline RTLIL::SigSpecConstIterator end() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = width_; return it; }
810
811 void sort();
812 void sort_and_unify();
813
814 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with);
815 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with, RTLIL::SigSpec *other) const;
816
817 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules);
818 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
819
820 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules);
821 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
822
823 void replace(int offset, const RTLIL::SigSpec &with);
824
825 void remove(const RTLIL::SigSpec &pattern);
826 void remove(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other) const;
827 void remove2(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other);
828
829 void remove(const pool<RTLIL::SigBit> &pattern);
830 void remove(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other) const;
831 void remove2(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
832 void remove2(const std::set<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
833
834 void remove(int offset, int length = 1);
835 void remove_const();
836
837 RTLIL::SigSpec extract(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec *other = NULL) const;
838 RTLIL::SigSpec extract(const pool<RTLIL::SigBit> &pattern, const RTLIL::SigSpec *other = NULL) const;
839 RTLIL::SigSpec extract(int offset, int length = 1) const;
840 RTLIL::SigSpec extract_end(int offset) const { return extract(offset, width_ - offset); }
841
842 void append(const RTLIL::SigSpec &signal);
843 void append_bit(const RTLIL::SigBit &bit);
844
845 void extend_u0(int width, bool is_signed = false);
846
847 RTLIL::SigSpec repeat(int num) const;
848
849 bool operator <(const RTLIL::SigSpec &other) const;
850 bool operator ==(const RTLIL::SigSpec &other) const;
851 inline bool operator !=(const RTLIL::SigSpec &other) const { return !(*this == other); }
852
853 bool is_wire() const;
854 bool is_chunk() const;
855 inline bool is_bit() const { return width_ == 1; }
856
857 bool is_fully_const() const;
858 bool is_fully_zero() const;
859 bool is_fully_ones() const;
860 bool is_fully_def() const;
861 bool is_fully_undef() const;
862 bool has_const() const;
863 bool has_marked_bits() const;
864
865 bool as_bool() const;
866 int as_int(bool is_signed = false) const;
867 std::string as_string() const;
868 RTLIL::Const as_const() const;
869 RTLIL::Wire *as_wire() const;
870 RTLIL::SigChunk as_chunk() const;
871 RTLIL::SigBit as_bit() const;
872
873 bool match(std::string pattern) const;
874
875 std::set<RTLIL::SigBit> to_sigbit_set() const;
876 pool<RTLIL::SigBit> to_sigbit_pool() const;
877 std::vector<RTLIL::SigBit> to_sigbit_vector() const;
878 std::map<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_map(const RTLIL::SigSpec &other) const;
879 dict<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_dict(const RTLIL::SigSpec &other) const;
880
881 static bool parse(RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
882 static bool parse_sel(RTLIL::SigSpec &sig, RTLIL::Design *design, RTLIL::Module *module, std::string str);
883 static bool parse_rhs(const RTLIL::SigSpec &lhs, RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
884
885 operator std::vector<RTLIL::SigChunk>() const { return chunks(); }
886 operator std::vector<RTLIL::SigBit>() const { return bits(); }
887 RTLIL::SigBit at(int offset, const RTLIL::SigBit &defval) { return offset < width_ ? (*this)[offset] : defval; }
888
889 unsigned int hash() const { if (!hash_) updhash(); return hash_; };
890
891 #ifndef NDEBUG
892 void check() const;
893 #else
894 void check() const { }
895 #endif
896 };
897
898 struct RTLIL::Selection
899 {
900 bool full_selection;
901 pool<RTLIL::IdString> selected_modules;
902 dict<RTLIL::IdString, pool<RTLIL::IdString>> selected_members;
903
904 Selection(bool full = true) : full_selection(full) { }
905
906 bool selected_module(RTLIL::IdString mod_name) const;
907 bool selected_whole_module(RTLIL::IdString mod_name) const;
908 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
909 void optimize(RTLIL::Design *design);
910
911 template<typename T1> void select(T1 *module) {
912 if (!full_selection && selected_modules.count(module->name) == 0) {
913 selected_modules.insert(module->name);
914 selected_members.erase(module->name);
915 }
916 }
917
918 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
919 if (!full_selection && selected_modules.count(module->name) == 0)
920 selected_members[module->name].insert(member->name);
921 }
922
923 bool empty() const {
924 return !full_selection && selected_modules.empty() && selected_members.empty();
925 }
926 };
927
928 struct RTLIL::Monitor
929 {
930 unsigned int hashidx_;
931 unsigned int hash() const { return hashidx_; }
932
933 Monitor() {
934 static unsigned int hashidx_count = 123456789;
935 hashidx_count = mkhash_xorshift(hashidx_count);
936 hashidx_ = hashidx_count;
937 }
938
939 virtual ~Monitor() { }
940 virtual void notify_module_add(RTLIL::Module*) { }
941 virtual void notify_module_del(RTLIL::Module*) { }
942 virtual void notify_connect(RTLIL::Cell*, const RTLIL::IdString&, const RTLIL::SigSpec&, RTLIL::SigSpec&) { }
943 virtual void notify_connect(RTLIL::Module*, const RTLIL::SigSig&) { }
944 virtual void notify_connect(RTLIL::Module*, const std::vector<RTLIL::SigSig>&) { }
945 virtual void notify_blackout(RTLIL::Module*) { }
946 };
947
948 struct RTLIL::Design
949 {
950 unsigned int hashidx_;
951 unsigned int hash() const { return hashidx_; }
952
953 pool<RTLIL::Monitor*> monitors;
954 dict<std::string, std::string> scratchpad;
955
956 int refcount_modules_;
957 dict<RTLIL::IdString, RTLIL::Module*> modules_;
958 std::vector<AST::AstNode*> verilog_packages, verilog_globals;
959 dict<std::string, std::pair<std::string, bool>> verilog_defines;
960
961 std::vector<RTLIL::Selection> selection_stack;
962 dict<RTLIL::IdString, RTLIL::Selection> selection_vars;
963 std::string selected_active_module;
964
965 Design();
966 ~Design();
967
968 RTLIL::ObjRange<RTLIL::Module*> modules();
969 RTLIL::Module *module(RTLIL::IdString name);
970 RTLIL::Module *top_module();
971
972 bool has(RTLIL::IdString id) const {
973 return modules_.count(id) != 0;
974 }
975
976 void add(RTLIL::Module *module);
977 RTLIL::Module *addModule(RTLIL::IdString name);
978 void remove(RTLIL::Module *module);
979 void rename(RTLIL::Module *module, RTLIL::IdString new_name);
980
981 void scratchpad_unset(std::string varname);
982
983 void scratchpad_set_int(std::string varname, int value);
984 void scratchpad_set_bool(std::string varname, bool value);
985 void scratchpad_set_string(std::string varname, std::string value);
986
987 int scratchpad_get_int(std::string varname, int default_value = 0) const;
988 bool scratchpad_get_bool(std::string varname, bool default_value = false) const;
989 std::string scratchpad_get_string(std::string varname, std::string default_value = std::string()) const;
990
991 void sort();
992 void check();
993 void optimize();
994
995 bool selected_module(RTLIL::IdString mod_name) const;
996 bool selected_whole_module(RTLIL::IdString mod_name) const;
997 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
998
999 bool selected_module(RTLIL::Module *mod) const;
1000 bool selected_whole_module(RTLIL::Module *mod) const;
1001
1002 RTLIL::Selection &selection() {
1003 return selection_stack.back();
1004 }
1005
1006 const RTLIL::Selection &selection() const {
1007 return selection_stack.back();
1008 }
1009
1010 bool full_selection() const {
1011 return selection_stack.back().full_selection;
1012 }
1013
1014 template<typename T1> bool selected(T1 *module) const {
1015 return selected_module(module->name);
1016 }
1017
1018 template<typename T1, typename T2> bool selected(T1 *module, T2 *member) const {
1019 return selected_member(module->name, member->name);
1020 }
1021
1022 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
1023 if (selection_stack.size() > 0) {
1024 RTLIL::Selection &sel = selection_stack.back();
1025 sel.select(module, member);
1026 }
1027 }
1028
1029
1030 std::vector<RTLIL::Module*> selected_modules() const;
1031 std::vector<RTLIL::Module*> selected_whole_modules() const;
1032 std::vector<RTLIL::Module*> selected_whole_modules_warn() const;
1033 #ifdef WITH_PYTHON
1034 static std::map<unsigned int, RTLIL::Design*> *get_all_designs(void);
1035 #endif
1036 };
1037
1038 struct RTLIL::Module : public RTLIL::AttrObject
1039 {
1040 unsigned int hashidx_;
1041 unsigned int hash() const { return hashidx_; }
1042
1043 protected:
1044 void add(RTLIL::Wire *wire);
1045 void add(RTLIL::Cell *cell);
1046
1047 public:
1048 RTLIL::Design *design;
1049 pool<RTLIL::Monitor*> monitors;
1050
1051 int refcount_wires_;
1052 int refcount_cells_;
1053
1054 dict<RTLIL::IdString, RTLIL::Wire*> wires_;
1055 dict<RTLIL::IdString, RTLIL::Cell*> cells_;
1056 std::vector<RTLIL::SigSig> connections_;
1057
1058 RTLIL::IdString name;
1059 pool<RTLIL::IdString> avail_parameters;
1060 dict<RTLIL::IdString, RTLIL::Memory*> memories;
1061 dict<RTLIL::IdString, RTLIL::Process*> processes;
1062
1063 Module();
1064 virtual ~Module();
1065 virtual RTLIL::IdString derive(RTLIL::Design *design, dict<RTLIL::IdString, RTLIL::Const> parameters, bool mayfail = false);
1066 virtual RTLIL::IdString derive(RTLIL::Design *design, dict<RTLIL::IdString, RTLIL::Const> parameters, dict<RTLIL::IdString, RTLIL::Module*> interfaces, dict<RTLIL::IdString, RTLIL::IdString> modports, bool mayfail = false);
1067 virtual size_t count_id(RTLIL::IdString id);
1068 virtual void reprocess_module(RTLIL::Design *design, dict<RTLIL::IdString, RTLIL::Module *> local_interfaces);
1069
1070 virtual void sort();
1071 virtual void check();
1072 virtual void optimize();
1073 virtual void makeblackbox();
1074
1075 void connect(const RTLIL::SigSig &conn);
1076 void connect(const RTLIL::SigSpec &lhs, const RTLIL::SigSpec &rhs);
1077 void new_connections(const std::vector<RTLIL::SigSig> &new_conn);
1078 const std::vector<RTLIL::SigSig> &connections() const;
1079
1080 std::vector<RTLIL::IdString> ports;
1081 void fixup_ports();
1082
1083 template<typename T> void rewrite_sigspecs(T &functor);
1084 template<typename T> void rewrite_sigspecs2(T &functor);
1085 void cloneInto(RTLIL::Module *new_mod) const;
1086 virtual RTLIL::Module *clone() const;
1087
1088 bool has_memories() const;
1089 bool has_processes() const;
1090
1091 bool has_memories_warn() const;
1092 bool has_processes_warn() const;
1093
1094 std::vector<RTLIL::Wire*> selected_wires() const;
1095 std::vector<RTLIL::Cell*> selected_cells() const;
1096
1097 template<typename T> bool selected(T *member) const {
1098 return design->selected_member(name, member->name);
1099 }
1100
1101 RTLIL::Wire* wire(RTLIL::IdString id) { return wires_.count(id) ? wires_.at(id) : nullptr; }
1102 RTLIL::Cell* cell(RTLIL::IdString id) { return cells_.count(id) ? cells_.at(id) : nullptr; }
1103
1104 RTLIL::ObjRange<RTLIL::Wire*> wires() { return RTLIL::ObjRange<RTLIL::Wire*>(&wires_, &refcount_wires_); }
1105 RTLIL::ObjRange<RTLIL::Cell*> cells() { return RTLIL::ObjRange<RTLIL::Cell*>(&cells_, &refcount_cells_); }
1106
1107 // Removing wires is expensive. If you have to remove wires, remove them all at once.
1108 void remove(const pool<RTLIL::Wire*> &wires);
1109 void remove(RTLIL::Cell *cell);
1110
1111 void rename(RTLIL::Wire *wire, RTLIL::IdString new_name);
1112 void rename(RTLIL::Cell *cell, RTLIL::IdString new_name);
1113 void rename(RTLIL::IdString old_name, RTLIL::IdString new_name);
1114
1115 void swap_names(RTLIL::Wire *w1, RTLIL::Wire *w2);
1116 void swap_names(RTLIL::Cell *c1, RTLIL::Cell *c2);
1117
1118 RTLIL::IdString uniquify(RTLIL::IdString name);
1119 RTLIL::IdString uniquify(RTLIL::IdString name, int &index);
1120
1121 RTLIL::Wire *addWire(RTLIL::IdString name, int width = 1);
1122 RTLIL::Wire *addWire(RTLIL::IdString name, const RTLIL::Wire *other);
1123
1124 RTLIL::Cell *addCell(RTLIL::IdString name, RTLIL::IdString type);
1125 RTLIL::Cell *addCell(RTLIL::IdString name, const RTLIL::Cell *other);
1126
1127 // The add* methods create a cell and return the created cell. All signals must exist in advance.
1128
1129 RTLIL::Cell* addNot (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1130 RTLIL::Cell* addPos (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1131 RTLIL::Cell* addNeg (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1132
1133 RTLIL::Cell* addAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1134 RTLIL::Cell* addOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1135 RTLIL::Cell* addXor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1136 RTLIL::Cell* addXnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1137
1138 RTLIL::Cell* addReduceAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1139 RTLIL::Cell* addReduceOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1140 RTLIL::Cell* addReduceXor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1141 RTLIL::Cell* addReduceXnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1142 RTLIL::Cell* addReduceBool (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1143
1144 RTLIL::Cell* addShl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1145 RTLIL::Cell* addShr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1146 RTLIL::Cell* addSshl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1147 RTLIL::Cell* addSshr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1148 RTLIL::Cell* addShift (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1149 RTLIL::Cell* addShiftx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1150
1151 RTLIL::Cell* addLt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1152 RTLIL::Cell* addLe (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1153 RTLIL::Cell* addEq (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1154 RTLIL::Cell* addNe (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1155 RTLIL::Cell* addEqx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1156 RTLIL::Cell* addNex (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1157 RTLIL::Cell* addGe (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1158 RTLIL::Cell* addGt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1159
1160 RTLIL::Cell* addAdd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1161 RTLIL::Cell* addSub (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1162 RTLIL::Cell* addMul (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1163 RTLIL::Cell* addDiv (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1164 RTLIL::Cell* addMod (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1165 RTLIL::Cell* addPow (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1166
1167 RTLIL::Cell* addLogicNot (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1168 RTLIL::Cell* addLogicAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1169 RTLIL::Cell* addLogicOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1170
1171 RTLIL::Cell* addMux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, RTLIL::SigSpec sig_y, const std::string &src = "");
1172 RTLIL::Cell* addPmux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, RTLIL::SigSpec sig_y, const std::string &src = "");
1173
1174 RTLIL::Cell* addSlice (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, RTLIL::Const offset, const std::string &src = "");
1175 RTLIL::Cell* addConcat (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, const std::string &src = "");
1176 RTLIL::Cell* addLut (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, RTLIL::Const lut, const std::string &src = "");
1177 RTLIL::Cell* addTribuf (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_y, const std::string &src = "");
1178 RTLIL::Cell* addAssert (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1179 RTLIL::Cell* addAssume (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1180 RTLIL::Cell* addLive (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1181 RTLIL::Cell* addFair (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1182 RTLIL::Cell* addCover (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1183 RTLIL::Cell* addEquiv (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, const std::string &src = "");
1184
1185 RTLIL::Cell* addSr (RTLIL::IdString name, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr, RTLIL::SigSpec sig_q, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1186 RTLIL::Cell* addFf (RTLIL::IdString name, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, const std::string &src = "");
1187 RTLIL::Cell* addDff (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, const std::string &src = "");
1188 RTLIL::Cell* addDffe (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1189 RTLIL::Cell* addDffsr (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1190 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1191 RTLIL::Cell* addAdff (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_arst, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q,
1192 RTLIL::Const arst_value, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1193 RTLIL::Cell* addDlatch (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, const std::string &src = "");
1194 RTLIL::Cell* addDlatchsr (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1195 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1196
1197 RTLIL::Cell* addBufGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_y, const std::string &src = "");
1198 RTLIL::Cell* addNotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_y, const std::string &src = "");
1199 RTLIL::Cell* addAndGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1200 RTLIL::Cell* addNandGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1201 RTLIL::Cell* addOrGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1202 RTLIL::Cell* addNorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1203 RTLIL::Cell* addXorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1204 RTLIL::Cell* addXnorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1205 RTLIL::Cell* addAndnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1206 RTLIL::Cell* addOrnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1207 RTLIL::Cell* addMuxGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_s, RTLIL::SigBit sig_y, const std::string &src = "");
1208 RTLIL::Cell* addNmuxGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_s, RTLIL::SigBit sig_y, const std::string &src = "");
1209 RTLIL::Cell* addAoi3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_y, const std::string &src = "");
1210 RTLIL::Cell* addOai3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_y, const std::string &src = "");
1211 RTLIL::Cell* addAoi4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, RTLIL::SigBit sig_y, const std::string &src = "");
1212 RTLIL::Cell* addOai4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, RTLIL::SigBit sig_y, const std::string &src = "");
1213
1214 RTLIL::Cell* addFfGate (RTLIL::IdString name, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, const std::string &src = "");
1215 RTLIL::Cell* addDffGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, const std::string &src = "");
1216 RTLIL::Cell* addDffeGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1217 RTLIL::Cell* addDffsrGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1218 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1219 RTLIL::Cell* addAdffGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_arst, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q,
1220 bool arst_value = false, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1221 RTLIL::Cell* addDlatchGate (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, const std::string &src = "");
1222 RTLIL::Cell* addDlatchsrGate (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1223 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1224
1225 // The methods without the add* prefix create a cell and an output signal. They return the newly created output signal.
1226
1227 RTLIL::SigSpec Not (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1228 RTLIL::SigSpec Pos (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1229 RTLIL::SigSpec Bu0 (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1230 RTLIL::SigSpec Neg (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1231
1232 RTLIL::SigSpec And (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1233 RTLIL::SigSpec Or (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1234 RTLIL::SigSpec Xor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1235 RTLIL::SigSpec Xnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1236
1237 RTLIL::SigSpec ReduceAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1238 RTLIL::SigSpec ReduceOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1239 RTLIL::SigSpec ReduceXor (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1240 RTLIL::SigSpec ReduceXnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1241 RTLIL::SigSpec ReduceBool (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1242
1243 RTLIL::SigSpec Shl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1244 RTLIL::SigSpec Shr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1245 RTLIL::SigSpec Sshl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1246 RTLIL::SigSpec Sshr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1247 RTLIL::SigSpec Shift (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1248 RTLIL::SigSpec Shiftx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1249
1250 RTLIL::SigSpec Lt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1251 RTLIL::SigSpec Le (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1252 RTLIL::SigSpec Eq (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1253 RTLIL::SigSpec Ne (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1254 RTLIL::SigSpec Eqx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1255 RTLIL::SigSpec Nex (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1256 RTLIL::SigSpec Ge (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1257 RTLIL::SigSpec Gt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1258
1259 RTLIL::SigSpec Add (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1260 RTLIL::SigSpec Sub (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1261 RTLIL::SigSpec Mul (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1262 RTLIL::SigSpec Div (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1263 RTLIL::SigSpec Mod (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1264 RTLIL::SigSpec Pow (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1265
1266 RTLIL::SigSpec LogicNot (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1267 RTLIL::SigSpec LogicAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1268 RTLIL::SigSpec LogicOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1269
1270 RTLIL::SigSpec Mux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, const std::string &src = "");
1271 RTLIL::SigSpec Pmux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, const std::string &src = "");
1272
1273 RTLIL::SigBit BufGate (RTLIL::IdString name, RTLIL::SigBit sig_a, const std::string &src = "");
1274 RTLIL::SigBit NotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, const std::string &src = "");
1275 RTLIL::SigBit AndGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1276 RTLIL::SigBit NandGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1277 RTLIL::SigBit OrGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1278 RTLIL::SigBit NorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1279 RTLIL::SigBit XorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1280 RTLIL::SigBit XnorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1281 RTLIL::SigBit AndnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1282 RTLIL::SigBit OrnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1283 RTLIL::SigBit MuxGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_s, const std::string &src = "");
1284 RTLIL::SigBit NmuxGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_s, const std::string &src = "");
1285 RTLIL::SigBit Aoi3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, const std::string &src = "");
1286 RTLIL::SigBit Oai3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, const std::string &src = "");
1287 RTLIL::SigBit Aoi4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, const std::string &src = "");
1288 RTLIL::SigBit Oai4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, const std::string &src = "");
1289
1290 RTLIL::SigSpec Anyconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1291 RTLIL::SigSpec Anyseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1292 RTLIL::SigSpec Allconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1293 RTLIL::SigSpec Allseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1294 RTLIL::SigSpec Initstate (RTLIL::IdString name, const std::string &src = "");
1295
1296 #ifdef WITH_PYTHON
1297 static std::map<unsigned int, RTLIL::Module*> *get_all_modules(void);
1298 #endif
1299 };
1300
1301 struct RTLIL::Wire : public RTLIL::AttrObject
1302 {
1303 unsigned int hashidx_;
1304 unsigned int hash() const { return hashidx_; }
1305
1306 protected:
1307 // use module->addWire() and module->remove() to create or destroy wires
1308 friend struct RTLIL::Module;
1309 Wire();
1310 ~Wire();
1311
1312 public:
1313 // do not simply copy wires
1314 Wire(RTLIL::Wire &other) = delete;
1315 void operator=(RTLIL::Wire &other) = delete;
1316
1317 RTLIL::Module *module;
1318 RTLIL::IdString name;
1319 int width, start_offset, port_id;
1320 bool port_input, port_output, upto;
1321
1322 #ifdef WITH_PYTHON
1323 static std::map<unsigned int, RTLIL::Wire*> *get_all_wires(void);
1324 #endif
1325 };
1326
1327 struct RTLIL::Memory : public RTLIL::AttrObject
1328 {
1329 unsigned int hashidx_;
1330 unsigned int hash() const { return hashidx_; }
1331
1332 Memory();
1333
1334 RTLIL::IdString name;
1335 int width, start_offset, size;
1336 #ifdef WITH_PYTHON
1337 ~Memory();
1338 static std::map<unsigned int, RTLIL::Memory*> *get_all_memorys(void);
1339 #endif
1340 };
1341
1342 struct RTLIL::Cell : public RTLIL::AttrObject
1343 {
1344 unsigned int hashidx_;
1345 unsigned int hash() const { return hashidx_; }
1346
1347 protected:
1348 // use module->addCell() and module->remove() to create or destroy cells
1349 friend struct RTLIL::Module;
1350 Cell();
1351 ~Cell();
1352
1353 public:
1354 // do not simply copy cells
1355 Cell(RTLIL::Cell &other) = delete;
1356 void operator=(RTLIL::Cell &other) = delete;
1357
1358 RTLIL::Module *module;
1359 RTLIL::IdString name;
1360 RTLIL::IdString type;
1361 dict<RTLIL::IdString, RTLIL::SigSpec> connections_;
1362 dict<RTLIL::IdString, RTLIL::Const> parameters;
1363
1364 // access cell ports
1365 bool hasPort(RTLIL::IdString portname) const;
1366 void unsetPort(RTLIL::IdString portname);
1367 void setPort(RTLIL::IdString portname, RTLIL::SigSpec signal);
1368 const RTLIL::SigSpec &getPort(RTLIL::IdString portname) const;
1369 const dict<RTLIL::IdString, RTLIL::SigSpec> &connections() const;
1370
1371 // information about cell ports
1372 bool known() const;
1373 bool input(RTLIL::IdString portname) const;
1374 bool output(RTLIL::IdString portname) const;
1375
1376 // access cell parameters
1377 bool hasParam(RTLIL::IdString paramname) const;
1378 void unsetParam(RTLIL::IdString paramname);
1379 void setParam(RTLIL::IdString paramname, RTLIL::Const value);
1380 const RTLIL::Const &getParam(RTLIL::IdString paramname) const;
1381
1382 void sort();
1383 void check();
1384 void fixup_parameters(bool set_a_signed = false, bool set_b_signed = false);
1385
1386 bool has_keep_attr() const {
1387 return get_bool_attribute(ID::keep) || (module && module->design && module->design->module(type) &&
1388 module->design->module(type)->get_bool_attribute(ID::keep));
1389 }
1390
1391 template<typename T> void rewrite_sigspecs(T &functor);
1392 template<typename T> void rewrite_sigspecs2(T &functor);
1393
1394 #ifdef WITH_PYTHON
1395 static std::map<unsigned int, RTLIL::Cell*> *get_all_cells(void);
1396 #endif
1397 };
1398
1399 struct RTLIL::CaseRule : public RTLIL::AttrObject
1400 {
1401 std::vector<RTLIL::SigSpec> compare;
1402 std::vector<RTLIL::SigSig> actions;
1403 std::vector<RTLIL::SwitchRule*> switches;
1404
1405 ~CaseRule();
1406 void optimize();
1407
1408 bool empty() const;
1409
1410 template<typename T> void rewrite_sigspecs(T &functor);
1411 template<typename T> void rewrite_sigspecs2(T &functor);
1412 RTLIL::CaseRule *clone() const;
1413 };
1414
1415 struct RTLIL::SwitchRule : public RTLIL::AttrObject
1416 {
1417 RTLIL::SigSpec signal;
1418 std::vector<RTLIL::CaseRule*> cases;
1419
1420 ~SwitchRule();
1421
1422 bool empty() const;
1423
1424 template<typename T> void rewrite_sigspecs(T &functor);
1425 template<typename T> void rewrite_sigspecs2(T &functor);
1426 RTLIL::SwitchRule *clone() const;
1427 };
1428
1429 struct RTLIL::SyncRule
1430 {
1431 RTLIL::SyncType type;
1432 RTLIL::SigSpec signal;
1433 std::vector<RTLIL::SigSig> actions;
1434
1435 template<typename T> void rewrite_sigspecs(T &functor);
1436 template<typename T> void rewrite_sigspecs2(T &functor);
1437 RTLIL::SyncRule *clone() const;
1438 };
1439
1440 struct RTLIL::Process : public RTLIL::AttrObject
1441 {
1442 RTLIL::IdString name;
1443 RTLIL::CaseRule root_case;
1444 std::vector<RTLIL::SyncRule*> syncs;
1445
1446 ~Process();
1447
1448 template<typename T> void rewrite_sigspecs(T &functor);
1449 template<typename T> void rewrite_sigspecs2(T &functor);
1450 RTLIL::Process *clone() const;
1451 };
1452
1453
1454 inline RTLIL::SigBit::SigBit() : wire(NULL), data(RTLIL::State::S0) { }
1455 inline RTLIL::SigBit::SigBit(RTLIL::State bit) : wire(NULL), data(bit) { }
1456 inline RTLIL::SigBit::SigBit(bool bit) : wire(NULL), data(bit ? State::S1 : State::S0) { }
1457 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire) : wire(wire), offset(0) { log_assert(wire && wire->width == 1); }
1458 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire, int offset) : wire(wire), offset(offset) { log_assert(wire != nullptr); }
1459 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk) : wire(chunk.wire) { log_assert(chunk.width == 1); if (wire) offset = chunk.offset; else data = chunk.data[0]; }
1460 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk, int index) : wire(chunk.wire) { if (wire) offset = chunk.offset + index; else data = chunk.data[index]; }
1461 inline RTLIL::SigBit::SigBit(const RTLIL::SigBit &sigbit) : wire(sigbit.wire), data(sigbit.data){if(wire) offset = sigbit.offset;}
1462
1463 inline bool RTLIL::SigBit::operator<(const RTLIL::SigBit &other) const {
1464 if (wire == other.wire)
1465 return wire ? (offset < other.offset) : (data < other.data);
1466 if (wire != nullptr && other.wire != nullptr)
1467 return wire->name < other.wire->name;
1468 return (wire != nullptr) < (other.wire != nullptr);
1469 }
1470
1471 inline bool RTLIL::SigBit::operator==(const RTLIL::SigBit &other) const {
1472 return (wire == other.wire) && (wire ? (offset == other.offset) : (data == other.data));
1473 }
1474
1475 inline bool RTLIL::SigBit::operator!=(const RTLIL::SigBit &other) const {
1476 return (wire != other.wire) || (wire ? (offset != other.offset) : (data != other.data));
1477 }
1478
1479 inline unsigned int RTLIL::SigBit::hash() const {
1480 if (wire)
1481 return mkhash_add(wire->name.hash(), offset);
1482 return data;
1483 }
1484
1485 inline RTLIL::SigBit &RTLIL::SigSpecIterator::operator*() const {
1486 return (*sig_p)[index];
1487 }
1488
1489 inline const RTLIL::SigBit &RTLIL::SigSpecConstIterator::operator*() const {
1490 return (*sig_p)[index];
1491 }
1492
1493 inline RTLIL::SigBit::SigBit(const RTLIL::SigSpec &sig) {
1494 log_assert(sig.size() == 1 && sig.chunks().size() == 1);
1495 *this = SigBit(sig.chunks().front());
1496 }
1497
1498 template<typename T>
1499 void RTLIL::Module::rewrite_sigspecs(T &functor)
1500 {
1501 for (auto &it : cells_)
1502 it.second->rewrite_sigspecs(functor);
1503 for (auto &it : processes)
1504 it.second->rewrite_sigspecs(functor);
1505 for (auto &it : connections_) {
1506 functor(it.first);
1507 functor(it.second);
1508 }
1509 }
1510
1511 template<typename T>
1512 void RTLIL::Module::rewrite_sigspecs2(T &functor)
1513 {
1514 for (auto &it : cells_)
1515 it.second->rewrite_sigspecs2(functor);
1516 for (auto &it : processes)
1517 it.second->rewrite_sigspecs2(functor);
1518 for (auto &it : connections_) {
1519 functor(it.first, it.second);
1520 }
1521 }
1522
1523 template<typename T>
1524 void RTLIL::Cell::rewrite_sigspecs(T &functor) {
1525 for (auto &it : connections_)
1526 functor(it.second);
1527 }
1528
1529 template<typename T>
1530 void RTLIL::Cell::rewrite_sigspecs2(T &functor) {
1531 for (auto &it : connections_)
1532 functor(it.second);
1533 }
1534
1535 template<typename T>
1536 void RTLIL::CaseRule::rewrite_sigspecs(T &functor) {
1537 for (auto &it : compare)
1538 functor(it);
1539 for (auto &it : actions) {
1540 functor(it.first);
1541 functor(it.second);
1542 }
1543 for (auto it : switches)
1544 it->rewrite_sigspecs(functor);
1545 }
1546
1547 template<typename T>
1548 void RTLIL::CaseRule::rewrite_sigspecs2(T &functor) {
1549 for (auto &it : compare)
1550 functor(it);
1551 for (auto &it : actions) {
1552 functor(it.first, it.second);
1553 }
1554 for (auto it : switches)
1555 it->rewrite_sigspecs2(functor);
1556 }
1557
1558 template<typename T>
1559 void RTLIL::SwitchRule::rewrite_sigspecs(T &functor)
1560 {
1561 functor(signal);
1562 for (auto it : cases)
1563 it->rewrite_sigspecs(functor);
1564 }
1565
1566 template<typename T>
1567 void RTLIL::SwitchRule::rewrite_sigspecs2(T &functor)
1568 {
1569 functor(signal);
1570 for (auto it : cases)
1571 it->rewrite_sigspecs2(functor);
1572 }
1573
1574 template<typename T>
1575 void RTLIL::SyncRule::rewrite_sigspecs(T &functor)
1576 {
1577 functor(signal);
1578 for (auto &it : actions) {
1579 functor(it.first);
1580 functor(it.second);
1581 }
1582 }
1583
1584 template<typename T>
1585 void RTLIL::SyncRule::rewrite_sigspecs2(T &functor)
1586 {
1587 functor(signal);
1588 for (auto &it : actions) {
1589 functor(it.first, it.second);
1590 }
1591 }
1592
1593 template<typename T>
1594 void RTLIL::Process::rewrite_sigspecs(T &functor)
1595 {
1596 root_case.rewrite_sigspecs(functor);
1597 for (auto it : syncs)
1598 it->rewrite_sigspecs(functor);
1599 }
1600
1601 template<typename T>
1602 void RTLIL::Process::rewrite_sigspecs2(T &functor)
1603 {
1604 root_case.rewrite_sigspecs2(functor);
1605 for (auto it : syncs)
1606 it->rewrite_sigspecs2(functor);
1607 }
1608
1609 YOSYS_NAMESPACE_END
1610
1611 #endif