Merge remote-tracking branch 'origin/master' into xc7mux
[yosys.git] / kernel / rtlil.h
1 /* -*- c++ -*-
2 * yosys -- Yosys Open SYnthesis Suite
3 *
4 * Copyright (C) 2012 Clifford Wolf <clifford@clifford.at>
5 *
6 * Permission to use, copy, modify, and/or distribute this software for any
7 * purpose with or without fee is hereby granted, provided that the above
8 * copyright notice and this permission notice appear in all copies.
9 *
10 * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
11 * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
12 * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
13 * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
14 * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
15 * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
16 * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
17 *
18 */
19
20 #include "kernel/yosys.h"
21
22 #ifndef RTLIL_H
23 #define RTLIL_H
24
25 YOSYS_NAMESPACE_BEGIN
26
27 namespace RTLIL
28 {
29 enum State : unsigned char {
30 S0 = 0,
31 S1 = 1,
32 Sx = 2, // undefined value or conflict
33 Sz = 3, // high-impedance / not-connected
34 Sa = 4, // don't care (used only in cases)
35 Sm = 5 // marker (used internally by some passes)
36 };
37
38 enum SyncType : unsigned char {
39 ST0 = 0, // level sensitive: 0
40 ST1 = 1, // level sensitive: 1
41 STp = 2, // edge sensitive: posedge
42 STn = 3, // edge sensitive: negedge
43 STe = 4, // edge sensitive: both edges
44 STa = 5, // always active
45 STg = 6, // global clock
46 STi = 7 // init
47 };
48
49 enum ConstFlags : unsigned char {
50 CONST_FLAG_NONE = 0,
51 CONST_FLAG_STRING = 1,
52 CONST_FLAG_SIGNED = 2, // only used for parameters
53 CONST_FLAG_REAL = 4 // only used for parameters
54 };
55
56 struct Const;
57 struct AttrObject;
58 struct Selection;
59 struct Monitor;
60 struct Design;
61 struct Module;
62 struct Wire;
63 struct Memory;
64 struct Cell;
65 struct SigChunk;
66 struct SigBit;
67 struct SigSpecIterator;
68 struct SigSpecConstIterator;
69 struct SigSpec;
70 struct CaseRule;
71 struct SwitchRule;
72 struct SyncRule;
73 struct Process;
74
75 typedef std::pair<SigSpec, SigSpec> SigSig;
76
77 struct IdString
78 {
79 #undef YOSYS_XTRACE_GET_PUT
80 #undef YOSYS_SORT_ID_FREE_LIST
81
82 // the global id string cache
83
84 static struct destruct_guard_t {
85 bool ok; // POD, will be initialized to zero
86 destruct_guard_t() { ok = true; }
87 ~destruct_guard_t() { ok = false; }
88 } destruct_guard;
89
90 static std::vector<int> global_refcount_storage_;
91 static std::vector<char*> global_id_storage_;
92 static dict<char*, int, hash_cstr_ops> global_id_index_;
93 static std::vector<int> global_free_idx_list_;
94
95 static int last_created_idx_ptr_;
96 static int last_created_idx_[8];
97
98 static inline void xtrace_db_dump()
99 {
100 #ifdef YOSYS_XTRACE_GET_PUT
101 for (int idx = 0; idx < GetSize(global_id_storage_); idx++)
102 {
103 if (global_id_storage_.at(idx) == nullptr)
104 log("#X# DB-DUMP index %d: FREE\n", idx);
105 else
106 log("#X# DB-DUMP index %d: '%s' (ref %d)\n", idx, global_id_storage_.at(idx), global_refcount_storage_.at(idx));
107 }
108 #endif
109 }
110
111 static inline void checkpoint()
112 {
113 last_created_idx_ptr_ = 0;
114 for (int i = 0; i < 8; i++) {
115 if (last_created_idx_[i])
116 put_reference(last_created_idx_[i]);
117 last_created_idx_[i] = 0;
118 }
119 #ifdef YOSYS_SORT_ID_FREE_LIST
120 std::sort(global_free_idx_list_.begin(), global_free_idx_list_.end(), std::greater<int>());
121 #endif
122 }
123
124 static inline int get_reference(int idx)
125 {
126 global_refcount_storage_.at(idx)++;
127 #ifdef YOSYS_XTRACE_GET_PUT
128 if (yosys_xtrace) {
129 log("#X# GET-BY-INDEX '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
130 }
131 #endif
132 return idx;
133 }
134
135 static inline int get_reference(const char *p)
136 {
137 log_assert(destruct_guard.ok);
138
139 if (p[0]) {
140 log_assert(p[1] != 0);
141 log_assert(p[0] == '$' || p[0] == '\\');
142 }
143
144 auto it = global_id_index_.find((char*)p);
145 if (it != global_id_index_.end()) {
146 global_refcount_storage_.at(it->second)++;
147 #ifdef YOSYS_XTRACE_GET_PUT
148 if (yosys_xtrace) {
149 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(it->second), it->second, global_refcount_storage_.at(it->second));
150 }
151 #endif
152 return it->second;
153 }
154
155 if (global_free_idx_list_.empty()) {
156 log_assert(global_id_storage_.size() < 0x40000000);
157 global_free_idx_list_.push_back(global_id_storage_.size());
158 global_id_storage_.push_back(nullptr);
159 global_refcount_storage_.push_back(0);
160 }
161
162 int idx = global_free_idx_list_.back();
163 global_free_idx_list_.pop_back();
164 global_id_storage_.at(idx) = strdup(p);
165 global_id_index_[global_id_storage_.at(idx)] = idx;
166 global_refcount_storage_.at(idx)++;
167
168 // Avoid Create->Delete->Create pattern
169 if (last_created_idx_[last_created_idx_ptr_])
170 put_reference(last_created_idx_[last_created_idx_ptr_]);
171 last_created_idx_[last_created_idx_ptr_] = idx;
172 get_reference(last_created_idx_[last_created_idx_ptr_]);
173 last_created_idx_ptr_ = (last_created_idx_ptr_ + 1) & 7;
174
175 if (yosys_xtrace) {
176 log("#X# New IdString '%s' with index %d.\n", p, idx);
177 log_backtrace("-X- ", yosys_xtrace-1);
178 }
179
180 #ifdef YOSYS_XTRACE_GET_PUT
181 if (yosys_xtrace) {
182 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
183 }
184 #endif
185 return idx;
186 }
187
188 static inline void put_reference(int idx)
189 {
190 // put_reference() may be called from destructors after the destructor of
191 // global_refcount_storage_ has been run. in this case we simply do nothing.
192 if (!destruct_guard.ok)
193 return;
194
195 #ifdef YOSYS_XTRACE_GET_PUT
196 if (yosys_xtrace) {
197 log("#X# PUT '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
198 }
199 #endif
200
201 log_assert(global_refcount_storage_.at(idx) > 0);
202
203 if (--global_refcount_storage_.at(idx) != 0)
204 return;
205
206 if (yosys_xtrace) {
207 log("#X# Removed IdString '%s' with index %d.\n", global_id_storage_.at(idx), idx);
208 log_backtrace("-X- ", yosys_xtrace-1);
209 }
210
211 global_id_index_.erase(global_id_storage_.at(idx));
212 free(global_id_storage_.at(idx));
213 global_id_storage_.at(idx) = nullptr;
214 global_free_idx_list_.push_back(idx);
215 }
216
217 // the actual IdString object is just is a single int
218
219 int index_;
220
221 IdString() : index_(get_reference("")) { }
222 IdString(const char *str) : index_(get_reference(str)) { }
223 IdString(const IdString &str) : index_(get_reference(str.index_)) { }
224 IdString(const std::string &str) : index_(get_reference(str.c_str())) { }
225 ~IdString() { put_reference(index_); }
226
227 void operator=(const IdString &rhs) {
228 put_reference(index_);
229 index_ = get_reference(rhs.index_);
230 }
231
232 void operator=(const char *rhs) {
233 IdString id(rhs);
234 *this = id;
235 }
236
237 void operator=(const std::string &rhs) {
238 IdString id(rhs);
239 *this = id;
240 }
241
242 const char *c_str() const {
243 return global_id_storage_.at(index_);
244 }
245
246 std::string str() const {
247 return std::string(global_id_storage_.at(index_));
248 }
249
250 bool operator<(const IdString &rhs) const {
251 return index_ < rhs.index_;
252 }
253
254 bool operator==(const IdString &rhs) const { return index_ == rhs.index_; }
255 bool operator!=(const IdString &rhs) const { return index_ != rhs.index_; }
256
257 // The methods below are just convenience functions for better compatibility with std::string.
258
259 bool operator==(const std::string &rhs) const { return str() == rhs; }
260 bool operator!=(const std::string &rhs) const { return str() != rhs; }
261
262 bool operator==(const char *rhs) const { return strcmp(c_str(), rhs) == 0; }
263 bool operator!=(const char *rhs) const { return strcmp(c_str(), rhs) != 0; }
264
265 char operator[](size_t i) const {
266 const char *p = c_str();
267 for (; i != 0; i--, p++)
268 log_assert(*p != 0);
269 return *p;
270 }
271
272 std::string substr(size_t pos = 0, size_t len = std::string::npos) const {
273 if (len == std::string::npos || len >= strlen(c_str() + pos))
274 return std::string(c_str() + pos);
275 else
276 return std::string(c_str() + pos, len);
277 }
278
279 bool ends_with(const char* suffix) const {
280 size_t len = strlen(suffix);
281 if (size() < len) return false;
282 return substr(size()-len) == suffix;
283 }
284
285 size_t size() const {
286 return str().size();
287 }
288
289 bool empty() const {
290 return c_str()[0] == 0;
291 }
292
293 void clear() {
294 *this = IdString();
295 }
296
297 unsigned int hash() const {
298 return index_;
299 }
300
301 // The following is a helper key_compare class. Instead of for example std::set<Cell*>
302 // use std::set<Cell*, IdString::compare_ptr_by_name<Cell>> if the order of cells in the
303 // set has an influence on the algorithm.
304
305 template<typename T> struct compare_ptr_by_name {
306 bool operator()(const T *a, const T *b) const {
307 return (a == nullptr || b == nullptr) ? (a < b) : (a->name < b->name);
308 }
309 };
310
311 // often one needs to check if a given IdString is part of a list (for example a list
312 // of cell types). the following functions helps with that.
313
314 template<typename T, typename... Args>
315 bool in(T first, Args... rest) const {
316 return in(first) || in(rest...);
317 }
318
319 bool in(IdString rhs) const { return *this == rhs; }
320 bool in(const char *rhs) const { return *this == rhs; }
321 bool in(const std::string &rhs) const { return *this == rhs; }
322 bool in(const pool<IdString> &rhs) const { return rhs.count(*this) != 0; }
323 };
324
325 static inline std::string escape_id(std::string str) {
326 if (str.size() > 0 && str[0] != '\\' && str[0] != '$')
327 return "\\" + str;
328 return str;
329 }
330
331 static inline std::string unescape_id(std::string str) {
332 if (str.size() < 2)
333 return str;
334 if (str[0] != '\\')
335 return str;
336 if (str[1] == '$' || str[1] == '\\')
337 return str;
338 if (str[1] >= '0' && str[1] <= '9')
339 return str;
340 return str.substr(1);
341 }
342
343 static inline std::string unescape_id(RTLIL::IdString str) {
344 return unescape_id(str.str());
345 }
346
347 static inline const char *id2cstr(const RTLIL::IdString &str) {
348 return log_id(str);
349 }
350
351 template <typename T> struct sort_by_name_id {
352 bool operator()(T *a, T *b) const {
353 return a->name < b->name;
354 }
355 };
356
357 template <typename T> struct sort_by_name_str {
358 bool operator()(T *a, T *b) const {
359 return strcmp(a->name.c_str(), b->name.c_str()) < 0;
360 }
361 };
362
363 struct sort_by_id_str {
364 bool operator()(RTLIL::IdString a, RTLIL::IdString b) const {
365 return strcmp(a.c_str(), b.c_str()) < 0;
366 }
367 };
368
369 // see calc.cc for the implementation of this functions
370 RTLIL::Const const_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
371 RTLIL::Const const_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
372 RTLIL::Const const_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
373 RTLIL::Const const_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
374 RTLIL::Const const_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
375
376 RTLIL::Const const_reduce_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
377 RTLIL::Const const_reduce_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
378 RTLIL::Const const_reduce_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
379 RTLIL::Const const_reduce_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
380 RTLIL::Const const_reduce_bool (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
381
382 RTLIL::Const const_logic_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
383 RTLIL::Const const_logic_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
384 RTLIL::Const const_logic_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
385
386 RTLIL::Const const_shl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
387 RTLIL::Const const_shr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
388 RTLIL::Const const_sshl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
389 RTLIL::Const const_sshr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
390 RTLIL::Const const_shift (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
391 RTLIL::Const const_shiftx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
392
393 RTLIL::Const const_lt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
394 RTLIL::Const const_le (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
395 RTLIL::Const const_eq (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
396 RTLIL::Const const_ne (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
397 RTLIL::Const const_eqx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
398 RTLIL::Const const_nex (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
399 RTLIL::Const const_ge (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
400 RTLIL::Const const_gt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
401
402 RTLIL::Const const_add (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
403 RTLIL::Const const_sub (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
404 RTLIL::Const const_mul (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
405 RTLIL::Const const_div (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
406 RTLIL::Const const_mod (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
407 RTLIL::Const const_pow (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
408
409 RTLIL::Const const_pos (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
410 RTLIL::Const const_neg (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
411
412
413 // This iterator-range-pair is used for Design::modules(), Module::wires() and Module::cells().
414 // It maintains a reference counter that is used to make sure that the container is not modified while being iterated over.
415
416 template<typename T>
417 struct ObjIterator
418 {
419 typename dict<RTLIL::IdString, T>::iterator it;
420 dict<RTLIL::IdString, T> *list_p;
421 int *refcount_p;
422
423 ObjIterator() : list_p(nullptr), refcount_p(nullptr) {
424 }
425
426 ObjIterator(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) {
427 if (list_p->empty()) {
428 this->list_p = nullptr;
429 this->refcount_p = nullptr;
430 } else {
431 it = list_p->begin();
432 (*refcount_p)++;
433 }
434 }
435
436 ObjIterator(const RTLIL::ObjIterator<T> &other) {
437 it = other.it;
438 list_p = other.list_p;
439 refcount_p = other.refcount_p;
440 if (refcount_p)
441 (*refcount_p)++;
442 }
443
444 ObjIterator &operator=(const RTLIL::ObjIterator<T> &other) {
445 if (refcount_p)
446 (*refcount_p)--;
447 it = other.it;
448 list_p = other.list_p;
449 refcount_p = other.refcount_p;
450 if (refcount_p)
451 (*refcount_p)++;
452 return *this;
453 }
454
455 ~ObjIterator() {
456 if (refcount_p)
457 (*refcount_p)--;
458 }
459
460 inline T operator*() const {
461 log_assert(list_p != nullptr);
462 return it->second;
463 }
464
465 inline bool operator!=(const RTLIL::ObjIterator<T> &other) const {
466 if (list_p == nullptr || other.list_p == nullptr)
467 return list_p != other.list_p;
468 return it != other.it;
469 }
470
471 inline void operator++() {
472 log_assert(list_p != nullptr);
473 if (++it == list_p->end()) {
474 (*refcount_p)--;
475 list_p = nullptr;
476 refcount_p = nullptr;
477 }
478 }
479 };
480
481 template<typename T>
482 struct ObjRange
483 {
484 dict<RTLIL::IdString, T> *list_p;
485 int *refcount_p;
486
487 ObjRange(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) { }
488 RTLIL::ObjIterator<T> begin() { return RTLIL::ObjIterator<T>(list_p, refcount_p); }
489 RTLIL::ObjIterator<T> end() { return RTLIL::ObjIterator<T>(); }
490
491 size_t size() const {
492 return list_p->size();
493 }
494
495 operator pool<T>() const {
496 pool<T> result;
497 for (auto &it : *list_p)
498 result.insert(it.second);
499 return result;
500 }
501
502 operator std::vector<T>() const {
503 std::vector<T> result;
504 result.reserve(list_p->size());
505 for (auto &it : *list_p)
506 result.push_back(it.second);
507 return result;
508 }
509
510 pool<T> to_pool() const { return *this; }
511 std::vector<T> to_vector() const { return *this; }
512 };
513 };
514
515 struct RTLIL::Const
516 {
517 int flags;
518 std::vector<RTLIL::State> bits;
519
520 Const();
521 Const(std::string str);
522 Const(int val, int width = 32);
523 Const(RTLIL::State bit, int width = 1);
524 Const(const std::vector<RTLIL::State> &bits) : bits(bits) { flags = CONST_FLAG_NONE; }
525 Const(const std::vector<bool> &bits);
526 Const(const RTLIL::Const &c);
527 RTLIL::Const &operator =(const RTLIL::Const &other) = default;
528
529 bool operator <(const RTLIL::Const &other) const;
530 bool operator ==(const RTLIL::Const &other) const;
531 bool operator !=(const RTLIL::Const &other) const;
532
533 bool as_bool() const;
534 int as_int(bool is_signed = false) const;
535 std::string as_string() const;
536 static Const from_string(std::string str);
537
538 std::string decode_string() const;
539
540 inline int size() const { return bits.size(); }
541 inline RTLIL::State &operator[](int index) { return bits.at(index); }
542 inline const RTLIL::State &operator[](int index) const { return bits.at(index); }
543
544 bool is_fully_zero() const;
545 bool is_fully_ones() const;
546 bool is_fully_def() const;
547 bool is_fully_undef() const;
548
549 inline RTLIL::Const extract(int offset, int len = 1, RTLIL::State padding = RTLIL::State::S0) const {
550 RTLIL::Const ret;
551 ret.bits.reserve(len);
552 for (int i = offset; i < offset + len; i++)
553 ret.bits.push_back(i < GetSize(bits) ? bits[i] : padding);
554 return ret;
555 }
556
557 void extu(int width) {
558 bits.resize(width, RTLIL::State::S0);
559 }
560
561 void exts(int width) {
562 bits.resize(width, bits.empty() ? RTLIL::State::Sx : bits.back());
563 }
564
565 inline unsigned int hash() const {
566 unsigned int h = mkhash_init;
567 for (auto b : bits)
568 mkhash(h, b);
569 return h;
570 }
571 };
572
573 struct RTLIL::AttrObject
574 {
575 dict<RTLIL::IdString, RTLIL::Const> attributes;
576
577 void set_bool_attribute(RTLIL::IdString id, bool value=true);
578 bool get_bool_attribute(RTLIL::IdString id) const;
579
580 bool get_blackbox_attribute(bool ignore_wb=false) const {
581 return get_bool_attribute("\\blackbox") || (!ignore_wb && get_bool_attribute("\\whitebox"));
582 }
583
584 void set_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
585 void add_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
586 pool<string> get_strpool_attribute(RTLIL::IdString id) const;
587
588 void set_src_attribute(const std::string &src);
589 std::string get_src_attribute() const;
590 };
591
592 struct RTLIL::SigChunk
593 {
594 RTLIL::Wire *wire;
595 std::vector<RTLIL::State> data; // only used if wire == NULL, LSB at index 0
596 int width, offset;
597
598 SigChunk();
599 SigChunk(const RTLIL::Const &value);
600 SigChunk(RTLIL::Wire *wire);
601 SigChunk(RTLIL::Wire *wire, int offset, int width = 1);
602 SigChunk(const std::string &str);
603 SigChunk(int val, int width = 32);
604 SigChunk(RTLIL::State bit, int width = 1);
605 SigChunk(RTLIL::SigBit bit);
606 SigChunk(const RTLIL::SigChunk &sigchunk);
607 RTLIL::SigChunk &operator =(const RTLIL::SigChunk &other) = default;
608
609 RTLIL::SigChunk extract(int offset, int length) const;
610
611 bool operator <(const RTLIL::SigChunk &other) const;
612 bool operator ==(const RTLIL::SigChunk &other) const;
613 bool operator !=(const RTLIL::SigChunk &other) const;
614 };
615
616 struct RTLIL::SigBit
617 {
618 RTLIL::Wire *wire;
619 union {
620 RTLIL::State data; // used if wire == NULL
621 int offset; // used if wire != NULL
622 };
623
624 SigBit();
625 SigBit(RTLIL::State bit);
626 SigBit(bool bit);
627 SigBit(RTLIL::Wire *wire);
628 SigBit(RTLIL::Wire *wire, int offset);
629 SigBit(const RTLIL::SigChunk &chunk);
630 SigBit(const RTLIL::SigChunk &chunk, int index);
631 SigBit(const RTLIL::SigSpec &sig);
632 SigBit(const RTLIL::SigBit &sigbit);
633 RTLIL::SigBit &operator =(const RTLIL::SigBit &other) = default;
634
635 bool operator <(const RTLIL::SigBit &other) const;
636 bool operator ==(const RTLIL::SigBit &other) const;
637 bool operator !=(const RTLIL::SigBit &other) const;
638 unsigned int hash() const;
639 };
640
641 struct RTLIL::SigSpecIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
642 {
643 RTLIL::SigSpec *sig_p;
644 int index;
645
646 inline RTLIL::SigBit &operator*() const;
647 inline bool operator!=(const RTLIL::SigSpecIterator &other) const { return index != other.index; }
648 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
649 inline void operator++() { index++; }
650 };
651
652 struct RTLIL::SigSpecConstIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
653 {
654 const RTLIL::SigSpec *sig_p;
655 int index;
656
657 inline const RTLIL::SigBit &operator*() const;
658 inline bool operator!=(const RTLIL::SigSpecConstIterator &other) const { return index != other.index; }
659 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
660 inline void operator++() { index++; }
661 };
662
663 struct RTLIL::SigSpec
664 {
665 private:
666 int width_;
667 unsigned long hash_;
668 std::vector<RTLIL::SigChunk> chunks_; // LSB at index 0
669 std::vector<RTLIL::SigBit> bits_; // LSB at index 0
670
671 void pack() const;
672 void unpack() const;
673 void updhash() const;
674
675 inline bool packed() const {
676 return bits_.empty();
677 }
678
679 inline void inline_unpack() const {
680 if (!chunks_.empty())
681 unpack();
682 }
683
684 public:
685 SigSpec();
686 SigSpec(const RTLIL::SigSpec &other);
687 SigSpec(std::initializer_list<RTLIL::SigSpec> parts);
688 const RTLIL::SigSpec &operator=(const RTLIL::SigSpec &other);
689
690 SigSpec(const RTLIL::Const &value);
691 SigSpec(const RTLIL::SigChunk &chunk);
692 SigSpec(RTLIL::Wire *wire);
693 SigSpec(RTLIL::Wire *wire, int offset, int width = 1);
694 SigSpec(const std::string &str);
695 SigSpec(int val, int width = 32);
696 SigSpec(RTLIL::State bit, int width = 1);
697 SigSpec(RTLIL::SigBit bit, int width = 1);
698 SigSpec(std::vector<RTLIL::SigChunk> chunks);
699 SigSpec(std::vector<RTLIL::SigBit> bits);
700 SigSpec(pool<RTLIL::SigBit> bits);
701 SigSpec(std::set<RTLIL::SigBit> bits);
702 SigSpec(bool bit);
703
704 SigSpec(RTLIL::SigSpec &&other) {
705 width_ = other.width_;
706 hash_ = other.hash_;
707 chunks_ = std::move(other.chunks_);
708 bits_ = std::move(other.bits_);
709 }
710
711 const RTLIL::SigSpec &operator=(RTLIL::SigSpec &&other) {
712 width_ = other.width_;
713 hash_ = other.hash_;
714 chunks_ = std::move(other.chunks_);
715 bits_ = std::move(other.bits_);
716 return *this;
717 }
718
719 size_t get_hash() const {
720 if (!hash_) hash();
721 return hash_;
722 }
723
724 inline const std::vector<RTLIL::SigChunk> &chunks() const { pack(); return chunks_; }
725 inline const std::vector<RTLIL::SigBit> &bits() const { inline_unpack(); return bits_; }
726
727 inline int size() const { return width_; }
728 inline bool empty() const { return width_ == 0; }
729
730 inline RTLIL::SigBit &operator[](int index) { inline_unpack(); return bits_.at(index); }
731 inline const RTLIL::SigBit &operator[](int index) const { inline_unpack(); return bits_.at(index); }
732
733 inline RTLIL::SigSpecIterator begin() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = 0; return it; }
734 inline RTLIL::SigSpecIterator end() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = width_; return it; }
735
736 inline RTLIL::SigSpecConstIterator begin() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = 0; return it; }
737 inline RTLIL::SigSpecConstIterator end() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = width_; return it; }
738
739 void sort();
740 void sort_and_unify();
741
742 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with);
743 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with, RTLIL::SigSpec *other) const;
744
745 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules);
746 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
747
748 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules);
749 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
750
751 void replace(int offset, const RTLIL::SigSpec &with);
752
753 void remove(const RTLIL::SigSpec &pattern);
754 void remove(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other) const;
755 void remove2(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other);
756
757 void remove(const pool<RTLIL::SigBit> &pattern);
758 void remove(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other) const;
759 void remove2(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
760 void remove2(const std::set<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
761
762 void remove(int offset, int length = 1);
763 void remove_const();
764
765 RTLIL::SigSpec extract(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec *other = NULL) const;
766 RTLIL::SigSpec extract(const pool<RTLIL::SigBit> &pattern, const RTLIL::SigSpec *other = NULL) const;
767 RTLIL::SigSpec extract(int offset, int length = 1) const;
768
769 void append(const RTLIL::SigSpec &signal);
770 void append_bit(const RTLIL::SigBit &bit);
771
772 void extend_u0(int width, bool is_signed = false);
773
774 RTLIL::SigSpec repeat(int num) const;
775
776 bool operator <(const RTLIL::SigSpec &other) const;
777 bool operator ==(const RTLIL::SigSpec &other) const;
778 inline bool operator !=(const RTLIL::SigSpec &other) const { return !(*this == other); }
779
780 bool is_wire() const;
781 bool is_chunk() const;
782 inline bool is_bit() const { return width_ == 1; }
783
784 bool is_fully_const() const;
785 bool is_fully_zero() const;
786 bool is_fully_ones() const;
787 bool is_fully_def() const;
788 bool is_fully_undef() const;
789 bool has_const() const;
790 bool has_marked_bits() const;
791
792 bool as_bool() const;
793 int as_int(bool is_signed = false) const;
794 std::string as_string() const;
795 RTLIL::Const as_const() const;
796 RTLIL::Wire *as_wire() const;
797 RTLIL::SigChunk as_chunk() const;
798 RTLIL::SigBit as_bit() const;
799
800 bool match(std::string pattern) const;
801
802 std::set<RTLIL::SigBit> to_sigbit_set() const;
803 pool<RTLIL::SigBit> to_sigbit_pool() const;
804 std::vector<RTLIL::SigBit> to_sigbit_vector() const;
805 std::map<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_map(const RTLIL::SigSpec &other) const;
806 dict<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_dict(const RTLIL::SigSpec &other) const;
807
808 static bool parse(RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
809 static bool parse_sel(RTLIL::SigSpec &sig, RTLIL::Design *design, RTLIL::Module *module, std::string str);
810 static bool parse_rhs(const RTLIL::SigSpec &lhs, RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
811
812 operator std::vector<RTLIL::SigChunk>() const { return chunks(); }
813 operator std::vector<RTLIL::SigBit>() const { return bits(); }
814
815 unsigned int hash() const { if (!hash_) updhash(); return hash_; };
816
817 #ifndef NDEBUG
818 void check() const;
819 #else
820 void check() const { }
821 #endif
822 };
823
824 struct RTLIL::Selection
825 {
826 bool full_selection;
827 pool<RTLIL::IdString> selected_modules;
828 dict<RTLIL::IdString, pool<RTLIL::IdString>> selected_members;
829
830 Selection(bool full = true) : full_selection(full) { }
831
832 bool selected_module(RTLIL::IdString mod_name) const;
833 bool selected_whole_module(RTLIL::IdString mod_name) const;
834 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
835 void optimize(RTLIL::Design *design);
836
837 template<typename T1> void select(T1 *module) {
838 if (!full_selection && selected_modules.count(module->name) == 0) {
839 selected_modules.insert(module->name);
840 selected_members.erase(module->name);
841 }
842 }
843
844 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
845 if (!full_selection && selected_modules.count(module->name) == 0)
846 selected_members[module->name].insert(member->name);
847 }
848
849 bool empty() const {
850 return !full_selection && selected_modules.empty() && selected_members.empty();
851 }
852 };
853
854 struct RTLIL::Monitor
855 {
856 unsigned int hashidx_;
857 unsigned int hash() const { return hashidx_; }
858
859 Monitor() {
860 static unsigned int hashidx_count = 123456789;
861 hashidx_count = mkhash_xorshift(hashidx_count);
862 hashidx_ = hashidx_count;
863 }
864
865 virtual ~Monitor() { }
866 virtual void notify_module_add(RTLIL::Module*) { }
867 virtual void notify_module_del(RTLIL::Module*) { }
868 virtual void notify_connect(RTLIL::Cell*, const RTLIL::IdString&, const RTLIL::SigSpec&, RTLIL::SigSpec&) { }
869 virtual void notify_connect(RTLIL::Module*, const RTLIL::SigSig&) { }
870 virtual void notify_connect(RTLIL::Module*, const std::vector<RTLIL::SigSig>&) { }
871 virtual void notify_blackout(RTLIL::Module*) { }
872 };
873
874 struct RTLIL::Design
875 {
876 unsigned int hashidx_;
877 unsigned int hash() const { return hashidx_; }
878
879 pool<RTLIL::Monitor*> monitors;
880 dict<std::string, std::string> scratchpad;
881
882 int refcount_modules_;
883 dict<RTLIL::IdString, RTLIL::Module*> modules_;
884 std::vector<AST::AstNode*> verilog_packages, verilog_globals;
885 dict<std::string, std::pair<std::string, bool>> verilog_defines;
886
887 std::vector<RTLIL::Selection> selection_stack;
888 dict<RTLIL::IdString, RTLIL::Selection> selection_vars;
889 std::string selected_active_module;
890
891 Design();
892 ~Design();
893
894 RTLIL::ObjRange<RTLIL::Module*> modules();
895 RTLIL::Module *module(RTLIL::IdString name);
896 RTLIL::Module *top_module();
897
898 bool has(RTLIL::IdString id) const {
899 return modules_.count(id) != 0;
900 }
901
902 void add(RTLIL::Module *module);
903 RTLIL::Module *addModule(RTLIL::IdString name);
904 void remove(RTLIL::Module *module);
905 void rename(RTLIL::Module *module, RTLIL::IdString new_name);
906
907 void scratchpad_unset(std::string varname);
908
909 void scratchpad_set_int(std::string varname, int value);
910 void scratchpad_set_bool(std::string varname, bool value);
911 void scratchpad_set_string(std::string varname, std::string value);
912
913 int scratchpad_get_int(std::string varname, int default_value = 0) const;
914 bool scratchpad_get_bool(std::string varname, bool default_value = false) const;
915 std::string scratchpad_get_string(std::string varname, std::string default_value = std::string()) const;
916
917 void sort();
918 void check();
919 void optimize();
920
921 bool selected_module(RTLIL::IdString mod_name) const;
922 bool selected_whole_module(RTLIL::IdString mod_name) const;
923 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
924
925 bool selected_module(RTLIL::Module *mod) const;
926 bool selected_whole_module(RTLIL::Module *mod) const;
927
928 RTLIL::Selection &selection() {
929 return selection_stack.back();
930 }
931
932 const RTLIL::Selection &selection() const {
933 return selection_stack.back();
934 }
935
936 bool full_selection() const {
937 return selection_stack.back().full_selection;
938 }
939
940 template<typename T1> bool selected(T1 *module) const {
941 return selected_module(module->name);
942 }
943
944 template<typename T1, typename T2> bool selected(T1 *module, T2 *member) const {
945 return selected_member(module->name, member->name);
946 }
947
948 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
949 if (selection_stack.size() > 0) {
950 RTLIL::Selection &sel = selection_stack.back();
951 sel.select(module, member);
952 }
953 }
954
955
956 std::vector<RTLIL::Module*> selected_modules() const;
957 std::vector<RTLIL::Module*> selected_whole_modules() const;
958 std::vector<RTLIL::Module*> selected_whole_modules_warn() const;
959 #ifdef WITH_PYTHON
960 static std::map<unsigned int, RTLIL::Design*> *get_all_designs(void);
961 #endif
962 };
963
964 struct RTLIL::Module : public RTLIL::AttrObject
965 {
966 unsigned int hashidx_;
967 unsigned int hash() const { return hashidx_; }
968
969 protected:
970 void add(RTLIL::Wire *wire);
971 void add(RTLIL::Cell *cell);
972
973 public:
974 RTLIL::Design *design;
975 pool<RTLIL::Monitor*> monitors;
976
977 int refcount_wires_;
978 int refcount_cells_;
979
980 dict<RTLIL::IdString, RTLIL::Wire*> wires_;
981 dict<RTLIL::IdString, RTLIL::Cell*> cells_;
982 std::vector<RTLIL::SigSig> connections_;
983
984 RTLIL::IdString name;
985 pool<RTLIL::IdString> avail_parameters;
986 dict<RTLIL::IdString, RTLIL::Memory*> memories;
987 dict<RTLIL::IdString, RTLIL::Process*> processes;
988
989 Module();
990 virtual ~Module();
991 virtual RTLIL::IdString derive(RTLIL::Design *design, dict<RTLIL::IdString, RTLIL::Const> parameters, bool mayfail = false);
992 virtual RTLIL::IdString derive(RTLIL::Design *design, dict<RTLIL::IdString, RTLIL::Const> parameters, dict<RTLIL::IdString, RTLIL::Module*> interfaces, dict<RTLIL::IdString, RTLIL::IdString> modports, bool mayfail = false);
993 virtual size_t count_id(RTLIL::IdString id);
994 virtual void reprocess_module(RTLIL::Design *design, dict<RTLIL::IdString, RTLIL::Module *> local_interfaces);
995
996 virtual void sort();
997 virtual void check();
998 virtual void optimize();
999 virtual void makeblackbox();
1000
1001 void connect(const RTLIL::SigSig &conn);
1002 void connect(const RTLIL::SigSpec &lhs, const RTLIL::SigSpec &rhs);
1003 void new_connections(const std::vector<RTLIL::SigSig> &new_conn);
1004 const std::vector<RTLIL::SigSig> &connections() const;
1005
1006 std::vector<RTLIL::IdString> ports;
1007 void fixup_ports();
1008
1009 template<typename T> void rewrite_sigspecs(T &functor);
1010 template<typename T> void rewrite_sigspecs2(T &functor);
1011 void cloneInto(RTLIL::Module *new_mod) const;
1012 virtual RTLIL::Module *clone() const;
1013
1014 bool has_memories() const;
1015 bool has_processes() const;
1016
1017 bool has_memories_warn() const;
1018 bool has_processes_warn() const;
1019
1020 std::vector<RTLIL::Wire*> selected_wires() const;
1021 std::vector<RTLIL::Cell*> selected_cells() const;
1022
1023 template<typename T> bool selected(T *member) const {
1024 return design->selected_member(name, member->name);
1025 }
1026
1027 RTLIL::Wire* wire(RTLIL::IdString id) { return wires_.count(id) ? wires_.at(id) : nullptr; }
1028 RTLIL::Cell* cell(RTLIL::IdString id) { return cells_.count(id) ? cells_.at(id) : nullptr; }
1029
1030 RTLIL::ObjRange<RTLIL::Wire*> wires() { return RTLIL::ObjRange<RTLIL::Wire*>(&wires_, &refcount_wires_); }
1031 RTLIL::ObjRange<RTLIL::Cell*> cells() { return RTLIL::ObjRange<RTLIL::Cell*>(&cells_, &refcount_cells_); }
1032
1033 // Removing wires is expensive. If you have to remove wires, remove them all at once.
1034 void remove(const pool<RTLIL::Wire*> &wires);
1035 void remove(RTLIL::Cell *cell);
1036
1037 void rename(RTLIL::Wire *wire, RTLIL::IdString new_name);
1038 void rename(RTLIL::Cell *cell, RTLIL::IdString new_name);
1039 void rename(RTLIL::IdString old_name, RTLIL::IdString new_name);
1040
1041 void swap_names(RTLIL::Wire *w1, RTLIL::Wire *w2);
1042 void swap_names(RTLIL::Cell *c1, RTLIL::Cell *c2);
1043
1044 RTLIL::IdString uniquify(RTLIL::IdString name);
1045 RTLIL::IdString uniquify(RTLIL::IdString name, int &index);
1046
1047 RTLIL::Wire *addWire(RTLIL::IdString name, int width = 1);
1048 RTLIL::Wire *addWire(RTLIL::IdString name, const RTLIL::Wire *other);
1049
1050 RTLIL::Cell *addCell(RTLIL::IdString name, RTLIL::IdString type);
1051 RTLIL::Cell *addCell(RTLIL::IdString name, const RTLIL::Cell *other);
1052
1053 // The add* methods create a cell and return the created cell. All signals must exist in advance.
1054
1055 RTLIL::Cell* addNot (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1056 RTLIL::Cell* addPos (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1057 RTLIL::Cell* addNeg (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1058
1059 RTLIL::Cell* addAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1060 RTLIL::Cell* addOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1061 RTLIL::Cell* addXor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1062 RTLIL::Cell* addXnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1063
1064 RTLIL::Cell* addReduceAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1065 RTLIL::Cell* addReduceOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1066 RTLIL::Cell* addReduceXor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1067 RTLIL::Cell* addReduceXnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1068 RTLIL::Cell* addReduceBool (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1069
1070 RTLIL::Cell* addShl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1071 RTLIL::Cell* addShr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1072 RTLIL::Cell* addSshl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1073 RTLIL::Cell* addSshr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1074 RTLIL::Cell* addShift (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1075 RTLIL::Cell* addShiftx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1076
1077 RTLIL::Cell* addLt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1078 RTLIL::Cell* addLe (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1079 RTLIL::Cell* addEq (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1080 RTLIL::Cell* addNe (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1081 RTLIL::Cell* addEqx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1082 RTLIL::Cell* addNex (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1083 RTLIL::Cell* addGe (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1084 RTLIL::Cell* addGt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1085
1086 RTLIL::Cell* addAdd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1087 RTLIL::Cell* addSub (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1088 RTLIL::Cell* addMul (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1089 RTLIL::Cell* addDiv (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1090 RTLIL::Cell* addMod (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1091 RTLIL::Cell* addPow (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1092
1093 RTLIL::Cell* addLogicNot (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1094 RTLIL::Cell* addLogicAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1095 RTLIL::Cell* addLogicOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, bool is_signed = false, const std::string &src = "");
1096
1097 RTLIL::Cell* addMux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, RTLIL::SigSpec sig_y, const std::string &src = "");
1098 RTLIL::Cell* addPmux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, RTLIL::SigSpec sig_y, const std::string &src = "");
1099
1100 RTLIL::Cell* addSlice (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, RTLIL::Const offset, const std::string &src = "");
1101 RTLIL::Cell* addConcat (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, const std::string &src = "");
1102 RTLIL::Cell* addLut (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_y, RTLIL::Const lut, const std::string &src = "");
1103 RTLIL::Cell* addTribuf (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_y, const std::string &src = "");
1104 RTLIL::Cell* addAssert (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1105 RTLIL::Cell* addAssume (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1106 RTLIL::Cell* addLive (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1107 RTLIL::Cell* addFair (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1108 RTLIL::Cell* addCover (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_en, const std::string &src = "");
1109 RTLIL::Cell* addEquiv (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_y, const std::string &src = "");
1110
1111 RTLIL::Cell* addSr (RTLIL::IdString name, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr, RTLIL::SigSpec sig_q, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1112 RTLIL::Cell* addFf (RTLIL::IdString name, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, const std::string &src = "");
1113 RTLIL::Cell* addDff (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, const std::string &src = "");
1114 RTLIL::Cell* addDffe (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1115 RTLIL::Cell* addDffsr (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1116 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1117 RTLIL::Cell* addAdff (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_arst, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q,
1118 RTLIL::Const arst_value, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1119 RTLIL::Cell* addDlatch (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, const std::string &src = "");
1120 RTLIL::Cell* addDlatchsr (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1121 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1122
1123 RTLIL::Cell* addBufGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_y, const std::string &src = "");
1124 RTLIL::Cell* addNotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_y, const std::string &src = "");
1125 RTLIL::Cell* addAndGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1126 RTLIL::Cell* addNandGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1127 RTLIL::Cell* addOrGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1128 RTLIL::Cell* addNorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1129 RTLIL::Cell* addXorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1130 RTLIL::Cell* addXnorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1131 RTLIL::Cell* addAndnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1132 RTLIL::Cell* addOrnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_y, const std::string &src = "");
1133 RTLIL::Cell* addMuxGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_s, RTLIL::SigBit sig_y, const std::string &src = "");
1134 RTLIL::Cell* addAoi3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_y, const std::string &src = "");
1135 RTLIL::Cell* addOai3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_y, const std::string &src = "");
1136 RTLIL::Cell* addAoi4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, RTLIL::SigBit sig_y, const std::string &src = "");
1137 RTLIL::Cell* addOai4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, RTLIL::SigBit sig_y, const std::string &src = "");
1138
1139 RTLIL::Cell* addFfGate (RTLIL::IdString name, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, const std::string &src = "");
1140 RTLIL::Cell* addDffGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, const std::string &src = "");
1141 RTLIL::Cell* addDffeGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1142 RTLIL::Cell* addDffsrGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1143 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1144 RTLIL::Cell* addAdffGate (RTLIL::IdString name, RTLIL::SigSpec sig_clk, RTLIL::SigSpec sig_arst, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q,
1145 bool arst_value = false, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1146 RTLIL::Cell* addDlatchGate (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, const std::string &src = "");
1147 RTLIL::Cell* addDlatchsrGate (RTLIL::IdString name, RTLIL::SigSpec sig_en, RTLIL::SigSpec sig_set, RTLIL::SigSpec sig_clr,
1148 RTLIL::SigSpec sig_d, RTLIL::SigSpec sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1149
1150 // The methods without the add* prefix create a cell and an output signal. They return the newly created output signal.
1151
1152 RTLIL::SigSpec Not (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1153 RTLIL::SigSpec Pos (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1154 RTLIL::SigSpec Bu0 (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1155 RTLIL::SigSpec Neg (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1156
1157 RTLIL::SigSpec And (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1158 RTLIL::SigSpec Or (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1159 RTLIL::SigSpec Xor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1160 RTLIL::SigSpec Xnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1161
1162 RTLIL::SigSpec ReduceAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1163 RTLIL::SigSpec ReduceOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1164 RTLIL::SigSpec ReduceXor (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1165 RTLIL::SigSpec ReduceXnor (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1166 RTLIL::SigSpec ReduceBool (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1167
1168 RTLIL::SigSpec Shl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1169 RTLIL::SigSpec Shr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1170 RTLIL::SigSpec Sshl (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1171 RTLIL::SigSpec Sshr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1172 RTLIL::SigSpec Shift (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1173 RTLIL::SigSpec Shiftx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1174
1175 RTLIL::SigSpec Lt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1176 RTLIL::SigSpec Le (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1177 RTLIL::SigSpec Eq (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1178 RTLIL::SigSpec Ne (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1179 RTLIL::SigSpec Eqx (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1180 RTLIL::SigSpec Nex (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1181 RTLIL::SigSpec Ge (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1182 RTLIL::SigSpec Gt (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1183
1184 RTLIL::SigSpec Add (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1185 RTLIL::SigSpec Sub (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1186 RTLIL::SigSpec Mul (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1187 RTLIL::SigSpec Div (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1188 RTLIL::SigSpec Mod (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1189 RTLIL::SigSpec Pow (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1190
1191 RTLIL::SigSpec LogicNot (RTLIL::IdString name, RTLIL::SigSpec sig_a, bool is_signed = false, const std::string &src = "");
1192 RTLIL::SigSpec LogicAnd (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1193 RTLIL::SigSpec LogicOr (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, bool is_signed = false, const std::string &src = "");
1194
1195 RTLIL::SigSpec Mux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, const std::string &src = "");
1196 RTLIL::SigSpec Pmux (RTLIL::IdString name, RTLIL::SigSpec sig_a, RTLIL::SigSpec sig_b, RTLIL::SigSpec sig_s, const std::string &src = "");
1197
1198 RTLIL::SigBit BufGate (RTLIL::IdString name, RTLIL::SigBit sig_a, const std::string &src = "");
1199 RTLIL::SigBit NotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, const std::string &src = "");
1200 RTLIL::SigBit AndGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1201 RTLIL::SigBit NandGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1202 RTLIL::SigBit OrGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1203 RTLIL::SigBit NorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1204 RTLIL::SigBit XorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1205 RTLIL::SigBit XnorGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1206 RTLIL::SigBit AndnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1207 RTLIL::SigBit OrnotGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, const std::string &src = "");
1208 RTLIL::SigBit MuxGate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_s, const std::string &src = "");
1209 RTLIL::SigBit Aoi3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, const std::string &src = "");
1210 RTLIL::SigBit Oai3Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, const std::string &src = "");
1211 RTLIL::SigBit Aoi4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, const std::string &src = "");
1212 RTLIL::SigBit Oai4Gate (RTLIL::IdString name, RTLIL::SigBit sig_a, RTLIL::SigBit sig_b, RTLIL::SigBit sig_c, RTLIL::SigBit sig_d, const std::string &src = "");
1213
1214 RTLIL::SigSpec Anyconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1215 RTLIL::SigSpec Anyseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1216 RTLIL::SigSpec Allconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1217 RTLIL::SigSpec Allseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1218 RTLIL::SigSpec Initstate (RTLIL::IdString name, const std::string &src = "");
1219
1220 #ifdef WITH_PYTHON
1221 static std::map<unsigned int, RTLIL::Module*> *get_all_modules(void);
1222 #endif
1223 };
1224
1225 struct RTLIL::Wire : public RTLIL::AttrObject
1226 {
1227 unsigned int hashidx_;
1228 unsigned int hash() const { return hashidx_; }
1229
1230 protected:
1231 // use module->addWire() and module->remove() to create or destroy wires
1232 friend struct RTLIL::Module;
1233 Wire();
1234 ~Wire();
1235
1236 public:
1237 // do not simply copy wires
1238 Wire(RTLIL::Wire &other) = delete;
1239 void operator=(RTLIL::Wire &other) = delete;
1240
1241 RTLIL::Module *module;
1242 RTLIL::IdString name;
1243 int width, start_offset, port_id;
1244 bool port_input, port_output, upto;
1245
1246 #ifdef WITH_PYTHON
1247 static std::map<unsigned int, RTLIL::Wire*> *get_all_wires(void);
1248 #endif
1249 };
1250
1251 struct RTLIL::Memory : public RTLIL::AttrObject
1252 {
1253 unsigned int hashidx_;
1254 unsigned int hash() const { return hashidx_; }
1255
1256 Memory();
1257
1258 RTLIL::IdString name;
1259 int width, start_offset, size;
1260 #ifdef WITH_PYTHON
1261 ~Memory();
1262 static std::map<unsigned int, RTLIL::Memory*> *get_all_memorys(void);
1263 #endif
1264 };
1265
1266 struct RTLIL::Cell : public RTLIL::AttrObject
1267 {
1268 unsigned int hashidx_;
1269 unsigned int hash() const { return hashidx_; }
1270
1271 protected:
1272 // use module->addCell() and module->remove() to create or destroy cells
1273 friend struct RTLIL::Module;
1274 Cell();
1275 ~Cell();
1276
1277 public:
1278 // do not simply copy cells
1279 Cell(RTLIL::Cell &other) = delete;
1280 void operator=(RTLIL::Cell &other) = delete;
1281
1282 RTLIL::Module *module;
1283 RTLIL::IdString name;
1284 RTLIL::IdString type;
1285 dict<RTLIL::IdString, RTLIL::SigSpec> connections_;
1286 dict<RTLIL::IdString, RTLIL::Const> parameters;
1287
1288 // access cell ports
1289 bool hasPort(RTLIL::IdString portname) const;
1290 void unsetPort(RTLIL::IdString portname);
1291 void setPort(RTLIL::IdString portname, RTLIL::SigSpec signal);
1292 const RTLIL::SigSpec &getPort(RTLIL::IdString portname) const;
1293 const dict<RTLIL::IdString, RTLIL::SigSpec> &connections() const;
1294
1295 // information about cell ports
1296 bool known() const;
1297 bool input(RTLIL::IdString portname) const;
1298 bool output(RTLIL::IdString portname) const;
1299
1300 // access cell parameters
1301 bool hasParam(RTLIL::IdString paramname) const;
1302 void unsetParam(RTLIL::IdString paramname);
1303 void setParam(RTLIL::IdString paramname, RTLIL::Const value);
1304 const RTLIL::Const &getParam(RTLIL::IdString paramname) const;
1305
1306 void sort();
1307 void check();
1308 void fixup_parameters(bool set_a_signed = false, bool set_b_signed = false);
1309
1310 bool has_keep_attr() const {
1311 return get_bool_attribute("\\keep") || (module && module->design && module->design->module(type) &&
1312 module->design->module(type)->get_bool_attribute("\\keep"));
1313 }
1314
1315 template<typename T> void rewrite_sigspecs(T &functor);
1316 template<typename T> void rewrite_sigspecs2(T &functor);
1317
1318 #ifdef WITH_PYTHON
1319 static std::map<unsigned int, RTLIL::Cell*> *get_all_cells(void);
1320 #endif
1321 };
1322
1323 struct RTLIL::CaseRule
1324 {
1325 std::vector<RTLIL::SigSpec> compare;
1326 std::vector<RTLIL::SigSig> actions;
1327 std::vector<RTLIL::SwitchRule*> switches;
1328
1329 ~CaseRule();
1330 void optimize();
1331
1332 bool empty() const;
1333
1334 template<typename T> void rewrite_sigspecs(T &functor);
1335 template<typename T> void rewrite_sigspecs2(T &functor);
1336 RTLIL::CaseRule *clone() const;
1337 };
1338
1339 struct RTLIL::SwitchRule : public RTLIL::AttrObject
1340 {
1341 RTLIL::SigSpec signal;
1342 std::vector<RTLIL::CaseRule*> cases;
1343
1344 ~SwitchRule();
1345
1346 bool empty() const;
1347
1348 template<typename T> void rewrite_sigspecs(T &functor);
1349 template<typename T> void rewrite_sigspecs2(T &functor);
1350 RTLIL::SwitchRule *clone() const;
1351 };
1352
1353 struct RTLIL::SyncRule
1354 {
1355 RTLIL::SyncType type;
1356 RTLIL::SigSpec signal;
1357 std::vector<RTLIL::SigSig> actions;
1358
1359 template<typename T> void rewrite_sigspecs(T &functor);
1360 template<typename T> void rewrite_sigspecs2(T &functor);
1361 RTLIL::SyncRule *clone() const;
1362 };
1363
1364 struct RTLIL::Process : public RTLIL::AttrObject
1365 {
1366 RTLIL::IdString name;
1367 RTLIL::CaseRule root_case;
1368 std::vector<RTLIL::SyncRule*> syncs;
1369
1370 ~Process();
1371
1372 template<typename T> void rewrite_sigspecs(T &functor);
1373 template<typename T> void rewrite_sigspecs2(T &functor);
1374 RTLIL::Process *clone() const;
1375 };
1376
1377
1378 inline RTLIL::SigBit::SigBit() : wire(NULL), data(RTLIL::State::S0) { }
1379 inline RTLIL::SigBit::SigBit(RTLIL::State bit) : wire(NULL), data(bit) { }
1380 inline RTLIL::SigBit::SigBit(bool bit) : wire(NULL), data(bit ? RTLIL::S1 : RTLIL::S0) { }
1381 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire) : wire(wire), offset(0) { log_assert(wire && wire->width == 1); }
1382 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire, int offset) : wire(wire), offset(offset) { log_assert(wire != nullptr); }
1383 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk) : wire(chunk.wire) { log_assert(chunk.width == 1); if (wire) offset = chunk.offset; else data = chunk.data[0]; }
1384 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk, int index) : wire(chunk.wire) { if (wire) offset = chunk.offset + index; else data = chunk.data[index]; }
1385 inline RTLIL::SigBit::SigBit(const RTLIL::SigBit &sigbit) : wire(sigbit.wire), data(sigbit.data){if(wire) offset = sigbit.offset;}
1386
1387 inline bool RTLIL::SigBit::operator<(const RTLIL::SigBit &other) const {
1388 if (wire == other.wire)
1389 return wire ? (offset < other.offset) : (data < other.data);
1390 if (wire != nullptr && other.wire != nullptr)
1391 return wire->name < other.wire->name;
1392 return (wire != nullptr) < (other.wire != nullptr);
1393 }
1394
1395 inline bool RTLIL::SigBit::operator==(const RTLIL::SigBit &other) const {
1396 return (wire == other.wire) && (wire ? (offset == other.offset) : (data == other.data));
1397 }
1398
1399 inline bool RTLIL::SigBit::operator!=(const RTLIL::SigBit &other) const {
1400 return (wire != other.wire) || (wire ? (offset != other.offset) : (data != other.data));
1401 }
1402
1403 inline unsigned int RTLIL::SigBit::hash() const {
1404 if (wire)
1405 return mkhash_add(wire->name.hash(), offset);
1406 return data;
1407 }
1408
1409 inline RTLIL::SigBit &RTLIL::SigSpecIterator::operator*() const {
1410 return (*sig_p)[index];
1411 }
1412
1413 inline const RTLIL::SigBit &RTLIL::SigSpecConstIterator::operator*() const {
1414 return (*sig_p)[index];
1415 }
1416
1417 inline RTLIL::SigBit::SigBit(const RTLIL::SigSpec &sig) {
1418 log_assert(sig.size() == 1 && sig.chunks().size() == 1);
1419 *this = SigBit(sig.chunks().front());
1420 }
1421
1422 template<typename T>
1423 void RTLIL::Module::rewrite_sigspecs(T &functor)
1424 {
1425 for (auto &it : cells_)
1426 it.second->rewrite_sigspecs(functor);
1427 for (auto &it : processes)
1428 it.second->rewrite_sigspecs(functor);
1429 for (auto &it : connections_) {
1430 functor(it.first);
1431 functor(it.second);
1432 }
1433 }
1434
1435 template<typename T>
1436 void RTLIL::Module::rewrite_sigspecs2(T &functor)
1437 {
1438 for (auto &it : cells_)
1439 it.second->rewrite_sigspecs2(functor);
1440 for (auto &it : processes)
1441 it.second->rewrite_sigspecs2(functor);
1442 for (auto &it : connections_) {
1443 functor(it.first, it.second);
1444 }
1445 }
1446
1447 template<typename T>
1448 void RTLIL::Cell::rewrite_sigspecs(T &functor) {
1449 for (auto &it : connections_)
1450 functor(it.second);
1451 }
1452
1453 template<typename T>
1454 void RTLIL::Cell::rewrite_sigspecs2(T &functor) {
1455 for (auto &it : connections_)
1456 functor(it.second);
1457 }
1458
1459 template<typename T>
1460 void RTLIL::CaseRule::rewrite_sigspecs(T &functor) {
1461 for (auto &it : compare)
1462 functor(it);
1463 for (auto &it : actions) {
1464 functor(it.first);
1465 functor(it.second);
1466 }
1467 for (auto it : switches)
1468 it->rewrite_sigspecs(functor);
1469 }
1470
1471 template<typename T>
1472 void RTLIL::CaseRule::rewrite_sigspecs2(T &functor) {
1473 for (auto &it : compare)
1474 functor(it);
1475 for (auto &it : actions) {
1476 functor(it.first, it.second);
1477 }
1478 for (auto it : switches)
1479 it->rewrite_sigspecs2(functor);
1480 }
1481
1482 template<typename T>
1483 void RTLIL::SwitchRule::rewrite_sigspecs(T &functor)
1484 {
1485 functor(signal);
1486 for (auto it : cases)
1487 it->rewrite_sigspecs(functor);
1488 }
1489
1490 template<typename T>
1491 void RTLIL::SwitchRule::rewrite_sigspecs2(T &functor)
1492 {
1493 functor(signal);
1494 for (auto it : cases)
1495 it->rewrite_sigspecs2(functor);
1496 }
1497
1498 template<typename T>
1499 void RTLIL::SyncRule::rewrite_sigspecs(T &functor)
1500 {
1501 functor(signal);
1502 for (auto &it : actions) {
1503 functor(it.first);
1504 functor(it.second);
1505 }
1506 }
1507
1508 template<typename T>
1509 void RTLIL::SyncRule::rewrite_sigspecs2(T &functor)
1510 {
1511 functor(signal);
1512 for (auto &it : actions) {
1513 functor(it.first, it.second);
1514 }
1515 }
1516
1517 template<typename T>
1518 void RTLIL::Process::rewrite_sigspecs(T &functor)
1519 {
1520 root_case.rewrite_sigspecs(functor);
1521 for (auto it : syncs)
1522 it->rewrite_sigspecs(functor);
1523 }
1524
1525 template<typename T>
1526 void RTLIL::Process::rewrite_sigspecs2(T &functor)
1527 {
1528 root_case.rewrite_sigspecs2(functor);
1529 for (auto it : syncs)
1530 it->rewrite_sigspecs2(functor);
1531 }
1532
1533 YOSYS_NAMESPACE_END
1534
1535 #endif