Merge branch 'master' of github.com:YosysHQ/yosys into firrtl_backend_fileinfo
[yosys.git] / kernel / rtlil.h
1 /* -*- c++ -*-
2 * yosys -- Yosys Open SYnthesis Suite
3 *
4 * Copyright (C) 2012 Clifford Wolf <clifford@clifford.at>
5 *
6 * Permission to use, copy, modify, and/or distribute this software for any
7 * purpose with or without fee is hereby granted, provided that the above
8 * copyright notice and this permission notice appear in all copies.
9 *
10 * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
11 * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
12 * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
13 * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
14 * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
15 * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
16 * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
17 *
18 */
19
20 #include "kernel/yosys.h"
21
22 #ifndef RTLIL_H
23 #define RTLIL_H
24
25 YOSYS_NAMESPACE_BEGIN
26
27 namespace RTLIL
28 {
29 enum State : unsigned char {
30 S0 = 0,
31 S1 = 1,
32 Sx = 2, // undefined value or conflict
33 Sz = 3, // high-impedance / not-connected
34 Sa = 4, // don't care (used only in cases)
35 Sm = 5 // marker (used internally by some passes)
36 };
37
38 enum SyncType : unsigned char {
39 ST0 = 0, // level sensitive: 0
40 ST1 = 1, // level sensitive: 1
41 STp = 2, // edge sensitive: posedge
42 STn = 3, // edge sensitive: negedge
43 STe = 4, // edge sensitive: both edges
44 STa = 5, // always active
45 STg = 6, // global clock
46 STi = 7 // init
47 };
48
49 enum ConstFlags : unsigned char {
50 CONST_FLAG_NONE = 0,
51 CONST_FLAG_STRING = 1,
52 CONST_FLAG_SIGNED = 2, // only used for parameters
53 CONST_FLAG_REAL = 4 // only used for parameters
54 };
55
56 struct Const;
57 struct AttrObject;
58 struct Selection;
59 struct Monitor;
60 struct Design;
61 struct Module;
62 struct Wire;
63 struct Memory;
64 struct Cell;
65 struct SigChunk;
66 struct SigBit;
67 struct SigSpecIterator;
68 struct SigSpecConstIterator;
69 struct SigSpec;
70 struct CaseRule;
71 struct SwitchRule;
72 struct SyncRule;
73 struct Process;
74
75 typedef std::pair<SigSpec, SigSpec> SigSig;
76
77 struct IdString
78 {
79 #undef YOSYS_XTRACE_GET_PUT
80 #undef YOSYS_SORT_ID_FREE_LIST
81 #undef YOSYS_USE_STICKY_IDS
82 #undef YOSYS_NO_IDS_REFCNT
83
84 // the global id string cache
85
86 static struct destruct_guard_t {
87 bool ok; // POD, will be initialized to zero
88 destruct_guard_t() { ok = true; }
89 ~destruct_guard_t() { ok = false; }
90 } destruct_guard;
91
92 static std::vector<char*> global_id_storage_;
93 static dict<char*, int, hash_cstr_ops> global_id_index_;
94 #ifndef YOSYS_NO_IDS_REFCNT
95 static std::vector<int> global_refcount_storage_;
96 static std::vector<int> global_free_idx_list_;
97 #endif
98
99 #ifdef YOSYS_USE_STICKY_IDS
100 static int last_created_idx_ptr_;
101 static int last_created_idx_[8];
102 #endif
103
104 static inline void xtrace_db_dump()
105 {
106 #ifdef YOSYS_XTRACE_GET_PUT
107 for (int idx = 0; idx < GetSize(global_id_storage_); idx++)
108 {
109 if (global_id_storage_.at(idx) == nullptr)
110 log("#X# DB-DUMP index %d: FREE\n", idx);
111 else
112 log("#X# DB-DUMP index %d: '%s' (ref %d)\n", idx, global_id_storage_.at(idx), global_refcount_storage_.at(idx));
113 }
114 #endif
115 }
116
117 static inline void checkpoint()
118 {
119 #ifdef YOSYS_USE_STICKY_IDS
120 last_created_idx_ptr_ = 0;
121 for (int i = 0; i < 8; i++) {
122 if (last_created_idx_[i])
123 put_reference(last_created_idx_[i]);
124 last_created_idx_[i] = 0;
125 }
126 #endif
127 #ifdef YOSYS_SORT_ID_FREE_LIST
128 std::sort(global_free_idx_list_.begin(), global_free_idx_list_.end(), std::greater<int>());
129 #endif
130 }
131
132 static inline int get_reference(int idx)
133 {
134 if (idx) {
135 #ifndef YOSYS_NO_IDS_REFCNT
136 global_refcount_storage_[idx]++;
137 #endif
138 #ifdef YOSYS_XTRACE_GET_PUT
139 if (yosys_xtrace)
140 log("#X# GET-BY-INDEX '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
141 #endif
142 }
143 return idx;
144 }
145
146 static int get_reference(const char *p)
147 {
148 log_assert(destruct_guard.ok);
149
150 if (!p[0])
151 return 0;
152
153 log_assert(p[0] == '$' || p[0] == '\\');
154 log_assert(p[1] != 0);
155
156 auto it = global_id_index_.find((char*)p);
157 if (it != global_id_index_.end()) {
158 #ifndef YOSYS_NO_IDS_REFCNT
159 global_refcount_storage_.at(it->second)++;
160 #endif
161 #ifdef YOSYS_XTRACE_GET_PUT
162 if (yosys_xtrace)
163 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(it->second), it->second, global_refcount_storage_.at(it->second));
164 #endif
165 return it->second;
166 }
167
168 #ifndef YOSYS_NO_IDS_REFCNT
169 if (global_free_idx_list_.empty()) {
170 if (global_id_storage_.empty()) {
171 global_refcount_storage_.push_back(0);
172 global_id_storage_.push_back((char*)"");
173 global_id_index_[global_id_storage_.back()] = 0;
174 }
175 log_assert(global_id_storage_.size() < 0x40000000);
176 global_free_idx_list_.push_back(global_id_storage_.size());
177 global_id_storage_.push_back(nullptr);
178 global_refcount_storage_.push_back(0);
179 }
180
181 int idx = global_free_idx_list_.back();
182 global_free_idx_list_.pop_back();
183 global_id_storage_.at(idx) = strdup(p);
184 global_id_index_[global_id_storage_.at(idx)] = idx;
185 global_refcount_storage_.at(idx)++;
186 #else
187 if (global_id_storage_.empty()) {
188 global_id_storage_.push_back((char*)"");
189 global_id_index_[global_id_storage_.back()] = 0;
190 }
191 int idx = global_id_storage_.size();
192 global_id_storage_.push_back(strdup(p));
193 global_id_index_[global_id_storage_.back()] = idx;
194 #endif
195
196 if (yosys_xtrace) {
197 log("#X# New IdString '%s' with index %d.\n", p, idx);
198 log_backtrace("-X- ", yosys_xtrace-1);
199 }
200
201 #ifdef YOSYS_XTRACE_GET_PUT
202 if (yosys_xtrace)
203 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
204 #endif
205
206 #ifdef YOSYS_USE_STICKY_IDS
207 // Avoid Create->Delete->Create pattern
208 if (last_created_idx_[last_created_idx_ptr_])
209 put_reference(last_created_idx_[last_created_idx_ptr_]);
210 last_created_idx_[last_created_idx_ptr_] = idx;
211 get_reference(last_created_idx_[last_created_idx_ptr_]);
212 last_created_idx_ptr_ = (last_created_idx_ptr_ + 1) & 7;
213 #endif
214
215 return idx;
216 }
217
218 #ifndef YOSYS_NO_IDS_REFCNT
219 static inline void put_reference(int idx)
220 {
221 // put_reference() may be called from destructors after the destructor of
222 // global_refcount_storage_ has been run. in this case we simply do nothing.
223 if (!destruct_guard.ok || !idx)
224 return;
225
226 #ifdef YOSYS_XTRACE_GET_PUT
227 if (yosys_xtrace) {
228 log("#X# PUT '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
229 }
230 #endif
231
232 int &refcount = global_refcount_storage_[idx];
233
234 if (--refcount > 0)
235 return;
236
237 log_assert(refcount == 0);
238 free_reference(idx);
239 }
240 static inline void free_reference(int idx)
241 {
242 if (yosys_xtrace) {
243 log("#X# Removed IdString '%s' with index %d.\n", global_id_storage_.at(idx), idx);
244 log_backtrace("-X- ", yosys_xtrace-1);
245 }
246
247 global_id_index_.erase(global_id_storage_.at(idx));
248 free(global_id_storage_.at(idx));
249 global_id_storage_.at(idx) = nullptr;
250 global_free_idx_list_.push_back(idx);
251 }
252 #else
253 static inline void put_reference(int) { }
254 #endif
255
256 // the actual IdString object is just is a single int
257
258 int index_;
259
260 inline IdString() : index_(0) { }
261 inline IdString(const char *str) : index_(get_reference(str)) { }
262 inline IdString(const IdString &str) : index_(get_reference(str.index_)) { }
263 inline IdString(IdString &&str) : index_(str.index_) { str.index_ = 0; }
264 inline IdString(const std::string &str) : index_(get_reference(str.c_str())) { }
265 inline ~IdString() { put_reference(index_); }
266
267 inline void operator=(const IdString &rhs) {
268 put_reference(index_);
269 index_ = get_reference(rhs.index_);
270 }
271
272 inline void operator=(const char *rhs) {
273 IdString id(rhs);
274 *this = id;
275 }
276
277 inline void operator=(const std::string &rhs) {
278 IdString id(rhs);
279 *this = id;
280 }
281
282 inline const char *c_str() const {
283 return global_id_storage_.at(index_);
284 }
285
286 inline std::string str() const {
287 return std::string(global_id_storage_.at(index_));
288 }
289
290 inline bool operator<(const IdString &rhs) const {
291 return index_ < rhs.index_;
292 }
293
294 inline bool operator==(const IdString &rhs) const { return index_ == rhs.index_; }
295 inline bool operator!=(const IdString &rhs) const { return index_ != rhs.index_; }
296
297 // The methods below are just convenience functions for better compatibility with std::string.
298
299 bool operator==(const std::string &rhs) const { return str() == rhs; }
300 bool operator!=(const std::string &rhs) const { return str() != rhs; }
301
302 bool operator==(const char *rhs) const { return strcmp(c_str(), rhs) == 0; }
303 bool operator!=(const char *rhs) const { return strcmp(c_str(), rhs) != 0; }
304
305 char operator[](size_t i) const {
306 const char *p = c_str();
307 for (; i != 0; i--, p++)
308 log_assert(*p != 0);
309 return *p;
310 }
311
312 std::string substr(size_t pos = 0, size_t len = std::string::npos) const {
313 if (len == std::string::npos || len >= strlen(c_str() + pos))
314 return std::string(c_str() + pos);
315 else
316 return std::string(c_str() + pos, len);
317 }
318
319 int compare(size_t pos, size_t len, const char* s) const {
320 return strncmp(c_str()+pos, s, len);
321 }
322
323 bool begins_with(const char* prefix) const {
324 size_t len = strlen(prefix);
325 if (size() < len) return false;
326 return compare(0, len, prefix) == 0;
327 }
328
329 bool ends_with(const char* suffix) const {
330 size_t len = strlen(suffix);
331 if (size() < len) return false;
332 return compare(size()-len, len, suffix) == 0;
333 }
334
335 size_t size() const {
336 return strlen(c_str());
337 }
338
339 bool empty() const {
340 return c_str()[0] == 0;
341 }
342
343 void clear() {
344 *this = IdString();
345 }
346
347 unsigned int hash() const {
348 return index_;
349 }
350
351 // The following is a helper key_compare class. Instead of for example std::set<Cell*>
352 // use std::set<Cell*, IdString::compare_ptr_by_name<Cell>> if the order of cells in the
353 // set has an influence on the algorithm.
354
355 template<typename T> struct compare_ptr_by_name {
356 bool operator()(const T *a, const T *b) const {
357 return (a == nullptr || b == nullptr) ? (a < b) : (a->name < b->name);
358 }
359 };
360
361 // often one needs to check if a given IdString is part of a list (for example a list
362 // of cell types). the following functions helps with that.
363
364 template<typename... Args>
365 bool in(Args... args) const {
366 // Credit: https://articles.emptycrate.com/2016/05/14/folds_in_cpp11_ish.html
367 bool result = false;
368 (void) std::initializer_list<int>{ (result = result || in(args), 0)... };
369 return result;
370 }
371
372 bool in(const IdString &rhs) const { return *this == rhs; }
373 bool in(const char *rhs) const { return *this == rhs; }
374 bool in(const std::string &rhs) const { return *this == rhs; }
375 bool in(const pool<IdString> &rhs) const { return rhs.count(*this) != 0; }
376 };
377
378 namespace ID {
379 #define X(_id) extern IdString _id;
380 #include "constids.inc"
381 #undef X
382 };
383
384 extern dict<std::string, std::string> constpad;
385
386 static inline std::string escape_id(const std::string &str) {
387 if (str.size() > 0 && str[0] != '\\' && str[0] != '$')
388 return "\\" + str;
389 return str;
390 }
391
392 static inline std::string unescape_id(const std::string &str) {
393 if (str.size() < 2)
394 return str;
395 if (str[0] != '\\')
396 return str;
397 if (str[1] == '$' || str[1] == '\\')
398 return str;
399 if (str[1] >= '0' && str[1] <= '9')
400 return str;
401 return str.substr(1);
402 }
403
404 static inline std::string unescape_id(RTLIL::IdString str) {
405 return unescape_id(str.str());
406 }
407
408 static inline const char *id2cstr(RTLIL::IdString str) {
409 return log_id(str);
410 }
411
412 template <typename T> struct sort_by_name_id {
413 bool operator()(T *a, T *b) const {
414 return a->name < b->name;
415 }
416 };
417
418 template <typename T> struct sort_by_name_str {
419 bool operator()(T *a, T *b) const {
420 return strcmp(a->name.c_str(), b->name.c_str()) < 0;
421 }
422 };
423
424 struct sort_by_id_str {
425 bool operator()(RTLIL::IdString a, RTLIL::IdString b) const {
426 return strcmp(a.c_str(), b.c_str()) < 0;
427 }
428 };
429
430 // see calc.cc for the implementation of this functions
431 RTLIL::Const const_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
432 RTLIL::Const const_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
433 RTLIL::Const const_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
434 RTLIL::Const const_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
435 RTLIL::Const const_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
436
437 RTLIL::Const const_reduce_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
438 RTLIL::Const const_reduce_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
439 RTLIL::Const const_reduce_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
440 RTLIL::Const const_reduce_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
441 RTLIL::Const const_reduce_bool (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
442
443 RTLIL::Const const_logic_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
444 RTLIL::Const const_logic_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
445 RTLIL::Const const_logic_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
446
447 RTLIL::Const const_shl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
448 RTLIL::Const const_shr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
449 RTLIL::Const const_sshl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
450 RTLIL::Const const_sshr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
451 RTLIL::Const const_shift (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
452 RTLIL::Const const_shiftx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
453
454 RTLIL::Const const_lt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
455 RTLIL::Const const_le (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
456 RTLIL::Const const_eq (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
457 RTLIL::Const const_ne (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
458 RTLIL::Const const_eqx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
459 RTLIL::Const const_nex (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
460 RTLIL::Const const_ge (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
461 RTLIL::Const const_gt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
462
463 RTLIL::Const const_add (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
464 RTLIL::Const const_sub (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
465 RTLIL::Const const_mul (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
466 RTLIL::Const const_div (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
467 RTLIL::Const const_mod (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
468 RTLIL::Const const_pow (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
469
470 RTLIL::Const const_pos (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
471 RTLIL::Const const_neg (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
472
473
474 // This iterator-range-pair is used for Design::modules(), Module::wires() and Module::cells().
475 // It maintains a reference counter that is used to make sure that the container is not modified while being iterated over.
476
477 template<typename T>
478 struct ObjIterator {
479 using iterator_category = std::forward_iterator_tag;
480 using value_type = T;
481 using difference_type = ptrdiff_t;
482 using pointer = T*;
483 using reference = T&;
484 typename dict<RTLIL::IdString, T>::iterator it;
485 dict<RTLIL::IdString, T> *list_p;
486 int *refcount_p;
487
488 ObjIterator() : list_p(nullptr), refcount_p(nullptr) {
489 }
490
491 ObjIterator(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) {
492 if (list_p->empty()) {
493 this->list_p = nullptr;
494 this->refcount_p = nullptr;
495 } else {
496 it = list_p->begin();
497 (*refcount_p)++;
498 }
499 }
500
501 ObjIterator(const RTLIL::ObjIterator<T> &other) {
502 it = other.it;
503 list_p = other.list_p;
504 refcount_p = other.refcount_p;
505 if (refcount_p)
506 (*refcount_p)++;
507 }
508
509 ObjIterator &operator=(const RTLIL::ObjIterator<T> &other) {
510 if (refcount_p)
511 (*refcount_p)--;
512 it = other.it;
513 list_p = other.list_p;
514 refcount_p = other.refcount_p;
515 if (refcount_p)
516 (*refcount_p)++;
517 return *this;
518 }
519
520 ~ObjIterator() {
521 if (refcount_p)
522 (*refcount_p)--;
523 }
524
525 inline T operator*() const {
526 log_assert(list_p != nullptr);
527 return it->second;
528 }
529
530 inline bool operator!=(const RTLIL::ObjIterator<T> &other) const {
531 if (list_p == nullptr || other.list_p == nullptr)
532 return list_p != other.list_p;
533 return it != other.it;
534 }
535
536
537 inline bool operator==(const RTLIL::ObjIterator<T> &other) const {
538 return !(*this != other);
539 }
540
541 inline ObjIterator<T>& operator++() {
542 log_assert(list_p != nullptr);
543 if (++it == list_p->end()) {
544 (*refcount_p)--;
545 list_p = nullptr;
546 refcount_p = nullptr;
547 }
548 return *this;
549 }
550
551 inline const ObjIterator<T> operator++(int) {
552 ObjIterator<T> result(*this);
553 ++(*this);
554 return result;
555 }
556 };
557
558 template<typename T>
559 struct ObjRange
560 {
561 dict<RTLIL::IdString, T> *list_p;
562 int *refcount_p;
563
564 ObjRange(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) { }
565 RTLIL::ObjIterator<T> begin() { return RTLIL::ObjIterator<T>(list_p, refcount_p); }
566 RTLIL::ObjIterator<T> end() { return RTLIL::ObjIterator<T>(); }
567
568 size_t size() const {
569 return list_p->size();
570 }
571
572 operator pool<T>() const {
573 pool<T> result;
574 for (auto &it : *list_p)
575 result.insert(it.second);
576 return result;
577 }
578
579 operator std::vector<T>() const {
580 std::vector<T> result;
581 result.reserve(list_p->size());
582 for (auto &it : *list_p)
583 result.push_back(it.second);
584 return result;
585 }
586
587 pool<T> to_pool() const { return *this; }
588 std::vector<T> to_vector() const { return *this; }
589 };
590 };
591
592 struct RTLIL::Const
593 {
594 int flags;
595 std::vector<RTLIL::State> bits;
596
597 Const();
598 Const(std::string str);
599 Const(int val, int width = 32);
600 Const(RTLIL::State bit, int width = 1);
601 Const(const std::vector<RTLIL::State> &bits) : bits(bits) { flags = CONST_FLAG_NONE; }
602 Const(const std::vector<bool> &bits);
603 Const(const RTLIL::Const &c);
604 RTLIL::Const &operator =(const RTLIL::Const &other) = default;
605
606 bool operator <(const RTLIL::Const &other) const;
607 bool operator ==(const RTLIL::Const &other) const;
608 bool operator !=(const RTLIL::Const &other) const;
609
610 bool as_bool() const;
611 int as_int(bool is_signed = false) const;
612 std::string as_string() const;
613 static Const from_string(const std::string &str);
614
615 std::string decode_string() const;
616
617 inline int size() const { return bits.size(); }
618 inline bool empty() const { return bits.empty(); }
619 inline RTLIL::State &operator[](int index) { return bits.at(index); }
620 inline const RTLIL::State &operator[](int index) const { return bits.at(index); }
621 inline decltype(bits)::iterator begin() { return bits.begin(); }
622 inline decltype(bits)::iterator end() { return bits.end(); }
623
624 bool is_fully_zero() const;
625 bool is_fully_ones() const;
626 bool is_fully_def() const;
627 bool is_fully_undef() const;
628
629 inline RTLIL::Const extract(int offset, int len = 1, RTLIL::State padding = RTLIL::State::S0) const {
630 RTLIL::Const ret;
631 ret.bits.reserve(len);
632 for (int i = offset; i < offset + len; i++)
633 ret.bits.push_back(i < GetSize(bits) ? bits[i] : padding);
634 return ret;
635 }
636
637 void extu(int width) {
638 bits.resize(width, RTLIL::State::S0);
639 }
640
641 void exts(int width) {
642 bits.resize(width, bits.empty() ? RTLIL::State::Sx : bits.back());
643 }
644
645 inline unsigned int hash() const {
646 unsigned int h = mkhash_init;
647 for (auto b : bits)
648 mkhash(h, b);
649 return h;
650 }
651 };
652
653 struct RTLIL::AttrObject
654 {
655 dict<RTLIL::IdString, RTLIL::Const> attributes;
656
657 void set_bool_attribute(RTLIL::IdString id, bool value=true);
658 bool get_bool_attribute(RTLIL::IdString id) const;
659
660 bool get_blackbox_attribute(bool ignore_wb=false) const {
661 return get_bool_attribute(ID::blackbox) || (!ignore_wb && get_bool_attribute(ID::whitebox));
662 }
663
664 void set_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
665 void add_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
666 pool<string> get_strpool_attribute(RTLIL::IdString id) const;
667
668 void set_src_attribute(const std::string &src);
669 std::string get_src_attribute() const;
670 };
671
672 struct RTLIL::SigChunk
673 {
674 RTLIL::Wire *wire;
675 std::vector<RTLIL::State> data; // only used if wire == NULL, LSB at index 0
676 int width, offset;
677
678 SigChunk();
679 SigChunk(const RTLIL::Const &value);
680 SigChunk(RTLIL::Wire *wire);
681 SigChunk(RTLIL::Wire *wire, int offset, int width = 1);
682 SigChunk(const std::string &str);
683 SigChunk(int val, int width = 32);
684 SigChunk(RTLIL::State bit, int width = 1);
685 SigChunk(const RTLIL::SigBit &bit);
686 SigChunk(const RTLIL::SigChunk &sigchunk);
687 RTLIL::SigChunk &operator =(const RTLIL::SigChunk &other) = default;
688
689 RTLIL::SigChunk extract(int offset, int length) const;
690 inline int size() const { return width; }
691
692 bool operator <(const RTLIL::SigChunk &other) const;
693 bool operator ==(const RTLIL::SigChunk &other) const;
694 bool operator !=(const RTLIL::SigChunk &other) const;
695 };
696
697 struct RTLIL::SigBit
698 {
699 RTLIL::Wire *wire;
700 union {
701 RTLIL::State data; // used if wire == NULL
702 int offset; // used if wire != NULL
703 };
704
705 SigBit();
706 SigBit(RTLIL::State bit);
707 SigBit(bool bit);
708 SigBit(RTLIL::Wire *wire);
709 SigBit(RTLIL::Wire *wire, int offset);
710 SigBit(const RTLIL::SigChunk &chunk);
711 SigBit(const RTLIL::SigChunk &chunk, int index);
712 SigBit(const RTLIL::SigSpec &sig);
713 SigBit(const RTLIL::SigBit &sigbit);
714 RTLIL::SigBit &operator =(const RTLIL::SigBit &other) = default;
715
716 bool operator <(const RTLIL::SigBit &other) const;
717 bool operator ==(const RTLIL::SigBit &other) const;
718 bool operator !=(const RTLIL::SigBit &other) const;
719 unsigned int hash() const;
720 };
721
722 struct RTLIL::SigSpecIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
723 {
724 RTLIL::SigSpec *sig_p;
725 int index;
726
727 inline RTLIL::SigBit &operator*() const;
728 inline bool operator!=(const RTLIL::SigSpecIterator &other) const { return index != other.index; }
729 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
730 inline void operator++() { index++; }
731 };
732
733 struct RTLIL::SigSpecConstIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
734 {
735 const RTLIL::SigSpec *sig_p;
736 int index;
737
738 inline const RTLIL::SigBit &operator*() const;
739 inline bool operator!=(const RTLIL::SigSpecConstIterator &other) const { return index != other.index; }
740 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
741 inline void operator++() { index++; }
742 };
743
744 struct RTLIL::SigSpec
745 {
746 private:
747 int width_;
748 unsigned long hash_;
749 std::vector<RTLIL::SigChunk> chunks_; // LSB at index 0
750 std::vector<RTLIL::SigBit> bits_; // LSB at index 0
751
752 void pack() const;
753 void unpack() const;
754 void updhash() const;
755
756 inline bool packed() const {
757 return bits_.empty();
758 }
759
760 inline void inline_unpack() const {
761 if (!chunks_.empty())
762 unpack();
763 }
764
765 // Only used by Module::remove(const pool<Wire*> &wires)
766 // but cannot be more specific as it isn't yet declared
767 friend struct RTLIL::Module;
768
769 public:
770 SigSpec();
771 SigSpec(const RTLIL::SigSpec &other);
772 SigSpec(std::initializer_list<RTLIL::SigSpec> parts);
773 RTLIL::SigSpec &operator=(const RTLIL::SigSpec &other);
774
775 SigSpec(const RTLIL::Const &value);
776 SigSpec(const RTLIL::SigChunk &chunk);
777 SigSpec(RTLIL::Wire *wire);
778 SigSpec(RTLIL::Wire *wire, int offset, int width = 1);
779 SigSpec(const std::string &str);
780 SigSpec(int val, int width = 32);
781 SigSpec(RTLIL::State bit, int width = 1);
782 SigSpec(const RTLIL::SigBit &bit, int width = 1);
783 SigSpec(const std::vector<RTLIL::SigChunk> &chunks);
784 SigSpec(const std::vector<RTLIL::SigBit> &bits);
785 SigSpec(const pool<RTLIL::SigBit> &bits);
786 SigSpec(const std::set<RTLIL::SigBit> &bits);
787 SigSpec(bool bit);
788
789 SigSpec(RTLIL::SigSpec &&other) {
790 width_ = other.width_;
791 hash_ = other.hash_;
792 chunks_ = std::move(other.chunks_);
793 bits_ = std::move(other.bits_);
794 }
795
796 const RTLIL::SigSpec &operator=(RTLIL::SigSpec &&other) {
797 width_ = other.width_;
798 hash_ = other.hash_;
799 chunks_ = std::move(other.chunks_);
800 bits_ = std::move(other.bits_);
801 return *this;
802 }
803
804 size_t get_hash() const {
805 if (!hash_) hash();
806 return hash_;
807 }
808
809 inline const std::vector<RTLIL::SigChunk> &chunks() const { pack(); return chunks_; }
810 inline const std::vector<RTLIL::SigBit> &bits() const { inline_unpack(); return bits_; }
811
812 inline int size() const { return width_; }
813 inline bool empty() const { return width_ == 0; }
814
815 inline RTLIL::SigBit &operator[](int index) { inline_unpack(); return bits_.at(index); }
816 inline const RTLIL::SigBit &operator[](int index) const { inline_unpack(); return bits_.at(index); }
817
818 inline RTLIL::SigSpecIterator begin() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = 0; return it; }
819 inline RTLIL::SigSpecIterator end() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = width_; return it; }
820
821 inline RTLIL::SigSpecConstIterator begin() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = 0; return it; }
822 inline RTLIL::SigSpecConstIterator end() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = width_; return it; }
823
824 void sort();
825 void sort_and_unify();
826
827 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with);
828 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with, RTLIL::SigSpec *other) const;
829
830 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules);
831 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
832
833 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules);
834 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
835
836 void replace(int offset, const RTLIL::SigSpec &with);
837
838 void remove(const RTLIL::SigSpec &pattern);
839 void remove(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other) const;
840 void remove2(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other);
841
842 void remove(const pool<RTLIL::SigBit> &pattern);
843 void remove(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other) const;
844 void remove2(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
845 void remove2(const std::set<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
846
847 void remove(int offset, int length = 1);
848 void remove_const();
849
850 RTLIL::SigSpec extract(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec *other = NULL) const;
851 RTLIL::SigSpec extract(const pool<RTLIL::SigBit> &pattern, const RTLIL::SigSpec *other = NULL) const;
852 RTLIL::SigSpec extract(int offset, int length = 1) const;
853 RTLIL::SigSpec extract_end(int offset) const { return extract(offset, width_ - offset); }
854
855 void append(const RTLIL::SigSpec &signal);
856 inline void append(Wire *wire) { append(RTLIL::SigSpec(wire)); }
857 inline void append(const RTLIL::SigChunk &chunk) { append(RTLIL::SigSpec(chunk)); }
858 inline void append(const RTLIL::Const &const_) { append(RTLIL::SigSpec(const_)); }
859
860 void append(const RTLIL::SigBit &bit);
861 inline void append(RTLIL::State state) { append(RTLIL::SigBit(state)); }
862 inline void append(bool bool_) { append(RTLIL::SigBit(bool_)); }
863
864 void extend_u0(int width, bool is_signed = false);
865
866 RTLIL::SigSpec repeat(int num) const;
867
868 void reverse() { inline_unpack(); std::reverse(bits_.begin(), bits_.end()); }
869
870 bool operator <(const RTLIL::SigSpec &other) const;
871 bool operator ==(const RTLIL::SigSpec &other) const;
872 inline bool operator !=(const RTLIL::SigSpec &other) const { return !(*this == other); }
873
874 bool is_wire() const;
875 bool is_chunk() const;
876 inline bool is_bit() const { return width_ == 1; }
877
878 bool is_fully_const() const;
879 bool is_fully_zero() const;
880 bool is_fully_ones() const;
881 bool is_fully_def() const;
882 bool is_fully_undef() const;
883 bool has_const() const;
884 bool has_marked_bits() const;
885
886 bool as_bool() const;
887 int as_int(bool is_signed = false) const;
888 std::string as_string() const;
889 RTLIL::Const as_const() const;
890 RTLIL::Wire *as_wire() const;
891 RTLIL::SigChunk as_chunk() const;
892 RTLIL::SigBit as_bit() const;
893
894 bool match(const char* pattern) const;
895
896 std::set<RTLIL::SigBit> to_sigbit_set() const;
897 pool<RTLIL::SigBit> to_sigbit_pool() const;
898 std::vector<RTLIL::SigBit> to_sigbit_vector() const;
899 std::map<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_map(const RTLIL::SigSpec &other) const;
900 dict<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_dict(const RTLIL::SigSpec &other) const;
901
902 static bool parse(RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
903 static bool parse_sel(RTLIL::SigSpec &sig, RTLIL::Design *design, RTLIL::Module *module, std::string str);
904 static bool parse_rhs(const RTLIL::SigSpec &lhs, RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
905
906 operator std::vector<RTLIL::SigChunk>() const { return chunks(); }
907 operator std::vector<RTLIL::SigBit>() const { return bits(); }
908 const RTLIL::SigBit &at(int offset, const RTLIL::SigBit &defval) { return offset < width_ ? (*this)[offset] : defval; }
909
910 unsigned int hash() const { if (!hash_) updhash(); return hash_; };
911
912 #ifndef NDEBUG
913 void check() const;
914 #else
915 void check() const { }
916 #endif
917 };
918
919 struct RTLIL::Selection
920 {
921 bool full_selection;
922 pool<RTLIL::IdString> selected_modules;
923 dict<RTLIL::IdString, pool<RTLIL::IdString>> selected_members;
924
925 Selection(bool full = true) : full_selection(full) { }
926
927 bool selected_module(RTLIL::IdString mod_name) const;
928 bool selected_whole_module(RTLIL::IdString mod_name) const;
929 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
930 void optimize(RTLIL::Design *design);
931
932 template<typename T1> void select(T1 *module) {
933 if (!full_selection && selected_modules.count(module->name) == 0) {
934 selected_modules.insert(module->name);
935 selected_members.erase(module->name);
936 }
937 }
938
939 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
940 if (!full_selection && selected_modules.count(module->name) == 0)
941 selected_members[module->name].insert(member->name);
942 }
943
944 bool empty() const {
945 return !full_selection && selected_modules.empty() && selected_members.empty();
946 }
947 };
948
949 struct RTLIL::Monitor
950 {
951 unsigned int hashidx_;
952 unsigned int hash() const { return hashidx_; }
953
954 Monitor() {
955 static unsigned int hashidx_count = 123456789;
956 hashidx_count = mkhash_xorshift(hashidx_count);
957 hashidx_ = hashidx_count;
958 }
959
960 virtual ~Monitor() { }
961 virtual void notify_module_add(RTLIL::Module*) { }
962 virtual void notify_module_del(RTLIL::Module*) { }
963 virtual void notify_connect(RTLIL::Cell*, const RTLIL::IdString&, const RTLIL::SigSpec&, const RTLIL::SigSpec&) { }
964 virtual void notify_connect(RTLIL::Module*, const RTLIL::SigSig&) { }
965 virtual void notify_connect(RTLIL::Module*, const std::vector<RTLIL::SigSig>&) { }
966 virtual void notify_blackout(RTLIL::Module*) { }
967 };
968
969 // Forward declaration; defined in preproc.h.
970 struct define_map_t;
971
972 struct RTLIL::Design
973 {
974 unsigned int hashidx_;
975 unsigned int hash() const { return hashidx_; }
976
977 pool<RTLIL::Monitor*> monitors;
978 dict<std::string, std::string> scratchpad;
979
980 int refcount_modules_;
981 dict<RTLIL::IdString, RTLIL::Module*> modules_;
982 std::vector<AST::AstNode*> verilog_packages, verilog_globals;
983 std::unique_ptr<define_map_t> verilog_defines;
984
985 std::vector<RTLIL::Selection> selection_stack;
986 dict<RTLIL::IdString, RTLIL::Selection> selection_vars;
987 std::string selected_active_module;
988
989 Design();
990 ~Design();
991
992 RTLIL::ObjRange<RTLIL::Module*> modules();
993 RTLIL::Module *module(RTLIL::IdString name);
994 RTLIL::Module *top_module();
995
996 bool has(RTLIL::IdString id) const {
997 return modules_.count(id) != 0;
998 }
999
1000 void add(RTLIL::Module *module);
1001 RTLIL::Module *addModule(RTLIL::IdString name);
1002 void remove(RTLIL::Module *module);
1003 void rename(RTLIL::Module *module, RTLIL::IdString new_name);
1004
1005 void scratchpad_unset(const std::string &varname);
1006
1007 void scratchpad_set_int(const std::string &varname, int value);
1008 void scratchpad_set_bool(const std::string &varname, bool value);
1009 void scratchpad_set_string(const std::string &varname, std::string value);
1010
1011 int scratchpad_get_int(const std::string &varname, int default_value = 0) const;
1012 bool scratchpad_get_bool(const std::string &varname, bool default_value = false) const;
1013 std::string scratchpad_get_string(const std::string &varname, const std::string &default_value = std::string()) const;
1014
1015 void sort();
1016 void check();
1017 void optimize();
1018
1019 bool selected_module(RTLIL::IdString mod_name) const;
1020 bool selected_whole_module(RTLIL::IdString mod_name) const;
1021 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
1022
1023 bool selected_module(RTLIL::Module *mod) const;
1024 bool selected_whole_module(RTLIL::Module *mod) const;
1025
1026 RTLIL::Selection &selection() {
1027 return selection_stack.back();
1028 }
1029
1030 const RTLIL::Selection &selection() const {
1031 return selection_stack.back();
1032 }
1033
1034 bool full_selection() const {
1035 return selection_stack.back().full_selection;
1036 }
1037
1038 template<typename T1> bool selected(T1 *module) const {
1039 return selected_module(module->name);
1040 }
1041
1042 template<typename T1, typename T2> bool selected(T1 *module, T2 *member) const {
1043 return selected_member(module->name, member->name);
1044 }
1045
1046 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
1047 if (selection_stack.size() > 0) {
1048 RTLIL::Selection &sel = selection_stack.back();
1049 sel.select(module, member);
1050 }
1051 }
1052
1053
1054 std::vector<RTLIL::Module*> selected_modules() const;
1055 std::vector<RTLIL::Module*> selected_whole_modules() const;
1056 std::vector<RTLIL::Module*> selected_whole_modules_warn() const;
1057 #ifdef WITH_PYTHON
1058 static std::map<unsigned int, RTLIL::Design*> *get_all_designs(void);
1059 #endif
1060 };
1061
1062 struct RTLIL::Module : public RTLIL::AttrObject
1063 {
1064 unsigned int hashidx_;
1065 unsigned int hash() const { return hashidx_; }
1066
1067 protected:
1068 void add(RTLIL::Wire *wire);
1069 void add(RTLIL::Cell *cell);
1070
1071 public:
1072 RTLIL::Design *design;
1073 pool<RTLIL::Monitor*> monitors;
1074
1075 int refcount_wires_;
1076 int refcount_cells_;
1077
1078 dict<RTLIL::IdString, RTLIL::Wire*> wires_;
1079 dict<RTLIL::IdString, RTLIL::Cell*> cells_;
1080 std::vector<RTLIL::SigSig> connections_;
1081
1082 RTLIL::IdString name;
1083 pool<RTLIL::IdString> avail_parameters;
1084 dict<RTLIL::IdString, RTLIL::Memory*> memories;
1085 dict<RTLIL::IdString, RTLIL::Process*> processes;
1086
1087 Module();
1088 virtual ~Module();
1089 virtual RTLIL::IdString derive(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Const> &parameters, bool mayfail = false);
1090 virtual RTLIL::IdString derive(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Const> &parameters, const dict<RTLIL::IdString, RTLIL::Module*> &interfaces, const dict<RTLIL::IdString, RTLIL::IdString> &modports, bool mayfail = false);
1091 virtual size_t count_id(RTLIL::IdString id);
1092 virtual void reprocess_module(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Module *> &local_interfaces);
1093
1094 virtual void sort();
1095 virtual void check();
1096 virtual void optimize();
1097 virtual void makeblackbox();
1098
1099 void connect(const RTLIL::SigSig &conn);
1100 void connect(const RTLIL::SigSpec &lhs, const RTLIL::SigSpec &rhs);
1101 void new_connections(const std::vector<RTLIL::SigSig> &new_conn);
1102 const std::vector<RTLIL::SigSig> &connections() const;
1103
1104 std::vector<RTLIL::IdString> ports;
1105 void fixup_ports();
1106
1107 template<typename T> void rewrite_sigspecs(T &functor);
1108 template<typename T> void rewrite_sigspecs2(T &functor);
1109 void cloneInto(RTLIL::Module *new_mod) const;
1110 virtual RTLIL::Module *clone() const;
1111
1112 bool has_memories() const;
1113 bool has_processes() const;
1114
1115 bool has_memories_warn() const;
1116 bool has_processes_warn() const;
1117
1118 std::vector<RTLIL::Wire*> selected_wires() const;
1119 std::vector<RTLIL::Cell*> selected_cells() const;
1120
1121 template<typename T> bool selected(T *member) const {
1122 return design->selected_member(name, member->name);
1123 }
1124
1125 RTLIL::Wire* wire(RTLIL::IdString id) { return wires_.count(id) ? wires_.at(id) : nullptr; }
1126 RTLIL::Cell* cell(RTLIL::IdString id) { return cells_.count(id) ? cells_.at(id) : nullptr; }
1127
1128 RTLIL::ObjRange<RTLIL::Wire*> wires() { return RTLIL::ObjRange<RTLIL::Wire*>(&wires_, &refcount_wires_); }
1129 RTLIL::ObjRange<RTLIL::Cell*> cells() { return RTLIL::ObjRange<RTLIL::Cell*>(&cells_, &refcount_cells_); }
1130
1131 // Removing wires is expensive. If you have to remove wires, remove them all at once.
1132 void remove(const pool<RTLIL::Wire*> &wires);
1133 void remove(RTLIL::Cell *cell);
1134
1135 void rename(RTLIL::Wire *wire, RTLIL::IdString new_name);
1136 void rename(RTLIL::Cell *cell, RTLIL::IdString new_name);
1137 void rename(RTLIL::IdString old_name, RTLIL::IdString new_name);
1138
1139 void swap_names(RTLIL::Wire *w1, RTLIL::Wire *w2);
1140 void swap_names(RTLIL::Cell *c1, RTLIL::Cell *c2);
1141
1142 RTLIL::IdString uniquify(RTLIL::IdString name);
1143 RTLIL::IdString uniquify(RTLIL::IdString name, int &index);
1144
1145 RTLIL::Wire *addWire(RTLIL::IdString name, int width = 1);
1146 RTLIL::Wire *addWire(RTLIL::IdString name, const RTLIL::Wire *other);
1147
1148 RTLIL::Cell *addCell(RTLIL::IdString name, RTLIL::IdString type);
1149 RTLIL::Cell *addCell(RTLIL::IdString name, const RTLIL::Cell *other);
1150
1151 // The add* methods create a cell and return the created cell. All signals must exist in advance.
1152
1153 RTLIL::Cell* addNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1154 RTLIL::Cell* addPos (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1155 RTLIL::Cell* addNeg (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1156
1157 RTLIL::Cell* addAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1158 RTLIL::Cell* addOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1159 RTLIL::Cell* addXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1160 RTLIL::Cell* addXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1161
1162 RTLIL::Cell* addReduceAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1163 RTLIL::Cell* addReduceOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1164 RTLIL::Cell* addReduceXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1165 RTLIL::Cell* addReduceXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1166 RTLIL::Cell* addReduceBool (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1167
1168 RTLIL::Cell* addShl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1169 RTLIL::Cell* addShr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1170 RTLIL::Cell* addSshl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1171 RTLIL::Cell* addSshr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1172 RTLIL::Cell* addShift (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1173 RTLIL::Cell* addShiftx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1174
1175 RTLIL::Cell* addLt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1176 RTLIL::Cell* addLe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1177 RTLIL::Cell* addEq (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1178 RTLIL::Cell* addNe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1179 RTLIL::Cell* addEqx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1180 RTLIL::Cell* addNex (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1181 RTLIL::Cell* addGe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1182 RTLIL::Cell* addGt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1183
1184 RTLIL::Cell* addAdd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1185 RTLIL::Cell* addSub (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1186 RTLIL::Cell* addMul (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1187 RTLIL::Cell* addDiv (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1188 RTLIL::Cell* addMod (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1189 RTLIL::Cell* addPow (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1190
1191 RTLIL::Cell* addLogicNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1192 RTLIL::Cell* addLogicAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1193 RTLIL::Cell* addLogicOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1194
1195 RTLIL::Cell* addMux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1196 RTLIL::Cell* addPmux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1197
1198 RTLIL::Cell* addSlice (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, RTLIL::Const offset, const std::string &src = "");
1199 RTLIL::Cell* addConcat (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1200 RTLIL::Cell* addLut (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, RTLIL::Const lut, const std::string &src = "");
1201 RTLIL::Cell* addTribuf (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1202 RTLIL::Cell* addAssert (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1203 RTLIL::Cell* addAssume (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1204 RTLIL::Cell* addLive (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1205 RTLIL::Cell* addFair (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1206 RTLIL::Cell* addCover (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1207 RTLIL::Cell* addEquiv (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1208
1209 RTLIL::Cell* addSr (RTLIL::IdString name, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr, const RTLIL::SigSpec &sig_q, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1210 RTLIL::Cell* addFf (RTLIL::IdString name, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, const std::string &src = "");
1211 RTLIL::Cell* addDff (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, const std::string &src = "");
1212 RTLIL::Cell* addDffe (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1213 RTLIL::Cell* addDffsr (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1214 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1215 RTLIL::Cell* addAdff (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_arst, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q,
1216 RTLIL::Const arst_value, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1217 RTLIL::Cell* addDlatch (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, const std::string &src = "");
1218 RTLIL::Cell* addDlatchsr (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1219 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1220
1221 RTLIL::Cell* addBufGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_y, const std::string &src = "");
1222 RTLIL::Cell* addNotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_y, const std::string &src = "");
1223 RTLIL::Cell* addAndGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1224 RTLIL::Cell* addNandGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1225 RTLIL::Cell* addOrGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1226 RTLIL::Cell* addNorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1227 RTLIL::Cell* addXorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1228 RTLIL::Cell* addXnorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1229 RTLIL::Cell* addAndnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1230 RTLIL::Cell* addOrnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1231 RTLIL::Cell* addMuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const RTLIL::SigBit &sig_y, const std::string &src = "");
1232 RTLIL::Cell* addNmuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const RTLIL::SigBit &sig_y, const std::string &src = "");
1233 RTLIL::Cell* addAoi3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_y, const std::string &src = "");
1234 RTLIL::Cell* addOai3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_y, const std::string &src = "");
1235 RTLIL::Cell* addAoi4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const RTLIL::SigBit &sig_y, const std::string &src = "");
1236 RTLIL::Cell* addOai4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const RTLIL::SigBit &sig_y, const std::string &src = "");
1237
1238 RTLIL::Cell* addFfGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, const std::string &src = "");
1239 RTLIL::Cell* addDffGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, const std::string &src = "");
1240 RTLIL::Cell* addDffeGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1241 RTLIL::Cell* addDffsrGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1242 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1243 RTLIL::Cell* addAdffGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_arst, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q,
1244 bool arst_value = false, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1245 RTLIL::Cell* addDlatchGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, const std::string &src = "");
1246 RTLIL::Cell* addDlatchsrGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1247 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1248
1249 // The methods without the add* prefix create a cell and an output signal. They return the newly created output signal.
1250
1251 RTLIL::SigSpec Not (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1252 RTLIL::SigSpec Pos (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1253 RTLIL::SigSpec Bu0 (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1254 RTLIL::SigSpec Neg (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1255
1256 RTLIL::SigSpec And (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1257 RTLIL::SigSpec Or (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1258 RTLIL::SigSpec Xor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1259 RTLIL::SigSpec Xnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1260
1261 RTLIL::SigSpec ReduceAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1262 RTLIL::SigSpec ReduceOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1263 RTLIL::SigSpec ReduceXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1264 RTLIL::SigSpec ReduceXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1265 RTLIL::SigSpec ReduceBool (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1266
1267 RTLIL::SigSpec Shl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1268 RTLIL::SigSpec Shr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1269 RTLIL::SigSpec Sshl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1270 RTLIL::SigSpec Sshr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1271 RTLIL::SigSpec Shift (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1272 RTLIL::SigSpec Shiftx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1273
1274 RTLIL::SigSpec Lt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1275 RTLIL::SigSpec Le (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1276 RTLIL::SigSpec Eq (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1277 RTLIL::SigSpec Ne (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1278 RTLIL::SigSpec Eqx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1279 RTLIL::SigSpec Nex (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1280 RTLIL::SigSpec Ge (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1281 RTLIL::SigSpec Gt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1282
1283 RTLIL::SigSpec Add (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1284 RTLIL::SigSpec Sub (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1285 RTLIL::SigSpec Mul (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1286 RTLIL::SigSpec Div (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1287 RTLIL::SigSpec Mod (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1288 RTLIL::SigSpec Pow (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1289
1290 RTLIL::SigSpec LogicNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1291 RTLIL::SigSpec LogicAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1292 RTLIL::SigSpec LogicOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1293
1294 RTLIL::SigSpec Mux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const std::string &src = "");
1295 RTLIL::SigSpec Pmux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const std::string &src = "");
1296
1297 RTLIL::SigBit BufGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const std::string &src = "");
1298 RTLIL::SigBit NotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const std::string &src = "");
1299 RTLIL::SigBit AndGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1300 RTLIL::SigBit NandGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1301 RTLIL::SigBit OrGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1302 RTLIL::SigBit NorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1303 RTLIL::SigBit XorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1304 RTLIL::SigBit XnorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1305 RTLIL::SigBit AndnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1306 RTLIL::SigBit OrnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1307 RTLIL::SigBit MuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const std::string &src = "");
1308 RTLIL::SigBit NmuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const std::string &src = "");
1309 RTLIL::SigBit Aoi3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const std::string &src = "");
1310 RTLIL::SigBit Oai3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const std::string &src = "");
1311 RTLIL::SigBit Aoi4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const std::string &src = "");
1312 RTLIL::SigBit Oai4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const std::string &src = "");
1313
1314 RTLIL::SigSpec Anyconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1315 RTLIL::SigSpec Anyseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1316 RTLIL::SigSpec Allconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1317 RTLIL::SigSpec Allseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1318 RTLIL::SigSpec Initstate (RTLIL::IdString name, const std::string &src = "");
1319
1320 #ifdef WITH_PYTHON
1321 static std::map<unsigned int, RTLIL::Module*> *get_all_modules(void);
1322 #endif
1323 };
1324
1325 struct RTLIL::Wire : public RTLIL::AttrObject
1326 {
1327 unsigned int hashidx_;
1328 unsigned int hash() const { return hashidx_; }
1329
1330 protected:
1331 // use module->addWire() and module->remove() to create or destroy wires
1332 friend struct RTLIL::Module;
1333 Wire();
1334 ~Wire();
1335
1336 public:
1337 // do not simply copy wires
1338 Wire(RTLIL::Wire &other) = delete;
1339 void operator=(RTLIL::Wire &other) = delete;
1340
1341 RTLIL::Module *module;
1342 RTLIL::IdString name;
1343 int width, start_offset, port_id;
1344 bool port_input, port_output, upto;
1345
1346 #ifdef WITH_PYTHON
1347 static std::map<unsigned int, RTLIL::Wire*> *get_all_wires(void);
1348 #endif
1349 };
1350
1351 struct RTLIL::Memory : public RTLIL::AttrObject
1352 {
1353 unsigned int hashidx_;
1354 unsigned int hash() const { return hashidx_; }
1355
1356 Memory();
1357
1358 RTLIL::IdString name;
1359 int width, start_offset, size;
1360 #ifdef WITH_PYTHON
1361 ~Memory();
1362 static std::map<unsigned int, RTLIL::Memory*> *get_all_memorys(void);
1363 #endif
1364 };
1365
1366 struct RTLIL::Cell : public RTLIL::AttrObject
1367 {
1368 unsigned int hashidx_;
1369 unsigned int hash() const { return hashidx_; }
1370
1371 protected:
1372 // use module->addCell() and module->remove() to create or destroy cells
1373 friend struct RTLIL::Module;
1374 Cell();
1375 ~Cell();
1376
1377 public:
1378 // do not simply copy cells
1379 Cell(RTLIL::Cell &other) = delete;
1380 void operator=(RTLIL::Cell &other) = delete;
1381
1382 RTLIL::Module *module;
1383 RTLIL::IdString name;
1384 RTLIL::IdString type;
1385 dict<RTLIL::IdString, RTLIL::SigSpec> connections_;
1386 dict<RTLIL::IdString, RTLIL::Const> parameters;
1387
1388 // access cell ports
1389 bool hasPort(RTLIL::IdString portname) const;
1390 void unsetPort(RTLIL::IdString portname);
1391 void setPort(RTLIL::IdString portname, RTLIL::SigSpec signal);
1392 const RTLIL::SigSpec &getPort(RTLIL::IdString portname) const;
1393 const dict<RTLIL::IdString, RTLIL::SigSpec> &connections() const;
1394
1395 // information about cell ports
1396 bool known() const;
1397 bool input(RTLIL::IdString portname) const;
1398 bool output(RTLIL::IdString portname) const;
1399
1400 // access cell parameters
1401 bool hasParam(RTLIL::IdString paramname) const;
1402 void unsetParam(RTLIL::IdString paramname);
1403 void setParam(RTLIL::IdString paramname, RTLIL::Const value);
1404 const RTLIL::Const &getParam(RTLIL::IdString paramname) const;
1405
1406 void sort();
1407 void check();
1408 void fixup_parameters(bool set_a_signed = false, bool set_b_signed = false);
1409
1410 bool has_keep_attr() const {
1411 return get_bool_attribute(ID::keep) || (module && module->design && module->design->module(type) &&
1412 module->design->module(type)->get_bool_attribute(ID::keep));
1413 }
1414
1415 template<typename T> void rewrite_sigspecs(T &functor);
1416 template<typename T> void rewrite_sigspecs2(T &functor);
1417
1418 #ifdef WITH_PYTHON
1419 static std::map<unsigned int, RTLIL::Cell*> *get_all_cells(void);
1420 #endif
1421 };
1422
1423 struct RTLIL::CaseRule : public RTLIL::AttrObject
1424 {
1425 std::vector<RTLIL::SigSpec> compare;
1426 std::vector<RTLIL::SigSig> actions;
1427 std::vector<RTLIL::SwitchRule*> switches;
1428
1429 ~CaseRule();
1430 void optimize();
1431
1432 bool empty() const;
1433
1434 template<typename T> void rewrite_sigspecs(T &functor);
1435 template<typename T> void rewrite_sigspecs2(T &functor);
1436 RTLIL::CaseRule *clone() const;
1437 };
1438
1439 struct RTLIL::SwitchRule : public RTLIL::AttrObject
1440 {
1441 RTLIL::SigSpec signal;
1442 std::vector<RTLIL::CaseRule*> cases;
1443
1444 ~SwitchRule();
1445
1446 bool empty() const;
1447
1448 template<typename T> void rewrite_sigspecs(T &functor);
1449 template<typename T> void rewrite_sigspecs2(T &functor);
1450 RTLIL::SwitchRule *clone() const;
1451 };
1452
1453 struct RTLIL::SyncRule
1454 {
1455 RTLIL::SyncType type;
1456 RTLIL::SigSpec signal;
1457 std::vector<RTLIL::SigSig> actions;
1458
1459 template<typename T> void rewrite_sigspecs(T &functor);
1460 template<typename T> void rewrite_sigspecs2(T &functor);
1461 RTLIL::SyncRule *clone() const;
1462 };
1463
1464 struct RTLIL::Process : public RTLIL::AttrObject
1465 {
1466 RTLIL::IdString name;
1467 RTLIL::CaseRule root_case;
1468 std::vector<RTLIL::SyncRule*> syncs;
1469
1470 ~Process();
1471
1472 template<typename T> void rewrite_sigspecs(T &functor);
1473 template<typename T> void rewrite_sigspecs2(T &functor);
1474 RTLIL::Process *clone() const;
1475 };
1476
1477
1478 inline RTLIL::SigBit::SigBit() : wire(NULL), data(RTLIL::State::S0) { }
1479 inline RTLIL::SigBit::SigBit(RTLIL::State bit) : wire(NULL), data(bit) { }
1480 inline RTLIL::SigBit::SigBit(bool bit) : wire(NULL), data(bit ? State::S1 : State::S0) { }
1481 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire) : wire(wire), offset(0) { log_assert(wire && wire->width == 1); }
1482 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire, int offset) : wire(wire), offset(offset) { log_assert(wire != nullptr); }
1483 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk) : wire(chunk.wire) { log_assert(chunk.width == 1); if (wire) offset = chunk.offset; else data = chunk.data[0]; }
1484 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk, int index) : wire(chunk.wire) { if (wire) offset = chunk.offset + index; else data = chunk.data[index]; }
1485 inline RTLIL::SigBit::SigBit(const RTLIL::SigBit &sigbit) : wire(sigbit.wire), data(sigbit.data){ if (wire) offset = sigbit.offset; }
1486
1487 inline bool RTLIL::SigBit::operator<(const RTLIL::SigBit &other) const {
1488 if (wire == other.wire)
1489 return wire ? (offset < other.offset) : (data < other.data);
1490 if (wire != nullptr && other.wire != nullptr)
1491 return wire->name < other.wire->name;
1492 return (wire != nullptr) < (other.wire != nullptr);
1493 }
1494
1495 inline bool RTLIL::SigBit::operator==(const RTLIL::SigBit &other) const {
1496 return (wire == other.wire) && (wire ? (offset == other.offset) : (data == other.data));
1497 }
1498
1499 inline bool RTLIL::SigBit::operator!=(const RTLIL::SigBit &other) const {
1500 return (wire != other.wire) || (wire ? (offset != other.offset) : (data != other.data));
1501 }
1502
1503 inline unsigned int RTLIL::SigBit::hash() const {
1504 if (wire)
1505 return mkhash_add(wire->name.hash(), offset);
1506 return data;
1507 }
1508
1509 inline RTLIL::SigBit &RTLIL::SigSpecIterator::operator*() const {
1510 return (*sig_p)[index];
1511 }
1512
1513 inline const RTLIL::SigBit &RTLIL::SigSpecConstIterator::operator*() const {
1514 return (*sig_p)[index];
1515 }
1516
1517 inline RTLIL::SigBit::SigBit(const RTLIL::SigSpec &sig) {
1518 log_assert(sig.size() == 1 && sig.chunks().size() == 1);
1519 *this = SigBit(sig.chunks().front());
1520 }
1521
1522 template<typename T>
1523 void RTLIL::Module::rewrite_sigspecs(T &functor)
1524 {
1525 for (auto &it : cells_)
1526 it.second->rewrite_sigspecs(functor);
1527 for (auto &it : processes)
1528 it.second->rewrite_sigspecs(functor);
1529 for (auto &it : connections_) {
1530 functor(it.first);
1531 functor(it.second);
1532 }
1533 }
1534
1535 template<typename T>
1536 void RTLIL::Module::rewrite_sigspecs2(T &functor)
1537 {
1538 for (auto &it : cells_)
1539 it.second->rewrite_sigspecs2(functor);
1540 for (auto &it : processes)
1541 it.second->rewrite_sigspecs2(functor);
1542 for (auto &it : connections_) {
1543 functor(it.first, it.second);
1544 }
1545 }
1546
1547 template<typename T>
1548 void RTLIL::Cell::rewrite_sigspecs(T &functor) {
1549 for (auto &it : connections_)
1550 functor(it.second);
1551 }
1552
1553 template<typename T>
1554 void RTLIL::Cell::rewrite_sigspecs2(T &functor) {
1555 for (auto &it : connections_)
1556 functor(it.second);
1557 }
1558
1559 template<typename T>
1560 void RTLIL::CaseRule::rewrite_sigspecs(T &functor) {
1561 for (auto &it : compare)
1562 functor(it);
1563 for (auto &it : actions) {
1564 functor(it.first);
1565 functor(it.second);
1566 }
1567 for (auto it : switches)
1568 it->rewrite_sigspecs(functor);
1569 }
1570
1571 template<typename T>
1572 void RTLIL::CaseRule::rewrite_sigspecs2(T &functor) {
1573 for (auto &it : compare)
1574 functor(it);
1575 for (auto &it : actions) {
1576 functor(it.first, it.second);
1577 }
1578 for (auto it : switches)
1579 it->rewrite_sigspecs2(functor);
1580 }
1581
1582 template<typename T>
1583 void RTLIL::SwitchRule::rewrite_sigspecs(T &functor)
1584 {
1585 functor(signal);
1586 for (auto it : cases)
1587 it->rewrite_sigspecs(functor);
1588 }
1589
1590 template<typename T>
1591 void RTLIL::SwitchRule::rewrite_sigspecs2(T &functor)
1592 {
1593 functor(signal);
1594 for (auto it : cases)
1595 it->rewrite_sigspecs2(functor);
1596 }
1597
1598 template<typename T>
1599 void RTLIL::SyncRule::rewrite_sigspecs(T &functor)
1600 {
1601 functor(signal);
1602 for (auto &it : actions) {
1603 functor(it.first);
1604 functor(it.second);
1605 }
1606 }
1607
1608 template<typename T>
1609 void RTLIL::SyncRule::rewrite_sigspecs2(T &functor)
1610 {
1611 functor(signal);
1612 for (auto &it : actions) {
1613 functor(it.first, it.second);
1614 }
1615 }
1616
1617 template<typename T>
1618 void RTLIL::Process::rewrite_sigspecs(T &functor)
1619 {
1620 root_case.rewrite_sigspecs(functor);
1621 for (auto it : syncs)
1622 it->rewrite_sigspecs(functor);
1623 }
1624
1625 template<typename T>
1626 void RTLIL::Process::rewrite_sigspecs2(T &functor)
1627 {
1628 root_case.rewrite_sigspecs2(functor);
1629 for (auto it : syncs)
1630 it->rewrite_sigspecs2(functor);
1631 }
1632
1633 YOSYS_NAMESPACE_END
1634
1635 #endif