Merge pull request #2091 from boqwxp/printattrs
[yosys.git] / kernel / rtlil.h
1 /* -*- c++ -*-
2 * yosys -- Yosys Open SYnthesis Suite
3 *
4 * Copyright (C) 2012 Clifford Wolf <clifford@clifford.at>
5 *
6 * Permission to use, copy, modify, and/or distribute this software for any
7 * purpose with or without fee is hereby granted, provided that the above
8 * copyright notice and this permission notice appear in all copies.
9 *
10 * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
11 * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
12 * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
13 * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
14 * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
15 * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
16 * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
17 *
18 */
19
20 #include "kernel/yosys.h"
21
22 #ifndef RTLIL_H
23 #define RTLIL_H
24
25 YOSYS_NAMESPACE_BEGIN
26
27 namespace RTLIL
28 {
29 enum State : unsigned char {
30 S0 = 0,
31 S1 = 1,
32 Sx = 2, // undefined value or conflict
33 Sz = 3, // high-impedance / not-connected
34 Sa = 4, // don't care (used only in cases)
35 Sm = 5 // marker (used internally by some passes)
36 };
37
38 enum SyncType : unsigned char {
39 ST0 = 0, // level sensitive: 0
40 ST1 = 1, // level sensitive: 1
41 STp = 2, // edge sensitive: posedge
42 STn = 3, // edge sensitive: negedge
43 STe = 4, // edge sensitive: both edges
44 STa = 5, // always active
45 STg = 6, // global clock
46 STi = 7 // init
47 };
48
49 enum ConstFlags : unsigned char {
50 CONST_FLAG_NONE = 0,
51 CONST_FLAG_STRING = 1,
52 CONST_FLAG_SIGNED = 2, // only used for parameters
53 CONST_FLAG_REAL = 4 // only used for parameters
54 };
55
56 struct Const;
57 struct AttrObject;
58 struct Selection;
59 struct Monitor;
60 struct Design;
61 struct Module;
62 struct Wire;
63 struct Memory;
64 struct Cell;
65 struct SigChunk;
66 struct SigBit;
67 struct SigSpecIterator;
68 struct SigSpecConstIterator;
69 struct SigSpec;
70 struct CaseRule;
71 struct SwitchRule;
72 struct SyncRule;
73 struct Process;
74
75 typedef std::pair<SigSpec, SigSpec> SigSig;
76
77 struct IdString
78 {
79 #undef YOSYS_XTRACE_GET_PUT
80 #undef YOSYS_SORT_ID_FREE_LIST
81 #undef YOSYS_USE_STICKY_IDS
82 #undef YOSYS_NO_IDS_REFCNT
83
84 // the global id string cache
85
86 static struct destruct_guard_t {
87 bool ok; // POD, will be initialized to zero
88 destruct_guard_t() { ok = true; }
89 ~destruct_guard_t() { ok = false; }
90 } destruct_guard;
91
92 static std::vector<char*> global_id_storage_;
93 static dict<char*, int, hash_cstr_ops> global_id_index_;
94 #ifndef YOSYS_NO_IDS_REFCNT
95 static std::vector<int> global_refcount_storage_;
96 static std::vector<int> global_free_idx_list_;
97 #endif
98
99 #ifdef YOSYS_USE_STICKY_IDS
100 static int last_created_idx_ptr_;
101 static int last_created_idx_[8];
102 #endif
103
104 static inline void xtrace_db_dump()
105 {
106 #ifdef YOSYS_XTRACE_GET_PUT
107 for (int idx = 0; idx < GetSize(global_id_storage_); idx++)
108 {
109 if (global_id_storage_.at(idx) == nullptr)
110 log("#X# DB-DUMP index %d: FREE\n", idx);
111 else
112 log("#X# DB-DUMP index %d: '%s' (ref %d)\n", idx, global_id_storage_.at(idx), global_refcount_storage_.at(idx));
113 }
114 #endif
115 }
116
117 static inline void checkpoint()
118 {
119 #ifdef YOSYS_USE_STICKY_IDS
120 last_created_idx_ptr_ = 0;
121 for (int i = 0; i < 8; i++) {
122 if (last_created_idx_[i])
123 put_reference(last_created_idx_[i]);
124 last_created_idx_[i] = 0;
125 }
126 #endif
127 #ifdef YOSYS_SORT_ID_FREE_LIST
128 std::sort(global_free_idx_list_.begin(), global_free_idx_list_.end(), std::greater<int>());
129 #endif
130 }
131
132 static inline int get_reference(int idx)
133 {
134 if (idx) {
135 #ifndef YOSYS_NO_IDS_REFCNT
136 global_refcount_storage_[idx]++;
137 #endif
138 #ifdef YOSYS_XTRACE_GET_PUT
139 if (yosys_xtrace)
140 log("#X# GET-BY-INDEX '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
141 #endif
142 }
143 return idx;
144 }
145
146 static int get_reference(const char *p)
147 {
148 log_assert(destruct_guard.ok);
149
150 if (!p[0])
151 return 0;
152
153 log_assert(p[0] == '$' || p[0] == '\\');
154 log_assert(p[1] != 0);
155
156 auto it = global_id_index_.find((char*)p);
157 if (it != global_id_index_.end()) {
158 #ifndef YOSYS_NO_IDS_REFCNT
159 global_refcount_storage_.at(it->second)++;
160 #endif
161 #ifdef YOSYS_XTRACE_GET_PUT
162 if (yosys_xtrace)
163 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(it->second), it->second, global_refcount_storage_.at(it->second));
164 #endif
165 return it->second;
166 }
167
168 #ifndef YOSYS_NO_IDS_REFCNT
169 if (global_free_idx_list_.empty()) {
170 if (global_id_storage_.empty()) {
171 global_refcount_storage_.push_back(0);
172 global_id_storage_.push_back((char*)"");
173 global_id_index_[global_id_storage_.back()] = 0;
174 }
175 log_assert(global_id_storage_.size() < 0x40000000);
176 global_free_idx_list_.push_back(global_id_storage_.size());
177 global_id_storage_.push_back(nullptr);
178 global_refcount_storage_.push_back(0);
179 }
180
181 int idx = global_free_idx_list_.back();
182 global_free_idx_list_.pop_back();
183 global_id_storage_.at(idx) = strdup(p);
184 global_id_index_[global_id_storage_.at(idx)] = idx;
185 global_refcount_storage_.at(idx)++;
186 #else
187 if (global_id_storage_.empty()) {
188 global_id_storage_.push_back((char*)"");
189 global_id_index_[global_id_storage_.back()] = 0;
190 }
191 int idx = global_id_storage_.size();
192 global_id_storage_.push_back(strdup(p));
193 global_id_index_[global_id_storage_.back()] = idx;
194 #endif
195
196 if (yosys_xtrace) {
197 log("#X# New IdString '%s' with index %d.\n", p, idx);
198 log_backtrace("-X- ", yosys_xtrace-1);
199 }
200
201 #ifdef YOSYS_XTRACE_GET_PUT
202 if (yosys_xtrace)
203 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
204 #endif
205
206 #ifdef YOSYS_USE_STICKY_IDS
207 // Avoid Create->Delete->Create pattern
208 if (last_created_idx_[last_created_idx_ptr_])
209 put_reference(last_created_idx_[last_created_idx_ptr_]);
210 last_created_idx_[last_created_idx_ptr_] = idx;
211 get_reference(last_created_idx_[last_created_idx_ptr_]);
212 last_created_idx_ptr_ = (last_created_idx_ptr_ + 1) & 7;
213 #endif
214
215 return idx;
216 }
217
218 #ifndef YOSYS_NO_IDS_REFCNT
219 static inline void put_reference(int idx)
220 {
221 // put_reference() may be called from destructors after the destructor of
222 // global_refcount_storage_ has been run. in this case we simply do nothing.
223 if (!destruct_guard.ok || !idx)
224 return;
225
226 #ifdef YOSYS_XTRACE_GET_PUT
227 if (yosys_xtrace) {
228 log("#X# PUT '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
229 }
230 #endif
231
232 int &refcount = global_refcount_storage_[idx];
233
234 if (--refcount > 0)
235 return;
236
237 log_assert(refcount == 0);
238 free_reference(idx);
239 }
240 static inline void free_reference(int idx)
241 {
242 if (yosys_xtrace) {
243 log("#X# Removed IdString '%s' with index %d.\n", global_id_storage_.at(idx), idx);
244 log_backtrace("-X- ", yosys_xtrace-1);
245 }
246
247 global_id_index_.erase(global_id_storage_.at(idx));
248 free(global_id_storage_.at(idx));
249 global_id_storage_.at(idx) = nullptr;
250 global_free_idx_list_.push_back(idx);
251 }
252 #else
253 static inline void put_reference(int) { }
254 #endif
255
256 // the actual IdString object is just is a single int
257
258 int index_;
259
260 inline IdString() : index_(0) { }
261 inline IdString(const char *str) : index_(get_reference(str)) { }
262 inline IdString(const IdString &str) : index_(get_reference(str.index_)) { }
263 inline IdString(IdString &&str) : index_(str.index_) { str.index_ = 0; }
264 inline IdString(const std::string &str) : index_(get_reference(str.c_str())) { }
265 inline ~IdString() { put_reference(index_); }
266
267 inline void operator=(const IdString &rhs) {
268 put_reference(index_);
269 index_ = get_reference(rhs.index_);
270 }
271
272 inline void operator=(const char *rhs) {
273 IdString id(rhs);
274 *this = id;
275 }
276
277 inline void operator=(const std::string &rhs) {
278 IdString id(rhs);
279 *this = id;
280 }
281
282 inline const char *c_str() const {
283 return global_id_storage_.at(index_);
284 }
285
286 inline std::string str() const {
287 return std::string(global_id_storage_.at(index_));
288 }
289
290 inline bool operator<(const IdString &rhs) const {
291 return index_ < rhs.index_;
292 }
293
294 inline bool operator==(const IdString &rhs) const { return index_ == rhs.index_; }
295 inline bool operator!=(const IdString &rhs) const { return index_ != rhs.index_; }
296
297 // The methods below are just convenience functions for better compatibility with std::string.
298
299 bool operator==(const std::string &rhs) const { return c_str() == rhs; }
300 bool operator!=(const std::string &rhs) const { return c_str() != rhs; }
301
302 bool operator==(const char *rhs) const { return strcmp(c_str(), rhs) == 0; }
303 bool operator!=(const char *rhs) const { return strcmp(c_str(), rhs) != 0; }
304
305 char operator[](size_t i) const {
306 const char *p = c_str();
307 for (; i != 0; i--, p++)
308 log_assert(*p != 0);
309 return *p;
310 }
311
312 std::string substr(size_t pos = 0, size_t len = std::string::npos) const {
313 if (len == std::string::npos || len >= strlen(c_str() + pos))
314 return std::string(c_str() + pos);
315 else
316 return std::string(c_str() + pos, len);
317 }
318
319 int compare(size_t pos, size_t len, const char* s) const {
320 return strncmp(c_str()+pos, s, len);
321 }
322
323 bool begins_with(const char* prefix) const {
324 size_t len = strlen(prefix);
325 if (size() < len) return false;
326 return compare(0, len, prefix) == 0;
327 }
328
329 bool ends_with(const char* suffix) const {
330 size_t len = strlen(suffix);
331 if (size() < len) return false;
332 return compare(size()-len, len, suffix) == 0;
333 }
334
335 size_t size() const {
336 return strlen(c_str());
337 }
338
339 bool empty() const {
340 return c_str()[0] == 0;
341 }
342
343 void clear() {
344 *this = IdString();
345 }
346
347 unsigned int hash() const {
348 return index_;
349 }
350
351 // The following is a helper key_compare class. Instead of for example std::set<Cell*>
352 // use std::set<Cell*, IdString::compare_ptr_by_name<Cell>> if the order of cells in the
353 // set has an influence on the algorithm.
354
355 template<typename T> struct compare_ptr_by_name {
356 bool operator()(const T *a, const T *b) const {
357 return (a == nullptr || b == nullptr) ? (a < b) : (a->name < b->name);
358 }
359 };
360
361 // often one needs to check if a given IdString is part of a list (for example a list
362 // of cell types). the following functions helps with that.
363
364 template<typename... Args>
365 bool in(Args... args) const {
366 // Credit: https://articles.emptycrate.com/2016/05/14/folds_in_cpp11_ish.html
367 bool result = false;
368 (void) std::initializer_list<int>{ (result = result || in(args), 0)... };
369 return result;
370 }
371
372 bool in(const IdString &rhs) const { return *this == rhs; }
373 bool in(const char *rhs) const { return *this == rhs; }
374 bool in(const std::string &rhs) const { return *this == rhs; }
375 bool in(const pool<IdString> &rhs) const { return rhs.count(*this) != 0; }
376 };
377
378 namespace ID {
379 #define X(_id) extern IdString _id;
380 #include "kernel/constids.inc"
381 #undef X
382 };
383
384 extern dict<std::string, std::string> constpad;
385
386 const pool<IdString> &builtin_ff_cell_types();
387
388 static inline std::string escape_id(const std::string &str) {
389 if (str.size() > 0 && str[0] != '\\' && str[0] != '$')
390 return "\\" + str;
391 return str;
392 }
393
394 static inline std::string unescape_id(const std::string &str) {
395 if (str.size() < 2)
396 return str;
397 if (str[0] != '\\')
398 return str;
399 if (str[1] == '$' || str[1] == '\\')
400 return str;
401 if (str[1] >= '0' && str[1] <= '9')
402 return str;
403 return str.substr(1);
404 }
405
406 static inline std::string unescape_id(RTLIL::IdString str) {
407 return unescape_id(str.str());
408 }
409
410 static inline const char *id2cstr(RTLIL::IdString str) {
411 return log_id(str);
412 }
413
414 template <typename T> struct sort_by_name_id {
415 bool operator()(T *a, T *b) const {
416 return a->name < b->name;
417 }
418 };
419
420 template <typename T> struct sort_by_name_str {
421 bool operator()(T *a, T *b) const {
422 return strcmp(a->name.c_str(), b->name.c_str()) < 0;
423 }
424 };
425
426 struct sort_by_id_str {
427 bool operator()(RTLIL::IdString a, RTLIL::IdString b) const {
428 return strcmp(a.c_str(), b.c_str()) < 0;
429 }
430 };
431
432 // see calc.cc for the implementation of this functions
433 RTLIL::Const const_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
434 RTLIL::Const const_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
435 RTLIL::Const const_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
436 RTLIL::Const const_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
437 RTLIL::Const const_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
438
439 RTLIL::Const const_reduce_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
440 RTLIL::Const const_reduce_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
441 RTLIL::Const const_reduce_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
442 RTLIL::Const const_reduce_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
443 RTLIL::Const const_reduce_bool (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
444
445 RTLIL::Const const_logic_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
446 RTLIL::Const const_logic_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
447 RTLIL::Const const_logic_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
448
449 RTLIL::Const const_shl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
450 RTLIL::Const const_shr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
451 RTLIL::Const const_sshl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
452 RTLIL::Const const_sshr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
453 RTLIL::Const const_shift (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
454 RTLIL::Const const_shiftx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
455
456 RTLIL::Const const_lt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
457 RTLIL::Const const_le (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
458 RTLIL::Const const_eq (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
459 RTLIL::Const const_ne (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
460 RTLIL::Const const_eqx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
461 RTLIL::Const const_nex (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
462 RTLIL::Const const_ge (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
463 RTLIL::Const const_gt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
464
465 RTLIL::Const const_add (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
466 RTLIL::Const const_sub (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
467 RTLIL::Const const_mul (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
468 RTLIL::Const const_div (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
469 RTLIL::Const const_mod (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
470 RTLIL::Const const_pow (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
471
472 RTLIL::Const const_pos (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
473 RTLIL::Const const_neg (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
474
475
476 // This iterator-range-pair is used for Design::modules(), Module::wires() and Module::cells().
477 // It maintains a reference counter that is used to make sure that the container is not modified while being iterated over.
478
479 template<typename T>
480 struct ObjIterator {
481 using iterator_category = std::forward_iterator_tag;
482 using value_type = T;
483 using difference_type = ptrdiff_t;
484 using pointer = T*;
485 using reference = T&;
486 typename dict<RTLIL::IdString, T>::iterator it;
487 dict<RTLIL::IdString, T> *list_p;
488 int *refcount_p;
489
490 ObjIterator() : list_p(nullptr), refcount_p(nullptr) {
491 }
492
493 ObjIterator(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) {
494 if (list_p->empty()) {
495 this->list_p = nullptr;
496 this->refcount_p = nullptr;
497 } else {
498 it = list_p->begin();
499 (*refcount_p)++;
500 }
501 }
502
503 ObjIterator(const RTLIL::ObjIterator<T> &other) {
504 it = other.it;
505 list_p = other.list_p;
506 refcount_p = other.refcount_p;
507 if (refcount_p)
508 (*refcount_p)++;
509 }
510
511 ObjIterator &operator=(const RTLIL::ObjIterator<T> &other) {
512 if (refcount_p)
513 (*refcount_p)--;
514 it = other.it;
515 list_p = other.list_p;
516 refcount_p = other.refcount_p;
517 if (refcount_p)
518 (*refcount_p)++;
519 return *this;
520 }
521
522 ~ObjIterator() {
523 if (refcount_p)
524 (*refcount_p)--;
525 }
526
527 inline T operator*() const {
528 log_assert(list_p != nullptr);
529 return it->second;
530 }
531
532 inline bool operator!=(const RTLIL::ObjIterator<T> &other) const {
533 if (list_p == nullptr || other.list_p == nullptr)
534 return list_p != other.list_p;
535 return it != other.it;
536 }
537
538
539 inline bool operator==(const RTLIL::ObjIterator<T> &other) const {
540 return !(*this != other);
541 }
542
543 inline ObjIterator<T>& operator++() {
544 log_assert(list_p != nullptr);
545 if (++it == list_p->end()) {
546 (*refcount_p)--;
547 list_p = nullptr;
548 refcount_p = nullptr;
549 }
550 return *this;
551 }
552
553 inline const ObjIterator<T> operator++(int) {
554 ObjIterator<T> result(*this);
555 ++(*this);
556 return result;
557 }
558 };
559
560 template<typename T>
561 struct ObjRange
562 {
563 dict<RTLIL::IdString, T> *list_p;
564 int *refcount_p;
565
566 ObjRange(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) { }
567 RTLIL::ObjIterator<T> begin() { return RTLIL::ObjIterator<T>(list_p, refcount_p); }
568 RTLIL::ObjIterator<T> end() { return RTLIL::ObjIterator<T>(); }
569
570 size_t size() const {
571 return list_p->size();
572 }
573
574 operator pool<T>() const {
575 pool<T> result;
576 for (auto &it : *list_p)
577 result.insert(it.second);
578 return result;
579 }
580
581 operator std::vector<T>() const {
582 std::vector<T> result;
583 result.reserve(list_p->size());
584 for (auto &it : *list_p)
585 result.push_back(it.second);
586 return result;
587 }
588
589 pool<T> to_pool() const { return *this; }
590 std::vector<T> to_vector() const { return *this; }
591 };
592 };
593
594 struct RTLIL::Const
595 {
596 int flags;
597 std::vector<RTLIL::State> bits;
598
599 Const();
600 Const(std::string str);
601 Const(int val, int width = 32);
602 Const(RTLIL::State bit, int width = 1);
603 Const(const std::vector<RTLIL::State> &bits) : bits(bits) { flags = CONST_FLAG_NONE; }
604 Const(const std::vector<bool> &bits);
605 Const(const RTLIL::Const &c);
606 RTLIL::Const &operator =(const RTLIL::Const &other) = default;
607
608 bool operator <(const RTLIL::Const &other) const;
609 bool operator ==(const RTLIL::Const &other) const;
610 bool operator !=(const RTLIL::Const &other) const;
611
612 bool as_bool() const;
613 int as_int(bool is_signed = false) const;
614 std::string as_string() const;
615 static Const from_string(const std::string &str);
616
617 std::string decode_string() const;
618
619 inline int size() const { return bits.size(); }
620 inline bool empty() const { return bits.empty(); }
621 inline RTLIL::State &operator[](int index) { return bits.at(index); }
622 inline const RTLIL::State &operator[](int index) const { return bits.at(index); }
623 inline decltype(bits)::iterator begin() { return bits.begin(); }
624 inline decltype(bits)::iterator end() { return bits.end(); }
625
626 bool is_fully_zero() const;
627 bool is_fully_ones() const;
628 bool is_fully_def() const;
629 bool is_fully_undef() const;
630
631 inline RTLIL::Const extract(int offset, int len = 1, RTLIL::State padding = RTLIL::State::S0) const {
632 RTLIL::Const ret;
633 ret.bits.reserve(len);
634 for (int i = offset; i < offset + len; i++)
635 ret.bits.push_back(i < GetSize(bits) ? bits[i] : padding);
636 return ret;
637 }
638
639 void extu(int width) {
640 bits.resize(width, RTLIL::State::S0);
641 }
642
643 void exts(int width) {
644 bits.resize(width, bits.empty() ? RTLIL::State::Sx : bits.back());
645 }
646
647 inline unsigned int hash() const {
648 unsigned int h = mkhash_init;
649 for (auto b : bits)
650 mkhash(h, b);
651 return h;
652 }
653 };
654
655 struct RTLIL::AttrObject
656 {
657 dict<RTLIL::IdString, RTLIL::Const> attributes;
658
659 bool has_attribute(RTLIL::IdString id) const;
660
661 void set_bool_attribute(RTLIL::IdString id, bool value=true);
662 bool get_bool_attribute(RTLIL::IdString id) const;
663
664 bool get_blackbox_attribute(bool ignore_wb=false) const {
665 return get_bool_attribute(ID::blackbox) || (!ignore_wb && get_bool_attribute(ID::whitebox));
666 }
667
668 void set_string_attribute(RTLIL::IdString id, string value);
669 string get_string_attribute(RTLIL::IdString id) const;
670
671 void set_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
672 void add_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
673 pool<string> get_strpool_attribute(RTLIL::IdString id) const;
674
675 void set_src_attribute(const std::string &src) {
676 set_string_attribute(ID::src, src);
677 }
678 std::string get_src_attribute() const {
679 return get_string_attribute(ID::src);
680 }
681 };
682
683 struct RTLIL::SigChunk
684 {
685 RTLIL::Wire *wire;
686 std::vector<RTLIL::State> data; // only used if wire == NULL, LSB at index 0
687 int width, offset;
688
689 SigChunk();
690 SigChunk(const RTLIL::Const &value);
691 SigChunk(RTLIL::Wire *wire);
692 SigChunk(RTLIL::Wire *wire, int offset, int width = 1);
693 SigChunk(const std::string &str);
694 SigChunk(int val, int width = 32);
695 SigChunk(RTLIL::State bit, int width = 1);
696 SigChunk(const RTLIL::SigBit &bit);
697 SigChunk(const RTLIL::SigChunk &sigchunk);
698 RTLIL::SigChunk &operator =(const RTLIL::SigChunk &other) = default;
699
700 RTLIL::SigChunk extract(int offset, int length) const;
701 inline int size() const { return width; }
702
703 bool operator <(const RTLIL::SigChunk &other) const;
704 bool operator ==(const RTLIL::SigChunk &other) const;
705 bool operator !=(const RTLIL::SigChunk &other) const;
706 };
707
708 struct RTLIL::SigBit
709 {
710 RTLIL::Wire *wire;
711 union {
712 RTLIL::State data; // used if wire == NULL
713 int offset; // used if wire != NULL
714 };
715
716 SigBit();
717 SigBit(RTLIL::State bit);
718 SigBit(bool bit);
719 SigBit(RTLIL::Wire *wire);
720 SigBit(RTLIL::Wire *wire, int offset);
721 SigBit(const RTLIL::SigChunk &chunk);
722 SigBit(const RTLIL::SigChunk &chunk, int index);
723 SigBit(const RTLIL::SigSpec &sig);
724 SigBit(const RTLIL::SigBit &sigbit) = default;
725 RTLIL::SigBit &operator =(const RTLIL::SigBit &other) = default;
726
727 bool operator <(const RTLIL::SigBit &other) const;
728 bool operator ==(const RTLIL::SigBit &other) const;
729 bool operator !=(const RTLIL::SigBit &other) const;
730 unsigned int hash() const;
731 };
732
733 struct RTLIL::SigSpecIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
734 {
735 RTLIL::SigSpec *sig_p;
736 int index;
737
738 inline RTLIL::SigBit &operator*() const;
739 inline bool operator!=(const RTLIL::SigSpecIterator &other) const { return index != other.index; }
740 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
741 inline void operator++() { index++; }
742 };
743
744 struct RTLIL::SigSpecConstIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
745 {
746 const RTLIL::SigSpec *sig_p;
747 int index;
748
749 inline const RTLIL::SigBit &operator*() const;
750 inline bool operator!=(const RTLIL::SigSpecConstIterator &other) const { return index != other.index; }
751 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
752 inline void operator++() { index++; }
753 };
754
755 struct RTLIL::SigSpec
756 {
757 private:
758 int width_;
759 unsigned long hash_;
760 std::vector<RTLIL::SigChunk> chunks_; // LSB at index 0
761 std::vector<RTLIL::SigBit> bits_; // LSB at index 0
762
763 void pack() const;
764 void unpack() const;
765 void updhash() const;
766
767 inline bool packed() const {
768 return bits_.empty();
769 }
770
771 inline void inline_unpack() const {
772 if (!chunks_.empty())
773 unpack();
774 }
775
776 // Only used by Module::remove(const pool<Wire*> &wires)
777 // but cannot be more specific as it isn't yet declared
778 friend struct RTLIL::Module;
779
780 public:
781 SigSpec();
782 SigSpec(const RTLIL::SigSpec &other);
783 SigSpec(std::initializer_list<RTLIL::SigSpec> parts);
784 RTLIL::SigSpec &operator=(const RTLIL::SigSpec &other);
785
786 SigSpec(const RTLIL::Const &value);
787 SigSpec(const RTLIL::SigChunk &chunk);
788 SigSpec(RTLIL::Wire *wire);
789 SigSpec(RTLIL::Wire *wire, int offset, int width = 1);
790 SigSpec(const std::string &str);
791 SigSpec(int val, int width = 32);
792 SigSpec(RTLIL::State bit, int width = 1);
793 SigSpec(const RTLIL::SigBit &bit, int width = 1);
794 SigSpec(const std::vector<RTLIL::SigChunk> &chunks);
795 SigSpec(const std::vector<RTLIL::SigBit> &bits);
796 SigSpec(const pool<RTLIL::SigBit> &bits);
797 SigSpec(const std::set<RTLIL::SigBit> &bits);
798 SigSpec(bool bit);
799
800 SigSpec(RTLIL::SigSpec &&other) {
801 width_ = other.width_;
802 hash_ = other.hash_;
803 chunks_ = std::move(other.chunks_);
804 bits_ = std::move(other.bits_);
805 }
806
807 const RTLIL::SigSpec &operator=(RTLIL::SigSpec &&other) {
808 width_ = other.width_;
809 hash_ = other.hash_;
810 chunks_ = std::move(other.chunks_);
811 bits_ = std::move(other.bits_);
812 return *this;
813 }
814
815 size_t get_hash() const {
816 if (!hash_) hash();
817 return hash_;
818 }
819
820 inline const std::vector<RTLIL::SigChunk> &chunks() const { pack(); return chunks_; }
821 inline const std::vector<RTLIL::SigBit> &bits() const { inline_unpack(); return bits_; }
822
823 inline int size() const { return width_; }
824 inline bool empty() const { return width_ == 0; }
825
826 inline RTLIL::SigBit &operator[](int index) { inline_unpack(); return bits_.at(index); }
827 inline const RTLIL::SigBit &operator[](int index) const { inline_unpack(); return bits_.at(index); }
828
829 inline RTLIL::SigSpecIterator begin() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = 0; return it; }
830 inline RTLIL::SigSpecIterator end() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = width_; return it; }
831
832 inline RTLIL::SigSpecConstIterator begin() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = 0; return it; }
833 inline RTLIL::SigSpecConstIterator end() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = width_; return it; }
834
835 void sort();
836 void sort_and_unify();
837
838 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with);
839 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with, RTLIL::SigSpec *other) const;
840
841 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules);
842 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
843
844 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules);
845 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
846
847 void replace(int offset, const RTLIL::SigSpec &with);
848
849 void remove(const RTLIL::SigSpec &pattern);
850 void remove(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other) const;
851 void remove2(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other);
852
853 void remove(const pool<RTLIL::SigBit> &pattern);
854 void remove(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other) const;
855 void remove2(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
856 void remove2(const std::set<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
857
858 void remove(int offset, int length = 1);
859 void remove_const();
860
861 RTLIL::SigSpec extract(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec *other = NULL) const;
862 RTLIL::SigSpec extract(const pool<RTLIL::SigBit> &pattern, const RTLIL::SigSpec *other = NULL) const;
863 RTLIL::SigSpec extract(int offset, int length = 1) const;
864 RTLIL::SigSpec extract_end(int offset) const { return extract(offset, width_ - offset); }
865
866 void append(const RTLIL::SigSpec &signal);
867 inline void append(Wire *wire) { append(RTLIL::SigSpec(wire)); }
868 inline void append(const RTLIL::SigChunk &chunk) { append(RTLIL::SigSpec(chunk)); }
869 inline void append(const RTLIL::Const &const_) { append(RTLIL::SigSpec(const_)); }
870
871 void append(const RTLIL::SigBit &bit);
872 inline void append(RTLIL::State state) { append(RTLIL::SigBit(state)); }
873 inline void append(bool bool_) { append(RTLIL::SigBit(bool_)); }
874
875 void extend_u0(int width, bool is_signed = false);
876
877 RTLIL::SigSpec repeat(int num) const;
878
879 void reverse() { inline_unpack(); std::reverse(bits_.begin(), bits_.end()); }
880
881 bool operator <(const RTLIL::SigSpec &other) const;
882 bool operator ==(const RTLIL::SigSpec &other) const;
883 inline bool operator !=(const RTLIL::SigSpec &other) const { return !(*this == other); }
884
885 bool is_wire() const;
886 bool is_chunk() const;
887 inline bool is_bit() const { return width_ == 1; }
888
889 bool is_fully_const() const;
890 bool is_fully_zero() const;
891 bool is_fully_ones() const;
892 bool is_fully_def() const;
893 bool is_fully_undef() const;
894 bool has_const() const;
895 bool has_marked_bits() const;
896
897 bool as_bool() const;
898 int as_int(bool is_signed = false) const;
899 std::string as_string() const;
900 RTLIL::Const as_const() const;
901 RTLIL::Wire *as_wire() const;
902 RTLIL::SigChunk as_chunk() const;
903 RTLIL::SigBit as_bit() const;
904
905 bool match(const char* pattern) const;
906
907 std::set<RTLIL::SigBit> to_sigbit_set() const;
908 pool<RTLIL::SigBit> to_sigbit_pool() const;
909 std::vector<RTLIL::SigBit> to_sigbit_vector() const;
910 std::map<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_map(const RTLIL::SigSpec &other) const;
911 dict<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_dict(const RTLIL::SigSpec &other) const;
912
913 static bool parse(RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
914 static bool parse_sel(RTLIL::SigSpec &sig, RTLIL::Design *design, RTLIL::Module *module, std::string str);
915 static bool parse_rhs(const RTLIL::SigSpec &lhs, RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
916
917 operator std::vector<RTLIL::SigChunk>() const { return chunks(); }
918 operator std::vector<RTLIL::SigBit>() const { return bits(); }
919 const RTLIL::SigBit &at(int offset, const RTLIL::SigBit &defval) { return offset < width_ ? (*this)[offset] : defval; }
920
921 unsigned int hash() const { if (!hash_) updhash(); return hash_; };
922
923 #ifndef NDEBUG
924 void check() const;
925 #else
926 void check() const { }
927 #endif
928 };
929
930 struct RTLIL::Selection
931 {
932 bool full_selection;
933 pool<RTLIL::IdString> selected_modules;
934 dict<RTLIL::IdString, pool<RTLIL::IdString>> selected_members;
935
936 Selection(bool full = true) : full_selection(full) { }
937
938 bool selected_module(RTLIL::IdString mod_name) const;
939 bool selected_whole_module(RTLIL::IdString mod_name) const;
940 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
941 void optimize(RTLIL::Design *design);
942
943 template<typename T1> void select(T1 *module) {
944 if (!full_selection && selected_modules.count(module->name) == 0) {
945 selected_modules.insert(module->name);
946 selected_members.erase(module->name);
947 }
948 }
949
950 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
951 if (!full_selection && selected_modules.count(module->name) == 0)
952 selected_members[module->name].insert(member->name);
953 }
954
955 bool empty() const {
956 return !full_selection && selected_modules.empty() && selected_members.empty();
957 }
958 };
959
960 struct RTLIL::Monitor
961 {
962 unsigned int hashidx_;
963 unsigned int hash() const { return hashidx_; }
964
965 Monitor() {
966 static unsigned int hashidx_count = 123456789;
967 hashidx_count = mkhash_xorshift(hashidx_count);
968 hashidx_ = hashidx_count;
969 }
970
971 virtual ~Monitor() { }
972 virtual void notify_module_add(RTLIL::Module*) { }
973 virtual void notify_module_del(RTLIL::Module*) { }
974 virtual void notify_connect(RTLIL::Cell*, const RTLIL::IdString&, const RTLIL::SigSpec&, const RTLIL::SigSpec&) { }
975 virtual void notify_connect(RTLIL::Module*, const RTLIL::SigSig&) { }
976 virtual void notify_connect(RTLIL::Module*, const std::vector<RTLIL::SigSig>&) { }
977 virtual void notify_blackout(RTLIL::Module*) { }
978 };
979
980 // Forward declaration; defined in preproc.h.
981 struct define_map_t;
982
983 struct RTLIL::Design
984 {
985 unsigned int hashidx_;
986 unsigned int hash() const { return hashidx_; }
987
988 pool<RTLIL::Monitor*> monitors;
989 dict<std::string, std::string> scratchpad;
990
991 int refcount_modules_;
992 dict<RTLIL::IdString, RTLIL::Module*> modules_;
993 std::vector<AST::AstNode*> verilog_packages, verilog_globals;
994 std::unique_ptr<define_map_t> verilog_defines;
995
996 std::vector<RTLIL::Selection> selection_stack;
997 dict<RTLIL::IdString, RTLIL::Selection> selection_vars;
998 std::string selected_active_module;
999
1000 Design();
1001 ~Design();
1002
1003 RTLIL::ObjRange<RTLIL::Module*> modules();
1004 RTLIL::Module *module(RTLIL::IdString name);
1005 RTLIL::Module *top_module();
1006
1007 bool has(RTLIL::IdString id) const {
1008 return modules_.count(id) != 0;
1009 }
1010
1011 void add(RTLIL::Module *module);
1012 RTLIL::Module *addModule(RTLIL::IdString name);
1013 void remove(RTLIL::Module *module);
1014 void rename(RTLIL::Module *module, RTLIL::IdString new_name);
1015
1016 void scratchpad_unset(const std::string &varname);
1017
1018 void scratchpad_set_int(const std::string &varname, int value);
1019 void scratchpad_set_bool(const std::string &varname, bool value);
1020 void scratchpad_set_string(const std::string &varname, std::string value);
1021
1022 int scratchpad_get_int(const std::string &varname, int default_value = 0) const;
1023 bool scratchpad_get_bool(const std::string &varname, bool default_value = false) const;
1024 std::string scratchpad_get_string(const std::string &varname, const std::string &default_value = std::string()) const;
1025
1026 void sort();
1027 void check();
1028 void optimize();
1029
1030 bool selected_module(RTLIL::IdString mod_name) const;
1031 bool selected_whole_module(RTLIL::IdString mod_name) const;
1032 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
1033
1034 bool selected_module(RTLIL::Module *mod) const;
1035 bool selected_whole_module(RTLIL::Module *mod) const;
1036
1037 RTLIL::Selection &selection() {
1038 return selection_stack.back();
1039 }
1040
1041 const RTLIL::Selection &selection() const {
1042 return selection_stack.back();
1043 }
1044
1045 bool full_selection() const {
1046 return selection_stack.back().full_selection;
1047 }
1048
1049 template<typename T1> bool selected(T1 *module) const {
1050 return selected_module(module->name);
1051 }
1052
1053 template<typename T1, typename T2> bool selected(T1 *module, T2 *member) const {
1054 return selected_member(module->name, member->name);
1055 }
1056
1057 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
1058 if (selection_stack.size() > 0) {
1059 RTLIL::Selection &sel = selection_stack.back();
1060 sel.select(module, member);
1061 }
1062 }
1063
1064
1065 std::vector<RTLIL::Module*> selected_modules() const;
1066 std::vector<RTLIL::Module*> selected_whole_modules() const;
1067 std::vector<RTLIL::Module*> selected_whole_modules_warn() const;
1068 #ifdef WITH_PYTHON
1069 static std::map<unsigned int, RTLIL::Design*> *get_all_designs(void);
1070 #endif
1071 };
1072
1073 struct RTLIL::Module : public RTLIL::AttrObject
1074 {
1075 unsigned int hashidx_;
1076 unsigned int hash() const { return hashidx_; }
1077
1078 protected:
1079 void add(RTLIL::Wire *wire);
1080 void add(RTLIL::Cell *cell);
1081
1082 public:
1083 RTLIL::Design *design;
1084 pool<RTLIL::Monitor*> monitors;
1085
1086 int refcount_wires_;
1087 int refcount_cells_;
1088
1089 dict<RTLIL::IdString, RTLIL::Wire*> wires_;
1090 dict<RTLIL::IdString, RTLIL::Cell*> cells_;
1091 std::vector<RTLIL::SigSig> connections_;
1092
1093 RTLIL::IdString name;
1094 idict<RTLIL::IdString> avail_parameters;
1095 dict<RTLIL::IdString, RTLIL::Const> parameter_default_values;
1096 dict<RTLIL::IdString, RTLIL::Memory*> memories;
1097 dict<RTLIL::IdString, RTLIL::Process*> processes;
1098
1099 Module();
1100 virtual ~Module();
1101 virtual RTLIL::IdString derive(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Const> &parameters, bool mayfail = false);
1102 virtual RTLIL::IdString derive(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Const> &parameters, const dict<RTLIL::IdString, RTLIL::Module*> &interfaces, const dict<RTLIL::IdString, RTLIL::IdString> &modports, bool mayfail = false);
1103 virtual size_t count_id(RTLIL::IdString id);
1104 virtual void reprocess_module(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Module *> &local_interfaces);
1105
1106 virtual void sort();
1107 virtual void check();
1108 virtual void optimize();
1109 virtual void makeblackbox();
1110
1111 void connect(const RTLIL::SigSig &conn);
1112 void connect(const RTLIL::SigSpec &lhs, const RTLIL::SigSpec &rhs);
1113 void new_connections(const std::vector<RTLIL::SigSig> &new_conn);
1114 const std::vector<RTLIL::SigSig> &connections() const;
1115
1116 std::vector<RTLIL::IdString> ports;
1117 void fixup_ports();
1118
1119 template<typename T> void rewrite_sigspecs(T &functor);
1120 template<typename T> void rewrite_sigspecs2(T &functor);
1121 void cloneInto(RTLIL::Module *new_mod) const;
1122 virtual RTLIL::Module *clone() const;
1123
1124 bool has_memories() const;
1125 bool has_processes() const;
1126
1127 bool has_memories_warn() const;
1128 bool has_processes_warn() const;
1129
1130 std::vector<RTLIL::Wire*> selected_wires() const;
1131 std::vector<RTLIL::Cell*> selected_cells() const;
1132
1133 template<typename T> bool selected(T *member) const {
1134 return design->selected_member(name, member->name);
1135 }
1136
1137 RTLIL::Wire* wire(RTLIL::IdString id) {
1138 auto it = wires_.find(id);
1139 return it == wires_.end() ? nullptr : it->second;
1140 }
1141 RTLIL::Cell* cell(RTLIL::IdString id) {
1142 auto it = cells_.find(id);
1143 return it == cells_.end() ? nullptr : it->second;
1144 }
1145
1146 RTLIL::ObjRange<RTLIL::Wire*> wires() { return RTLIL::ObjRange<RTLIL::Wire*>(&wires_, &refcount_wires_); }
1147 RTLIL::ObjRange<RTLIL::Cell*> cells() { return RTLIL::ObjRange<RTLIL::Cell*>(&cells_, &refcount_cells_); }
1148
1149 // Removing wires is expensive. If you have to remove wires, remove them all at once.
1150 void remove(const pool<RTLIL::Wire*> &wires);
1151 void remove(RTLIL::Cell *cell);
1152
1153 void rename(RTLIL::Wire *wire, RTLIL::IdString new_name);
1154 void rename(RTLIL::Cell *cell, RTLIL::IdString new_name);
1155 void rename(RTLIL::IdString old_name, RTLIL::IdString new_name);
1156
1157 void swap_names(RTLIL::Wire *w1, RTLIL::Wire *w2);
1158 void swap_names(RTLIL::Cell *c1, RTLIL::Cell *c2);
1159
1160 RTLIL::IdString uniquify(RTLIL::IdString name);
1161 RTLIL::IdString uniquify(RTLIL::IdString name, int &index);
1162
1163 RTLIL::Wire *addWire(RTLIL::IdString name, int width = 1);
1164 RTLIL::Wire *addWire(RTLIL::IdString name, const RTLIL::Wire *other);
1165
1166 RTLIL::Cell *addCell(RTLIL::IdString name, RTLIL::IdString type);
1167 RTLIL::Cell *addCell(RTLIL::IdString name, const RTLIL::Cell *other);
1168
1169 // The add* methods create a cell and return the created cell. All signals must exist in advance.
1170
1171 RTLIL::Cell* addNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1172 RTLIL::Cell* addPos (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1173 RTLIL::Cell* addNeg (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1174
1175 RTLIL::Cell* addAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1176 RTLIL::Cell* addOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1177 RTLIL::Cell* addXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1178 RTLIL::Cell* addXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1179
1180 RTLIL::Cell* addReduceAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1181 RTLIL::Cell* addReduceOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1182 RTLIL::Cell* addReduceXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1183 RTLIL::Cell* addReduceXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1184 RTLIL::Cell* addReduceBool (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1185
1186 RTLIL::Cell* addShl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1187 RTLIL::Cell* addShr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1188 RTLIL::Cell* addSshl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1189 RTLIL::Cell* addSshr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1190 RTLIL::Cell* addShift (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1191 RTLIL::Cell* addShiftx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1192
1193 RTLIL::Cell* addLt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1194 RTLIL::Cell* addLe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1195 RTLIL::Cell* addEq (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1196 RTLIL::Cell* addNe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1197 RTLIL::Cell* addEqx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1198 RTLIL::Cell* addNex (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1199 RTLIL::Cell* addGe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1200 RTLIL::Cell* addGt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1201
1202 RTLIL::Cell* addAdd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1203 RTLIL::Cell* addSub (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1204 RTLIL::Cell* addMul (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1205 RTLIL::Cell* addDiv (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1206 RTLIL::Cell* addMod (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1207 RTLIL::Cell* addPow (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1208
1209 RTLIL::Cell* addLogicNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1210 RTLIL::Cell* addLogicAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1211 RTLIL::Cell* addLogicOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1212
1213 RTLIL::Cell* addMux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1214 RTLIL::Cell* addPmux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1215
1216 RTLIL::Cell* addSlice (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, RTLIL::Const offset, const std::string &src = "");
1217 RTLIL::Cell* addConcat (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1218 RTLIL::Cell* addLut (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, RTLIL::Const lut, const std::string &src = "");
1219 RTLIL::Cell* addTribuf (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1220 RTLIL::Cell* addAssert (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1221 RTLIL::Cell* addAssume (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1222 RTLIL::Cell* addLive (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1223 RTLIL::Cell* addFair (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1224 RTLIL::Cell* addCover (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1225 RTLIL::Cell* addEquiv (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1226
1227 RTLIL::Cell* addSr (RTLIL::IdString name, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr, const RTLIL::SigSpec &sig_q, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1228 RTLIL::Cell* addFf (RTLIL::IdString name, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, const std::string &src = "");
1229 RTLIL::Cell* addDff (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, const std::string &src = "");
1230 RTLIL::Cell* addDffe (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1231 RTLIL::Cell* addDffsr (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1232 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1233 RTLIL::Cell* addAdff (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_arst, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q,
1234 RTLIL::Const arst_value, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1235 RTLIL::Cell* addDlatch (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, const std::string &src = "");
1236 RTLIL::Cell* addDlatchsr (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1237 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1238
1239 RTLIL::Cell* addBufGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_y, const std::string &src = "");
1240 RTLIL::Cell* addNotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_y, const std::string &src = "");
1241 RTLIL::Cell* addAndGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1242 RTLIL::Cell* addNandGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1243 RTLIL::Cell* addOrGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1244 RTLIL::Cell* addNorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1245 RTLIL::Cell* addXorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1246 RTLIL::Cell* addXnorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1247 RTLIL::Cell* addAndnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1248 RTLIL::Cell* addOrnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1249 RTLIL::Cell* addMuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const RTLIL::SigBit &sig_y, const std::string &src = "");
1250 RTLIL::Cell* addNmuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const RTLIL::SigBit &sig_y, const std::string &src = "");
1251 RTLIL::Cell* addAoi3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_y, const std::string &src = "");
1252 RTLIL::Cell* addOai3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_y, const std::string &src = "");
1253 RTLIL::Cell* addAoi4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const RTLIL::SigBit &sig_y, const std::string &src = "");
1254 RTLIL::Cell* addOai4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const RTLIL::SigBit &sig_y, const std::string &src = "");
1255
1256 RTLIL::Cell* addFfGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, const std::string &src = "");
1257 RTLIL::Cell* addDffGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, const std::string &src = "");
1258 RTLIL::Cell* addDffeGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1259 RTLIL::Cell* addDffsrGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1260 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1261 RTLIL::Cell* addAdffGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_arst, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q,
1262 bool arst_value = false, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1263 RTLIL::Cell* addDlatchGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, const std::string &src = "");
1264 RTLIL::Cell* addDlatchsrGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1265 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1266
1267 // The methods without the add* prefix create a cell and an output signal. They return the newly created output signal.
1268
1269 RTLIL::SigSpec Not (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1270 RTLIL::SigSpec Pos (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1271 RTLIL::SigSpec Bu0 (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1272 RTLIL::SigSpec Neg (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1273
1274 RTLIL::SigSpec And (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1275 RTLIL::SigSpec Or (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1276 RTLIL::SigSpec Xor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1277 RTLIL::SigSpec Xnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1278
1279 RTLIL::SigSpec ReduceAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1280 RTLIL::SigSpec ReduceOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1281 RTLIL::SigSpec ReduceXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1282 RTLIL::SigSpec ReduceXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1283 RTLIL::SigSpec ReduceBool (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1284
1285 RTLIL::SigSpec Shl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1286 RTLIL::SigSpec Shr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1287 RTLIL::SigSpec Sshl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1288 RTLIL::SigSpec Sshr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1289 RTLIL::SigSpec Shift (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1290 RTLIL::SigSpec Shiftx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1291
1292 RTLIL::SigSpec Lt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1293 RTLIL::SigSpec Le (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1294 RTLIL::SigSpec Eq (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1295 RTLIL::SigSpec Ne (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1296 RTLIL::SigSpec Eqx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1297 RTLIL::SigSpec Nex (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1298 RTLIL::SigSpec Ge (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1299 RTLIL::SigSpec Gt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1300
1301 RTLIL::SigSpec Add (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1302 RTLIL::SigSpec Sub (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1303 RTLIL::SigSpec Mul (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1304 RTLIL::SigSpec Div (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1305 RTLIL::SigSpec Mod (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1306 RTLIL::SigSpec Pow (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1307
1308 RTLIL::SigSpec LogicNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1309 RTLIL::SigSpec LogicAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1310 RTLIL::SigSpec LogicOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1311
1312 RTLIL::SigSpec Mux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const std::string &src = "");
1313 RTLIL::SigSpec Pmux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const std::string &src = "");
1314
1315 RTLIL::SigBit BufGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const std::string &src = "");
1316 RTLIL::SigBit NotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const std::string &src = "");
1317 RTLIL::SigBit AndGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1318 RTLIL::SigBit NandGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1319 RTLIL::SigBit OrGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1320 RTLIL::SigBit NorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1321 RTLIL::SigBit XorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1322 RTLIL::SigBit XnorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1323 RTLIL::SigBit AndnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1324 RTLIL::SigBit OrnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1325 RTLIL::SigBit MuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const std::string &src = "");
1326 RTLIL::SigBit NmuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const std::string &src = "");
1327 RTLIL::SigBit Aoi3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const std::string &src = "");
1328 RTLIL::SigBit Oai3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const std::string &src = "");
1329 RTLIL::SigBit Aoi4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const std::string &src = "");
1330 RTLIL::SigBit Oai4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const std::string &src = "");
1331
1332 RTLIL::SigSpec Anyconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1333 RTLIL::SigSpec Anyseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1334 RTLIL::SigSpec Allconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1335 RTLIL::SigSpec Allseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1336 RTLIL::SigSpec Initstate (RTLIL::IdString name, const std::string &src = "");
1337
1338 #ifdef WITH_PYTHON
1339 static std::map<unsigned int, RTLIL::Module*> *get_all_modules(void);
1340 #endif
1341 };
1342
1343 struct RTLIL::Wire : public RTLIL::AttrObject
1344 {
1345 unsigned int hashidx_;
1346 unsigned int hash() const { return hashidx_; }
1347
1348 protected:
1349 // use module->addWire() and module->remove() to create or destroy wires
1350 friend struct RTLIL::Module;
1351 Wire();
1352 ~Wire();
1353
1354 public:
1355 // do not simply copy wires
1356 Wire(RTLIL::Wire &other) = delete;
1357 void operator=(RTLIL::Wire &other) = delete;
1358
1359 RTLIL::Module *module;
1360 RTLIL::IdString name;
1361 int width, start_offset, port_id;
1362 bool port_input, port_output, upto;
1363
1364 #ifdef WITH_PYTHON
1365 static std::map<unsigned int, RTLIL::Wire*> *get_all_wires(void);
1366 #endif
1367 };
1368
1369 struct RTLIL::Memory : public RTLIL::AttrObject
1370 {
1371 unsigned int hashidx_;
1372 unsigned int hash() const { return hashidx_; }
1373
1374 Memory();
1375
1376 RTLIL::IdString name;
1377 int width, start_offset, size;
1378 #ifdef WITH_PYTHON
1379 ~Memory();
1380 static std::map<unsigned int, RTLIL::Memory*> *get_all_memorys(void);
1381 #endif
1382 };
1383
1384 struct RTLIL::Cell : public RTLIL::AttrObject
1385 {
1386 unsigned int hashidx_;
1387 unsigned int hash() const { return hashidx_; }
1388
1389 protected:
1390 // use module->addCell() and module->remove() to create or destroy cells
1391 friend struct RTLIL::Module;
1392 Cell();
1393 ~Cell();
1394
1395 public:
1396 // do not simply copy cells
1397 Cell(RTLIL::Cell &other) = delete;
1398 void operator=(RTLIL::Cell &other) = delete;
1399
1400 RTLIL::Module *module;
1401 RTLIL::IdString name;
1402 RTLIL::IdString type;
1403 dict<RTLIL::IdString, RTLIL::SigSpec> connections_;
1404 dict<RTLIL::IdString, RTLIL::Const> parameters;
1405
1406 // access cell ports
1407 bool hasPort(RTLIL::IdString portname) const;
1408 void unsetPort(RTLIL::IdString portname);
1409 void setPort(RTLIL::IdString portname, RTLIL::SigSpec signal);
1410 const RTLIL::SigSpec &getPort(RTLIL::IdString portname) const;
1411 const dict<RTLIL::IdString, RTLIL::SigSpec> &connections() const;
1412
1413 // information about cell ports
1414 bool known() const;
1415 bool input(RTLIL::IdString portname) const;
1416 bool output(RTLIL::IdString portname) const;
1417
1418 // access cell parameters
1419 bool hasParam(RTLIL::IdString paramname) const;
1420 void unsetParam(RTLIL::IdString paramname);
1421 void setParam(RTLIL::IdString paramname, RTLIL::Const value);
1422 const RTLIL::Const &getParam(RTLIL::IdString paramname) const;
1423
1424 void sort();
1425 void check();
1426 void fixup_parameters(bool set_a_signed = false, bool set_b_signed = false);
1427
1428 bool has_keep_attr() const {
1429 return get_bool_attribute(ID::keep) || (module && module->design && module->design->module(type) &&
1430 module->design->module(type)->get_bool_attribute(ID::keep));
1431 }
1432
1433 template<typename T> void rewrite_sigspecs(T &functor);
1434 template<typename T> void rewrite_sigspecs2(T &functor);
1435
1436 #ifdef WITH_PYTHON
1437 static std::map<unsigned int, RTLIL::Cell*> *get_all_cells(void);
1438 #endif
1439 };
1440
1441 struct RTLIL::CaseRule : public RTLIL::AttrObject
1442 {
1443 std::vector<RTLIL::SigSpec> compare;
1444 std::vector<RTLIL::SigSig> actions;
1445 std::vector<RTLIL::SwitchRule*> switches;
1446
1447 ~CaseRule();
1448 void optimize();
1449
1450 bool empty() const;
1451
1452 template<typename T> void rewrite_sigspecs(T &functor);
1453 template<typename T> void rewrite_sigspecs2(T &functor);
1454 RTLIL::CaseRule *clone() const;
1455 };
1456
1457 struct RTLIL::SwitchRule : public RTLIL::AttrObject
1458 {
1459 RTLIL::SigSpec signal;
1460 std::vector<RTLIL::CaseRule*> cases;
1461
1462 ~SwitchRule();
1463
1464 bool empty() const;
1465
1466 template<typename T> void rewrite_sigspecs(T &functor);
1467 template<typename T> void rewrite_sigspecs2(T &functor);
1468 RTLIL::SwitchRule *clone() const;
1469 };
1470
1471 struct RTLIL::SyncRule
1472 {
1473 RTLIL::SyncType type;
1474 RTLIL::SigSpec signal;
1475 std::vector<RTLIL::SigSig> actions;
1476
1477 template<typename T> void rewrite_sigspecs(T &functor);
1478 template<typename T> void rewrite_sigspecs2(T &functor);
1479 RTLIL::SyncRule *clone() const;
1480 };
1481
1482 struct RTLIL::Process : public RTLIL::AttrObject
1483 {
1484 RTLIL::IdString name;
1485 RTLIL::CaseRule root_case;
1486 std::vector<RTLIL::SyncRule*> syncs;
1487
1488 ~Process();
1489
1490 template<typename T> void rewrite_sigspecs(T &functor);
1491 template<typename T> void rewrite_sigspecs2(T &functor);
1492 RTLIL::Process *clone() const;
1493 };
1494
1495
1496 inline RTLIL::SigBit::SigBit() : wire(NULL), data(RTLIL::State::S0) { }
1497 inline RTLIL::SigBit::SigBit(RTLIL::State bit) : wire(NULL), data(bit) { }
1498 inline RTLIL::SigBit::SigBit(bool bit) : wire(NULL), data(bit ? State::S1 : State::S0) { }
1499 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire) : wire(wire), offset(0) { log_assert(wire && wire->width == 1); }
1500 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire, int offset) : wire(wire), offset(offset) { log_assert(wire != nullptr); }
1501 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk) : wire(chunk.wire) { log_assert(chunk.width == 1); if (wire) offset = chunk.offset; else data = chunk.data[0]; }
1502 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk, int index) : wire(chunk.wire) { if (wire) offset = chunk.offset + index; else data = chunk.data[index]; }
1503
1504 inline bool RTLIL::SigBit::operator<(const RTLIL::SigBit &other) const {
1505 if (wire == other.wire)
1506 return wire ? (offset < other.offset) : (data < other.data);
1507 if (wire != nullptr && other.wire != nullptr)
1508 return wire->name < other.wire->name;
1509 return (wire != nullptr) < (other.wire != nullptr);
1510 }
1511
1512 inline bool RTLIL::SigBit::operator==(const RTLIL::SigBit &other) const {
1513 return (wire == other.wire) && (wire ? (offset == other.offset) : (data == other.data));
1514 }
1515
1516 inline bool RTLIL::SigBit::operator!=(const RTLIL::SigBit &other) const {
1517 return (wire != other.wire) || (wire ? (offset != other.offset) : (data != other.data));
1518 }
1519
1520 inline unsigned int RTLIL::SigBit::hash() const {
1521 if (wire)
1522 return mkhash_add(wire->name.hash(), offset);
1523 return data;
1524 }
1525
1526 inline RTLIL::SigBit &RTLIL::SigSpecIterator::operator*() const {
1527 return (*sig_p)[index];
1528 }
1529
1530 inline const RTLIL::SigBit &RTLIL::SigSpecConstIterator::operator*() const {
1531 return (*sig_p)[index];
1532 }
1533
1534 inline RTLIL::SigBit::SigBit(const RTLIL::SigSpec &sig) {
1535 log_assert(sig.size() == 1 && sig.chunks().size() == 1);
1536 *this = SigBit(sig.chunks().front());
1537 }
1538
1539 template<typename T>
1540 void RTLIL::Module::rewrite_sigspecs(T &functor)
1541 {
1542 for (auto &it : cells_)
1543 it.second->rewrite_sigspecs(functor);
1544 for (auto &it : processes)
1545 it.second->rewrite_sigspecs(functor);
1546 for (auto &it : connections_) {
1547 functor(it.first);
1548 functor(it.second);
1549 }
1550 }
1551
1552 template<typename T>
1553 void RTLIL::Module::rewrite_sigspecs2(T &functor)
1554 {
1555 for (auto &it : cells_)
1556 it.second->rewrite_sigspecs2(functor);
1557 for (auto &it : processes)
1558 it.second->rewrite_sigspecs2(functor);
1559 for (auto &it : connections_) {
1560 functor(it.first, it.second);
1561 }
1562 }
1563
1564 template<typename T>
1565 void RTLIL::Cell::rewrite_sigspecs(T &functor) {
1566 for (auto &it : connections_)
1567 functor(it.second);
1568 }
1569
1570 template<typename T>
1571 void RTLIL::Cell::rewrite_sigspecs2(T &functor) {
1572 for (auto &it : connections_)
1573 functor(it.second);
1574 }
1575
1576 template<typename T>
1577 void RTLIL::CaseRule::rewrite_sigspecs(T &functor) {
1578 for (auto &it : compare)
1579 functor(it);
1580 for (auto &it : actions) {
1581 functor(it.first);
1582 functor(it.second);
1583 }
1584 for (auto it : switches)
1585 it->rewrite_sigspecs(functor);
1586 }
1587
1588 template<typename T>
1589 void RTLIL::CaseRule::rewrite_sigspecs2(T &functor) {
1590 for (auto &it : compare)
1591 functor(it);
1592 for (auto &it : actions) {
1593 functor(it.first, it.second);
1594 }
1595 for (auto it : switches)
1596 it->rewrite_sigspecs2(functor);
1597 }
1598
1599 template<typename T>
1600 void RTLIL::SwitchRule::rewrite_sigspecs(T &functor)
1601 {
1602 functor(signal);
1603 for (auto it : cases)
1604 it->rewrite_sigspecs(functor);
1605 }
1606
1607 template<typename T>
1608 void RTLIL::SwitchRule::rewrite_sigspecs2(T &functor)
1609 {
1610 functor(signal);
1611 for (auto it : cases)
1612 it->rewrite_sigspecs2(functor);
1613 }
1614
1615 template<typename T>
1616 void RTLIL::SyncRule::rewrite_sigspecs(T &functor)
1617 {
1618 functor(signal);
1619 for (auto &it : actions) {
1620 functor(it.first);
1621 functor(it.second);
1622 }
1623 }
1624
1625 template<typename T>
1626 void RTLIL::SyncRule::rewrite_sigspecs2(T &functor)
1627 {
1628 functor(signal);
1629 for (auto &it : actions) {
1630 functor(it.first, it.second);
1631 }
1632 }
1633
1634 template<typename T>
1635 void RTLIL::Process::rewrite_sigspecs(T &functor)
1636 {
1637 root_case.rewrite_sigspecs(functor);
1638 for (auto it : syncs)
1639 it->rewrite_sigspecs(functor);
1640 }
1641
1642 template<typename T>
1643 void RTLIL::Process::rewrite_sigspecs2(T &functor)
1644 {
1645 root_case.rewrite_sigspecs2(functor);
1646 for (auto it : syncs)
1647 it->rewrite_sigspecs2(functor);
1648 }
1649
1650 YOSYS_NAMESPACE_END
1651
1652 #endif