Revert "kernel: IdString:in() to use perfect forwarding"
[yosys.git] / kernel / rtlil.h
1 /* -*- c++ -*-
2 * yosys -- Yosys Open SYnthesis Suite
3 *
4 * Copyright (C) 2012 Clifford Wolf <clifford@clifford.at>
5 *
6 * Permission to use, copy, modify, and/or distribute this software for any
7 * purpose with or without fee is hereby granted, provided that the above
8 * copyright notice and this permission notice appear in all copies.
9 *
10 * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
11 * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
12 * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
13 * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
14 * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
15 * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
16 * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
17 *
18 */
19
20 #include "kernel/yosys.h"
21
22 #ifndef RTLIL_H
23 #define RTLIL_H
24
25 YOSYS_NAMESPACE_BEGIN
26
27 namespace RTLIL
28 {
29 enum State : unsigned char {
30 S0 = 0,
31 S1 = 1,
32 Sx = 2, // undefined value or conflict
33 Sz = 3, // high-impedance / not-connected
34 Sa = 4, // don't care (used only in cases)
35 Sm = 5 // marker (used internally by some passes)
36 };
37
38 enum SyncType : unsigned char {
39 ST0 = 0, // level sensitive: 0
40 ST1 = 1, // level sensitive: 1
41 STp = 2, // edge sensitive: posedge
42 STn = 3, // edge sensitive: negedge
43 STe = 4, // edge sensitive: both edges
44 STa = 5, // always active
45 STg = 6, // global clock
46 STi = 7 // init
47 };
48
49 enum ConstFlags : unsigned char {
50 CONST_FLAG_NONE = 0,
51 CONST_FLAG_STRING = 1,
52 CONST_FLAG_SIGNED = 2, // only used for parameters
53 CONST_FLAG_REAL = 4 // only used for parameters
54 };
55
56 struct Const;
57 struct AttrObject;
58 struct Selection;
59 struct Monitor;
60 struct Design;
61 struct Module;
62 struct Wire;
63 struct Memory;
64 struct Cell;
65 struct SigChunk;
66 struct SigBit;
67 struct SigSpecIterator;
68 struct SigSpecConstIterator;
69 struct SigSpec;
70 struct CaseRule;
71 struct SwitchRule;
72 struct SyncRule;
73 struct Process;
74
75 typedef std::pair<SigSpec, SigSpec> SigSig;
76
77 struct IdString
78 {
79 #undef YOSYS_XTRACE_GET_PUT
80 #undef YOSYS_SORT_ID_FREE_LIST
81 #undef YOSYS_USE_STICKY_IDS
82 #undef YOSYS_NO_IDS_REFCNT
83
84 // the global id string cache
85
86 static struct destruct_guard_t {
87 bool ok; // POD, will be initialized to zero
88 destruct_guard_t() { ok = true; }
89 ~destruct_guard_t() { ok = false; }
90 } destruct_guard;
91
92 static std::vector<char*> global_id_storage_;
93 static dict<char*, int, hash_cstr_ops> global_id_index_;
94 #ifndef YOSYS_NO_IDS_REFCNT
95 static std::vector<int> global_refcount_storage_;
96 static std::vector<int> global_free_idx_list_;
97 #endif
98
99 #ifdef YOSYS_USE_STICKY_IDS
100 static int last_created_idx_ptr_;
101 static int last_created_idx_[8];
102 #endif
103
104 static inline void xtrace_db_dump()
105 {
106 #ifdef YOSYS_XTRACE_GET_PUT
107 for (int idx = 0; idx < GetSize(global_id_storage_); idx++)
108 {
109 if (global_id_storage_.at(idx) == nullptr)
110 log("#X# DB-DUMP index %d: FREE\n", idx);
111 else
112 log("#X# DB-DUMP index %d: '%s' (ref %d)\n", idx, global_id_storage_.at(idx), global_refcount_storage_.at(idx));
113 }
114 #endif
115 }
116
117 static inline void checkpoint()
118 {
119 #ifdef YOSYS_USE_STICKY_IDS
120 last_created_idx_ptr_ = 0;
121 for (int i = 0; i < 8; i++) {
122 if (last_created_idx_[i])
123 put_reference(last_created_idx_[i]);
124 last_created_idx_[i] = 0;
125 }
126 #endif
127 #ifdef YOSYS_SORT_ID_FREE_LIST
128 std::sort(global_free_idx_list_.begin(), global_free_idx_list_.end(), std::greater<int>());
129 #endif
130 }
131
132 static inline int get_reference(int idx)
133 {
134 if (idx) {
135 #ifndef YOSYS_NO_IDS_REFCNT
136 global_refcount_storage_[idx]++;
137 #endif
138 #ifdef YOSYS_XTRACE_GET_PUT
139 if (yosys_xtrace)
140 log("#X# GET-BY-INDEX '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
141 #endif
142 }
143 return idx;
144 }
145
146 static int get_reference(const char *p)
147 {
148 log_assert(destruct_guard.ok);
149
150 if (!p[0])
151 return 0;
152
153 log_assert(p[0] == '$' || p[0] == '\\');
154 log_assert(p[1] != 0);
155
156 auto it = global_id_index_.find((char*)p);
157 if (it != global_id_index_.end()) {
158 #ifndef YOSYS_NO_IDS_REFCNT
159 global_refcount_storage_.at(it->second)++;
160 #endif
161 #ifdef YOSYS_XTRACE_GET_PUT
162 if (yosys_xtrace)
163 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(it->second), it->second, global_refcount_storage_.at(it->second));
164 #endif
165 return it->second;
166 }
167
168 #ifndef YOSYS_NO_IDS_REFCNT
169 if (global_free_idx_list_.empty()) {
170 if (global_id_storage_.empty()) {
171 global_refcount_storage_.push_back(0);
172 global_id_storage_.push_back((char*)"");
173 global_id_index_[global_id_storage_.back()] = 0;
174 }
175 log_assert(global_id_storage_.size() < 0x40000000);
176 global_free_idx_list_.push_back(global_id_storage_.size());
177 global_id_storage_.push_back(nullptr);
178 global_refcount_storage_.push_back(0);
179 }
180
181 int idx = global_free_idx_list_.back();
182 global_free_idx_list_.pop_back();
183 global_id_storage_.at(idx) = strdup(p);
184 global_id_index_[global_id_storage_.at(idx)] = idx;
185 global_refcount_storage_.at(idx)++;
186 #else
187 if (global_id_storage_.empty()) {
188 global_id_storage_.push_back((char*)"");
189 global_id_index_[global_id_storage_.back()] = 0;
190 }
191 int idx = global_id_storage_.size();
192 global_id_storage_.push_back(strdup(p));
193 global_id_index_[global_id_storage_.back()] = idx;
194 #endif
195
196 if (yosys_xtrace) {
197 log("#X# New IdString '%s' with index %d.\n", p, idx);
198 log_backtrace("-X- ", yosys_xtrace-1);
199 }
200
201 #ifdef YOSYS_XTRACE_GET_PUT
202 if (yosys_xtrace)
203 log("#X# GET-BY-NAME '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
204 #endif
205
206 #ifdef YOSYS_USE_STICKY_IDS
207 // Avoid Create->Delete->Create pattern
208 if (last_created_idx_[last_created_idx_ptr_])
209 put_reference(last_created_idx_[last_created_idx_ptr_]);
210 last_created_idx_[last_created_idx_ptr_] = idx;
211 get_reference(last_created_idx_[last_created_idx_ptr_]);
212 last_created_idx_ptr_ = (last_created_idx_ptr_ + 1) & 7;
213 #endif
214
215 return idx;
216 }
217
218 #ifndef YOSYS_NO_IDS_REFCNT
219 static inline void put_reference(int idx)
220 {
221 // put_reference() may be called from destructors after the destructor of
222 // global_refcount_storage_ has been run. in this case we simply do nothing.
223 if (!destruct_guard.ok || !idx)
224 return;
225
226 #ifdef YOSYS_XTRACE_GET_PUT
227 if (yosys_xtrace) {
228 log("#X# PUT '%s' (index %d, refcount %d)\n", global_id_storage_.at(idx), idx, global_refcount_storage_.at(idx));
229 }
230 #endif
231
232 int &refcount = global_refcount_storage_[idx];
233
234 if (--refcount > 0)
235 return;
236
237 log_assert(refcount == 0);
238 free_reference(idx);
239 }
240 static inline void free_reference(int idx)
241 {
242 if (yosys_xtrace) {
243 log("#X# Removed IdString '%s' with index %d.\n", global_id_storage_.at(idx), idx);
244 log_backtrace("-X- ", yosys_xtrace-1);
245 }
246
247 global_id_index_.erase(global_id_storage_.at(idx));
248 free(global_id_storage_.at(idx));
249 global_id_storage_.at(idx) = nullptr;
250 global_free_idx_list_.push_back(idx);
251 }
252 #else
253 static inline void put_reference(int) { }
254 #endif
255
256 // the actual IdString object is just is a single int
257
258 int index_;
259
260 inline IdString() : index_(0) { }
261 inline IdString(const char *str) : index_(get_reference(str)) { }
262 inline IdString(const IdString &str) : index_(get_reference(str.index_)) { }
263 inline IdString(IdString &&str) : index_(str.index_) { str.index_ = 0; }
264 inline IdString(const std::string &str) : index_(get_reference(str.c_str())) { }
265 inline ~IdString() { put_reference(index_); }
266
267 inline void operator=(const IdString &rhs) {
268 put_reference(index_);
269 index_ = get_reference(rhs.index_);
270 }
271
272 inline void operator=(const char *rhs) {
273 IdString id(rhs);
274 *this = id;
275 }
276
277 inline void operator=(const std::string &rhs) {
278 IdString id(rhs);
279 *this = id;
280 }
281
282 inline const char *c_str() const {
283 return global_id_storage_.at(index_);
284 }
285
286 inline std::string str() const {
287 return std::string(global_id_storage_.at(index_));
288 }
289
290 inline bool operator<(const IdString &rhs) const {
291 return index_ < rhs.index_;
292 }
293
294 inline bool operator==(const IdString &rhs) const { return index_ == rhs.index_; }
295 inline bool operator!=(const IdString &rhs) const { return index_ != rhs.index_; }
296
297 // The methods below are just convenience functions for better compatibility with std::string.
298
299 bool operator==(const std::string &rhs) const { return str() == rhs; }
300 bool operator!=(const std::string &rhs) const { return str() != rhs; }
301
302 bool operator==(const char *rhs) const { return strcmp(c_str(), rhs) == 0; }
303 bool operator!=(const char *rhs) const { return strcmp(c_str(), rhs) != 0; }
304
305 char operator[](size_t i) const {
306 const char *p = c_str();
307 for (; i != 0; i--, p++)
308 log_assert(*p != 0);
309 return *p;
310 }
311
312 std::string substr(size_t pos = 0, size_t len = std::string::npos) const {
313 if (len == std::string::npos || len >= strlen(c_str() + pos))
314 return std::string(c_str() + pos);
315 else
316 return std::string(c_str() + pos, len);
317 }
318
319 int compare(size_t pos, size_t len, const char* s) const {
320 return strncmp(c_str()+pos, s, len);
321 }
322
323 bool begins_with(const char* prefix) const {
324 size_t len = strlen(prefix);
325 if (size() < len) return false;
326 return compare(0, len, prefix) == 0;
327 }
328
329 bool ends_with(const char* suffix) const {
330 size_t len = strlen(suffix);
331 if (size() < len) return false;
332 return compare(size()-len, len, suffix) == 0;
333 }
334
335 size_t size() const {
336 return strlen(c_str());
337 }
338
339 bool empty() const {
340 return c_str()[0] == 0;
341 }
342
343 void clear() {
344 *this = IdString();
345 }
346
347 unsigned int hash() const {
348 return index_;
349 }
350
351 // The following is a helper key_compare class. Instead of for example std::set<Cell*>
352 // use std::set<Cell*, IdString::compare_ptr_by_name<Cell>> if the order of cells in the
353 // set has an influence on the algorithm.
354
355 template<typename T> struct compare_ptr_by_name {
356 bool operator()(const T *a, const T *b) const {
357 return (a == nullptr || b == nullptr) ? (a < b) : (a->name < b->name);
358 }
359 };
360
361 // often one needs to check if a given IdString is part of a list (for example a list
362 // of cell types). the following functions helps with that.
363
364 template<typename T, typename... Args>
365 bool in(T first, Args... rest) const {
366 return in(first) || in(rest...);
367 }
368
369 bool in(IdString rhs) const { return *this == rhs; }
370 bool in(const char *rhs) const { return *this == rhs; }
371 bool in(const std::string &rhs) const { return *this == rhs; }
372 bool in(const pool<IdString> &rhs) const { return rhs.count(*this) != 0; }
373 };
374
375 namespace ID {
376 #define X(_id) extern IdString _id;
377 #include "constids.inc"
378 #undef X
379 };
380
381 extern dict<std::string, std::string> constpad;
382
383 static inline std::string escape_id(const std::string &str) {
384 if (str.size() > 0 && str[0] != '\\' && str[0] != '$')
385 return "\\" + str;
386 return str;
387 }
388
389 static inline std::string unescape_id(const std::string &str) {
390 if (str.size() < 2)
391 return str;
392 if (str[0] != '\\')
393 return str;
394 if (str[1] == '$' || str[1] == '\\')
395 return str;
396 if (str[1] >= '0' && str[1] <= '9')
397 return str;
398 return str.substr(1);
399 }
400
401 static inline std::string unescape_id(RTLIL::IdString str) {
402 return unescape_id(str.str());
403 }
404
405 static inline const char *id2cstr(RTLIL::IdString str) {
406 return log_id(str);
407 }
408
409 template <typename T> struct sort_by_name_id {
410 bool operator()(T *a, T *b) const {
411 return a->name < b->name;
412 }
413 };
414
415 template <typename T> struct sort_by_name_str {
416 bool operator()(T *a, T *b) const {
417 return strcmp(a->name.c_str(), b->name.c_str()) < 0;
418 }
419 };
420
421 struct sort_by_id_str {
422 bool operator()(RTLIL::IdString a, RTLIL::IdString b) const {
423 return strcmp(a.c_str(), b.c_str()) < 0;
424 }
425 };
426
427 // see calc.cc for the implementation of this functions
428 RTLIL::Const const_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
429 RTLIL::Const const_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
430 RTLIL::Const const_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
431 RTLIL::Const const_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
432 RTLIL::Const const_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
433
434 RTLIL::Const const_reduce_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
435 RTLIL::Const const_reduce_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
436 RTLIL::Const const_reduce_xor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
437 RTLIL::Const const_reduce_xnor (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
438 RTLIL::Const const_reduce_bool (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
439
440 RTLIL::Const const_logic_not (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
441 RTLIL::Const const_logic_and (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
442 RTLIL::Const const_logic_or (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
443
444 RTLIL::Const const_shl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
445 RTLIL::Const const_shr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
446 RTLIL::Const const_sshl (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
447 RTLIL::Const const_sshr (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
448 RTLIL::Const const_shift (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
449 RTLIL::Const const_shiftx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
450
451 RTLIL::Const const_lt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
452 RTLIL::Const const_le (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
453 RTLIL::Const const_eq (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
454 RTLIL::Const const_ne (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
455 RTLIL::Const const_eqx (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
456 RTLIL::Const const_nex (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
457 RTLIL::Const const_ge (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
458 RTLIL::Const const_gt (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
459
460 RTLIL::Const const_add (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
461 RTLIL::Const const_sub (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
462 RTLIL::Const const_mul (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
463 RTLIL::Const const_div (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
464 RTLIL::Const const_mod (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
465 RTLIL::Const const_pow (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
466
467 RTLIL::Const const_pos (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
468 RTLIL::Const const_neg (const RTLIL::Const &arg1, const RTLIL::Const &arg2, bool signed1, bool signed2, int result_len);
469
470
471 // This iterator-range-pair is used for Design::modules(), Module::wires() and Module::cells().
472 // It maintains a reference counter that is used to make sure that the container is not modified while being iterated over.
473
474 template<typename T>
475 struct ObjIterator {
476 using iterator_category = std::forward_iterator_tag;
477 using value_type = T;
478 using difference_type = ptrdiff_t;
479 using pointer = T*;
480 using reference = T&;
481 typename dict<RTLIL::IdString, T>::iterator it;
482 dict<RTLIL::IdString, T> *list_p;
483 int *refcount_p;
484
485 ObjIterator() : list_p(nullptr), refcount_p(nullptr) {
486 }
487
488 ObjIterator(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) {
489 if (list_p->empty()) {
490 this->list_p = nullptr;
491 this->refcount_p = nullptr;
492 } else {
493 it = list_p->begin();
494 (*refcount_p)++;
495 }
496 }
497
498 ObjIterator(const RTLIL::ObjIterator<T> &other) {
499 it = other.it;
500 list_p = other.list_p;
501 refcount_p = other.refcount_p;
502 if (refcount_p)
503 (*refcount_p)++;
504 }
505
506 ObjIterator &operator=(const RTLIL::ObjIterator<T> &other) {
507 if (refcount_p)
508 (*refcount_p)--;
509 it = other.it;
510 list_p = other.list_p;
511 refcount_p = other.refcount_p;
512 if (refcount_p)
513 (*refcount_p)++;
514 return *this;
515 }
516
517 ~ObjIterator() {
518 if (refcount_p)
519 (*refcount_p)--;
520 }
521
522 inline T operator*() const {
523 log_assert(list_p != nullptr);
524 return it->second;
525 }
526
527 inline bool operator!=(const RTLIL::ObjIterator<T> &other) const {
528 if (list_p == nullptr || other.list_p == nullptr)
529 return list_p != other.list_p;
530 return it != other.it;
531 }
532
533
534 inline bool operator==(const RTLIL::ObjIterator<T> &other) const {
535 return !(*this != other);
536 }
537
538 inline ObjIterator<T>& operator++() {
539 log_assert(list_p != nullptr);
540 if (++it == list_p->end()) {
541 (*refcount_p)--;
542 list_p = nullptr;
543 refcount_p = nullptr;
544 }
545 return *this;
546 }
547
548 inline const ObjIterator<T> operator++(int) {
549 ObjIterator<T> result(*this);
550 ++(*this);
551 return result;
552 }
553 };
554
555 template<typename T>
556 struct ObjRange
557 {
558 dict<RTLIL::IdString, T> *list_p;
559 int *refcount_p;
560
561 ObjRange(decltype(list_p) list_p, int *refcount_p) : list_p(list_p), refcount_p(refcount_p) { }
562 RTLIL::ObjIterator<T> begin() { return RTLIL::ObjIterator<T>(list_p, refcount_p); }
563 RTLIL::ObjIterator<T> end() { return RTLIL::ObjIterator<T>(); }
564
565 size_t size() const {
566 return list_p->size();
567 }
568
569 operator pool<T>() const {
570 pool<T> result;
571 for (auto &it : *list_p)
572 result.insert(it.second);
573 return result;
574 }
575
576 operator std::vector<T>() const {
577 std::vector<T> result;
578 result.reserve(list_p->size());
579 for (auto &it : *list_p)
580 result.push_back(it.second);
581 return result;
582 }
583
584 pool<T> to_pool() const { return *this; }
585 std::vector<T> to_vector() const { return *this; }
586 };
587 };
588
589 struct RTLIL::Const
590 {
591 int flags;
592 std::vector<RTLIL::State> bits;
593
594 Const();
595 Const(std::string str);
596 Const(int val, int width = 32);
597 Const(RTLIL::State bit, int width = 1);
598 Const(const std::vector<RTLIL::State> &bits) : bits(bits) { flags = CONST_FLAG_NONE; }
599 Const(const std::vector<bool> &bits);
600 Const(const RTLIL::Const &c);
601 RTLIL::Const &operator =(const RTLIL::Const &other) = default;
602
603 bool operator <(const RTLIL::Const &other) const;
604 bool operator ==(const RTLIL::Const &other) const;
605 bool operator !=(const RTLIL::Const &other) const;
606
607 bool as_bool() const;
608 int as_int(bool is_signed = false) const;
609 std::string as_string() const;
610 static Const from_string(const std::string &str);
611
612 std::string decode_string() const;
613
614 inline int size() const { return bits.size(); }
615 inline bool empty() const { return bits.empty(); }
616 inline RTLIL::State &operator[](int index) { return bits.at(index); }
617 inline const RTLIL::State &operator[](int index) const { return bits.at(index); }
618 inline decltype(bits)::iterator begin() { return bits.begin(); }
619 inline decltype(bits)::iterator end() { return bits.end(); }
620
621 bool is_fully_zero() const;
622 bool is_fully_ones() const;
623 bool is_fully_def() const;
624 bool is_fully_undef() const;
625
626 inline RTLIL::Const extract(int offset, int len = 1, RTLIL::State padding = RTLIL::State::S0) const {
627 RTLIL::Const ret;
628 ret.bits.reserve(len);
629 for (int i = offset; i < offset + len; i++)
630 ret.bits.push_back(i < GetSize(bits) ? bits[i] : padding);
631 return ret;
632 }
633
634 void extu(int width) {
635 bits.resize(width, RTLIL::State::S0);
636 }
637
638 void exts(int width) {
639 bits.resize(width, bits.empty() ? RTLIL::State::Sx : bits.back());
640 }
641
642 inline unsigned int hash() const {
643 unsigned int h = mkhash_init;
644 for (auto b : bits)
645 mkhash(h, b);
646 return h;
647 }
648 };
649
650 struct RTLIL::AttrObject
651 {
652 dict<RTLIL::IdString, RTLIL::Const> attributes;
653
654 void set_bool_attribute(RTLIL::IdString id, bool value=true);
655 bool get_bool_attribute(RTLIL::IdString id) const;
656
657 bool get_blackbox_attribute(bool ignore_wb=false) const {
658 return get_bool_attribute(ID::blackbox) || (!ignore_wb && get_bool_attribute(ID::whitebox));
659 }
660
661 void set_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
662 void add_strpool_attribute(RTLIL::IdString id, const pool<string> &data);
663 pool<string> get_strpool_attribute(RTLIL::IdString id) const;
664
665 void set_src_attribute(const std::string &src);
666 std::string get_src_attribute() const;
667 };
668
669 struct RTLIL::SigChunk
670 {
671 RTLIL::Wire *wire;
672 std::vector<RTLIL::State> data; // only used if wire == NULL, LSB at index 0
673 int width, offset;
674
675 SigChunk();
676 SigChunk(const RTLIL::Const &value);
677 SigChunk(RTLIL::Wire *wire);
678 SigChunk(RTLIL::Wire *wire, int offset, int width = 1);
679 SigChunk(const std::string &str);
680 SigChunk(int val, int width = 32);
681 SigChunk(RTLIL::State bit, int width = 1);
682 SigChunk(const RTLIL::SigBit &bit);
683 SigChunk(const RTLIL::SigChunk &sigchunk);
684 RTLIL::SigChunk &operator =(const RTLIL::SigChunk &other) = default;
685
686 RTLIL::SigChunk extract(int offset, int length) const;
687 inline int size() const { return width; }
688
689 bool operator <(const RTLIL::SigChunk &other) const;
690 bool operator ==(const RTLIL::SigChunk &other) const;
691 bool operator !=(const RTLIL::SigChunk &other) const;
692 };
693
694 struct RTLIL::SigBit
695 {
696 RTLIL::Wire *wire;
697 union {
698 RTLIL::State data; // used if wire == NULL
699 int offset; // used if wire != NULL
700 };
701
702 SigBit();
703 SigBit(RTLIL::State bit);
704 SigBit(bool bit);
705 SigBit(RTLIL::Wire *wire);
706 SigBit(RTLIL::Wire *wire, int offset);
707 SigBit(const RTLIL::SigChunk &chunk);
708 SigBit(const RTLIL::SigChunk &chunk, int index);
709 SigBit(const RTLIL::SigSpec &sig);
710 SigBit(const RTLIL::SigBit &sigbit);
711 RTLIL::SigBit &operator =(const RTLIL::SigBit &other) = default;
712
713 bool operator <(const RTLIL::SigBit &other) const;
714 bool operator ==(const RTLIL::SigBit &other) const;
715 bool operator !=(const RTLIL::SigBit &other) const;
716 unsigned int hash() const;
717 };
718
719 struct RTLIL::SigSpecIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
720 {
721 RTLIL::SigSpec *sig_p;
722 int index;
723
724 inline RTLIL::SigBit &operator*() const;
725 inline bool operator!=(const RTLIL::SigSpecIterator &other) const { return index != other.index; }
726 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
727 inline void operator++() { index++; }
728 };
729
730 struct RTLIL::SigSpecConstIterator : public std::iterator<std::input_iterator_tag, RTLIL::SigSpec>
731 {
732 const RTLIL::SigSpec *sig_p;
733 int index;
734
735 inline const RTLIL::SigBit &operator*() const;
736 inline bool operator!=(const RTLIL::SigSpecConstIterator &other) const { return index != other.index; }
737 inline bool operator==(const RTLIL::SigSpecIterator &other) const { return index == other.index; }
738 inline void operator++() { index++; }
739 };
740
741 struct RTLIL::SigSpec
742 {
743 private:
744 int width_;
745 unsigned long hash_;
746 std::vector<RTLIL::SigChunk> chunks_; // LSB at index 0
747 std::vector<RTLIL::SigBit> bits_; // LSB at index 0
748
749 void pack() const;
750 void unpack() const;
751 void updhash() const;
752
753 inline bool packed() const {
754 return bits_.empty();
755 }
756
757 inline void inline_unpack() const {
758 if (!chunks_.empty())
759 unpack();
760 }
761
762 // Only used by Module::remove(const pool<Wire*> &wires)
763 // but cannot be more specific as it isn't yet declared
764 friend struct RTLIL::Module;
765
766 public:
767 SigSpec();
768 SigSpec(const RTLIL::SigSpec &other);
769 SigSpec(std::initializer_list<RTLIL::SigSpec> parts);
770 RTLIL::SigSpec &operator=(const RTLIL::SigSpec &other);
771
772 SigSpec(const RTLIL::Const &value);
773 SigSpec(const RTLIL::SigChunk &chunk);
774 SigSpec(RTLIL::Wire *wire);
775 SigSpec(RTLIL::Wire *wire, int offset, int width = 1);
776 SigSpec(const std::string &str);
777 SigSpec(int val, int width = 32);
778 SigSpec(RTLIL::State bit, int width = 1);
779 SigSpec(const RTLIL::SigBit &bit, int width = 1);
780 SigSpec(const std::vector<RTLIL::SigChunk> &chunks);
781 SigSpec(const std::vector<RTLIL::SigBit> &bits);
782 SigSpec(const pool<RTLIL::SigBit> &bits);
783 SigSpec(const std::set<RTLIL::SigBit> &bits);
784 SigSpec(bool bit);
785
786 SigSpec(RTLIL::SigSpec &&other) {
787 width_ = other.width_;
788 hash_ = other.hash_;
789 chunks_ = std::move(other.chunks_);
790 bits_ = std::move(other.bits_);
791 }
792
793 const RTLIL::SigSpec &operator=(RTLIL::SigSpec &&other) {
794 width_ = other.width_;
795 hash_ = other.hash_;
796 chunks_ = std::move(other.chunks_);
797 bits_ = std::move(other.bits_);
798 return *this;
799 }
800
801 size_t get_hash() const {
802 if (!hash_) hash();
803 return hash_;
804 }
805
806 inline const std::vector<RTLIL::SigChunk> &chunks() const { pack(); return chunks_; }
807 inline const std::vector<RTLIL::SigBit> &bits() const { inline_unpack(); return bits_; }
808
809 inline int size() const { return width_; }
810 inline bool empty() const { return width_ == 0; }
811
812 inline RTLIL::SigBit &operator[](int index) { inline_unpack(); return bits_.at(index); }
813 inline const RTLIL::SigBit &operator[](int index) const { inline_unpack(); return bits_.at(index); }
814
815 inline RTLIL::SigSpecIterator begin() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = 0; return it; }
816 inline RTLIL::SigSpecIterator end() { RTLIL::SigSpecIterator it; it.sig_p = this; it.index = width_; return it; }
817
818 inline RTLIL::SigSpecConstIterator begin() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = 0; return it; }
819 inline RTLIL::SigSpecConstIterator end() const { RTLIL::SigSpecConstIterator it; it.sig_p = this; it.index = width_; return it; }
820
821 void sort();
822 void sort_and_unify();
823
824 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with);
825 void replace(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec &with, RTLIL::SigSpec *other) const;
826
827 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules);
828 void replace(const dict<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
829
830 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules);
831 void replace(const std::map<RTLIL::SigBit, RTLIL::SigBit> &rules, RTLIL::SigSpec *other) const;
832
833 void replace(int offset, const RTLIL::SigSpec &with);
834
835 void remove(const RTLIL::SigSpec &pattern);
836 void remove(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other) const;
837 void remove2(const RTLIL::SigSpec &pattern, RTLIL::SigSpec *other);
838
839 void remove(const pool<RTLIL::SigBit> &pattern);
840 void remove(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other) const;
841 void remove2(const pool<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
842 void remove2(const std::set<RTLIL::SigBit> &pattern, RTLIL::SigSpec *other);
843
844 void remove(int offset, int length = 1);
845 void remove_const();
846
847 RTLIL::SigSpec extract(const RTLIL::SigSpec &pattern, const RTLIL::SigSpec *other = NULL) const;
848 RTLIL::SigSpec extract(const pool<RTLIL::SigBit> &pattern, const RTLIL::SigSpec *other = NULL) const;
849 RTLIL::SigSpec extract(int offset, int length = 1) const;
850 RTLIL::SigSpec extract_end(int offset) const { return extract(offset, width_ - offset); }
851
852 void append(const RTLIL::SigSpec &signal);
853 inline void append(Wire *wire) { append(RTLIL::SigSpec(wire)); }
854 inline void append(const RTLIL::SigChunk &chunk) { append(RTLIL::SigSpec(chunk)); }
855 inline void append(const RTLIL::Const &const_) { append(RTLIL::SigSpec(const_)); }
856
857 void append(const RTLIL::SigBit &bit);
858 inline void append(RTLIL::State state) { append(RTLIL::SigBit(state)); }
859 inline void append(bool bool_) { append(RTLIL::SigBit(bool_)); }
860
861 void extend_u0(int width, bool is_signed = false);
862
863 RTLIL::SigSpec repeat(int num) const;
864
865 void reverse() { inline_unpack(); std::reverse(bits_.begin(), bits_.end()); }
866
867 bool operator <(const RTLIL::SigSpec &other) const;
868 bool operator ==(const RTLIL::SigSpec &other) const;
869 inline bool operator !=(const RTLIL::SigSpec &other) const { return !(*this == other); }
870
871 bool is_wire() const;
872 bool is_chunk() const;
873 inline bool is_bit() const { return width_ == 1; }
874
875 bool is_fully_const() const;
876 bool is_fully_zero() const;
877 bool is_fully_ones() const;
878 bool is_fully_def() const;
879 bool is_fully_undef() const;
880 bool has_const() const;
881 bool has_marked_bits() const;
882
883 bool as_bool() const;
884 int as_int(bool is_signed = false) const;
885 std::string as_string() const;
886 RTLIL::Const as_const() const;
887 RTLIL::Wire *as_wire() const;
888 RTLIL::SigChunk as_chunk() const;
889 RTLIL::SigBit as_bit() const;
890
891 bool match(const char* pattern) const;
892
893 std::set<RTLIL::SigBit> to_sigbit_set() const;
894 pool<RTLIL::SigBit> to_sigbit_pool() const;
895 std::vector<RTLIL::SigBit> to_sigbit_vector() const;
896 std::map<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_map(const RTLIL::SigSpec &other) const;
897 dict<RTLIL::SigBit, RTLIL::SigBit> to_sigbit_dict(const RTLIL::SigSpec &other) const;
898
899 static bool parse(RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
900 static bool parse_sel(RTLIL::SigSpec &sig, RTLIL::Design *design, RTLIL::Module *module, std::string str);
901 static bool parse_rhs(const RTLIL::SigSpec &lhs, RTLIL::SigSpec &sig, RTLIL::Module *module, std::string str);
902
903 operator std::vector<RTLIL::SigChunk>() const { return chunks(); }
904 operator std::vector<RTLIL::SigBit>() const { return bits(); }
905 const RTLIL::SigBit &at(int offset, const RTLIL::SigBit &defval) { return offset < width_ ? (*this)[offset] : defval; }
906
907 unsigned int hash() const { if (!hash_) updhash(); return hash_; };
908
909 #ifndef NDEBUG
910 void check() const;
911 #else
912 void check() const { }
913 #endif
914 };
915
916 struct RTLIL::Selection
917 {
918 bool full_selection;
919 pool<RTLIL::IdString> selected_modules;
920 dict<RTLIL::IdString, pool<RTLIL::IdString>> selected_members;
921
922 Selection(bool full = true) : full_selection(full) { }
923
924 bool selected_module(RTLIL::IdString mod_name) const;
925 bool selected_whole_module(RTLIL::IdString mod_name) const;
926 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
927 void optimize(RTLIL::Design *design);
928
929 template<typename T1> void select(T1 *module) {
930 if (!full_selection && selected_modules.count(module->name) == 0) {
931 selected_modules.insert(module->name);
932 selected_members.erase(module->name);
933 }
934 }
935
936 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
937 if (!full_selection && selected_modules.count(module->name) == 0)
938 selected_members[module->name].insert(member->name);
939 }
940
941 bool empty() const {
942 return !full_selection && selected_modules.empty() && selected_members.empty();
943 }
944 };
945
946 struct RTLIL::Monitor
947 {
948 unsigned int hashidx_;
949 unsigned int hash() const { return hashidx_; }
950
951 Monitor() {
952 static unsigned int hashidx_count = 123456789;
953 hashidx_count = mkhash_xorshift(hashidx_count);
954 hashidx_ = hashidx_count;
955 }
956
957 virtual ~Monitor() { }
958 virtual void notify_module_add(RTLIL::Module*) { }
959 virtual void notify_module_del(RTLIL::Module*) { }
960 virtual void notify_connect(RTLIL::Cell*, const RTLIL::IdString&, const RTLIL::SigSpec&, const RTLIL::SigSpec&) { }
961 virtual void notify_connect(RTLIL::Module*, const RTLIL::SigSig&) { }
962 virtual void notify_connect(RTLIL::Module*, const std::vector<RTLIL::SigSig>&) { }
963 virtual void notify_blackout(RTLIL::Module*) { }
964 };
965
966 // Forward declaration; defined in preproc.h.
967 struct define_map_t;
968
969 struct RTLIL::Design
970 {
971 unsigned int hashidx_;
972 unsigned int hash() const { return hashidx_; }
973
974 pool<RTLIL::Monitor*> monitors;
975 dict<std::string, std::string> scratchpad;
976
977 int refcount_modules_;
978 dict<RTLIL::IdString, RTLIL::Module*> modules_;
979 std::vector<AST::AstNode*> verilog_packages, verilog_globals;
980 std::unique_ptr<define_map_t> verilog_defines;
981
982 std::vector<RTLIL::Selection> selection_stack;
983 dict<RTLIL::IdString, RTLIL::Selection> selection_vars;
984 std::string selected_active_module;
985
986 Design();
987 ~Design();
988
989 RTLIL::ObjRange<RTLIL::Module*> modules();
990 RTLIL::Module *module(RTLIL::IdString name);
991 RTLIL::Module *top_module();
992
993 bool has(RTLIL::IdString id) const {
994 return modules_.count(id) != 0;
995 }
996
997 void add(RTLIL::Module *module);
998 RTLIL::Module *addModule(RTLIL::IdString name);
999 void remove(RTLIL::Module *module);
1000 void rename(RTLIL::Module *module, RTLIL::IdString new_name);
1001
1002 void scratchpad_unset(const std::string &varname);
1003
1004 void scratchpad_set_int(const std::string &varname, int value);
1005 void scratchpad_set_bool(const std::string &varname, bool value);
1006 void scratchpad_set_string(const std::string &varname, std::string value);
1007
1008 int scratchpad_get_int(const std::string &varname, int default_value = 0) const;
1009 bool scratchpad_get_bool(const std::string &varname, bool default_value = false) const;
1010 std::string scratchpad_get_string(const std::string &varname, const std::string &default_value = std::string()) const;
1011
1012 void sort();
1013 void check();
1014 void optimize();
1015
1016 bool selected_module(RTLIL::IdString mod_name) const;
1017 bool selected_whole_module(RTLIL::IdString mod_name) const;
1018 bool selected_member(RTLIL::IdString mod_name, RTLIL::IdString memb_name) const;
1019
1020 bool selected_module(RTLIL::Module *mod) const;
1021 bool selected_whole_module(RTLIL::Module *mod) const;
1022
1023 RTLIL::Selection &selection() {
1024 return selection_stack.back();
1025 }
1026
1027 const RTLIL::Selection &selection() const {
1028 return selection_stack.back();
1029 }
1030
1031 bool full_selection() const {
1032 return selection_stack.back().full_selection;
1033 }
1034
1035 template<typename T1> bool selected(T1 *module) const {
1036 return selected_module(module->name);
1037 }
1038
1039 template<typename T1, typename T2> bool selected(T1 *module, T2 *member) const {
1040 return selected_member(module->name, member->name);
1041 }
1042
1043 template<typename T1, typename T2> void select(T1 *module, T2 *member) {
1044 if (selection_stack.size() > 0) {
1045 RTLIL::Selection &sel = selection_stack.back();
1046 sel.select(module, member);
1047 }
1048 }
1049
1050
1051 std::vector<RTLIL::Module*> selected_modules() const;
1052 std::vector<RTLIL::Module*> selected_whole_modules() const;
1053 std::vector<RTLIL::Module*> selected_whole_modules_warn() const;
1054 #ifdef WITH_PYTHON
1055 static std::map<unsigned int, RTLIL::Design*> *get_all_designs(void);
1056 #endif
1057 };
1058
1059 struct RTLIL::Module : public RTLIL::AttrObject
1060 {
1061 unsigned int hashidx_;
1062 unsigned int hash() const { return hashidx_; }
1063
1064 protected:
1065 void add(RTLIL::Wire *wire);
1066 void add(RTLIL::Cell *cell);
1067
1068 public:
1069 RTLIL::Design *design;
1070 pool<RTLIL::Monitor*> monitors;
1071
1072 int refcount_wires_;
1073 int refcount_cells_;
1074
1075 dict<RTLIL::IdString, RTLIL::Wire*> wires_;
1076 dict<RTLIL::IdString, RTLIL::Cell*> cells_;
1077 std::vector<RTLIL::SigSig> connections_;
1078
1079 RTLIL::IdString name;
1080 pool<RTLIL::IdString> avail_parameters;
1081 dict<RTLIL::IdString, RTLIL::Memory*> memories;
1082 dict<RTLIL::IdString, RTLIL::Process*> processes;
1083
1084 Module();
1085 virtual ~Module();
1086 virtual RTLIL::IdString derive(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Const> &parameters, bool mayfail = false);
1087 virtual RTLIL::IdString derive(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Const> &parameters, const dict<RTLIL::IdString, RTLIL::Module*> &interfaces, const dict<RTLIL::IdString, RTLIL::IdString> &modports, bool mayfail = false);
1088 virtual size_t count_id(RTLIL::IdString id);
1089 virtual void reprocess_module(RTLIL::Design *design, const dict<RTLIL::IdString, RTLIL::Module *> &local_interfaces);
1090
1091 virtual void sort();
1092 virtual void check();
1093 virtual void optimize();
1094 virtual void makeblackbox();
1095
1096 void connect(const RTLIL::SigSig &conn);
1097 void connect(const RTLIL::SigSpec &lhs, const RTLIL::SigSpec &rhs);
1098 void new_connections(const std::vector<RTLIL::SigSig> &new_conn);
1099 const std::vector<RTLIL::SigSig> &connections() const;
1100
1101 std::vector<RTLIL::IdString> ports;
1102 void fixup_ports();
1103
1104 template<typename T> void rewrite_sigspecs(T &functor);
1105 template<typename T> void rewrite_sigspecs2(T &functor);
1106 void cloneInto(RTLIL::Module *new_mod) const;
1107 virtual RTLIL::Module *clone() const;
1108
1109 bool has_memories() const;
1110 bool has_processes() const;
1111
1112 bool has_memories_warn() const;
1113 bool has_processes_warn() const;
1114
1115 std::vector<RTLIL::Wire*> selected_wires() const;
1116 std::vector<RTLIL::Cell*> selected_cells() const;
1117
1118 template<typename T> bool selected(T *member) const {
1119 return design->selected_member(name, member->name);
1120 }
1121
1122 RTLIL::Wire* wire(RTLIL::IdString id) { return wires_.count(id) ? wires_.at(id) : nullptr; }
1123 RTLIL::Cell* cell(RTLIL::IdString id) { return cells_.count(id) ? cells_.at(id) : nullptr; }
1124
1125 RTLIL::ObjRange<RTLIL::Wire*> wires() { return RTLIL::ObjRange<RTLIL::Wire*>(&wires_, &refcount_wires_); }
1126 RTLIL::ObjRange<RTLIL::Cell*> cells() { return RTLIL::ObjRange<RTLIL::Cell*>(&cells_, &refcount_cells_); }
1127
1128 // Removing wires is expensive. If you have to remove wires, remove them all at once.
1129 void remove(const pool<RTLIL::Wire*> &wires);
1130 void remove(RTLIL::Cell *cell);
1131
1132 void rename(RTLIL::Wire *wire, RTLIL::IdString new_name);
1133 void rename(RTLIL::Cell *cell, RTLIL::IdString new_name);
1134 void rename(RTLIL::IdString old_name, RTLIL::IdString new_name);
1135
1136 void swap_names(RTLIL::Wire *w1, RTLIL::Wire *w2);
1137 void swap_names(RTLIL::Cell *c1, RTLIL::Cell *c2);
1138
1139 RTLIL::IdString uniquify(RTLIL::IdString name);
1140 RTLIL::IdString uniquify(RTLIL::IdString name, int &index);
1141
1142 RTLIL::Wire *addWire(RTLIL::IdString name, int width = 1);
1143 RTLIL::Wire *addWire(RTLIL::IdString name, const RTLIL::Wire *other);
1144
1145 RTLIL::Cell *addCell(RTLIL::IdString name, RTLIL::IdString type);
1146 RTLIL::Cell *addCell(RTLIL::IdString name, const RTLIL::Cell *other);
1147
1148 // The add* methods create a cell and return the created cell. All signals must exist in advance.
1149
1150 RTLIL::Cell* addNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1151 RTLIL::Cell* addPos (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1152 RTLIL::Cell* addNeg (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1153
1154 RTLIL::Cell* addAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1155 RTLIL::Cell* addOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1156 RTLIL::Cell* addXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1157 RTLIL::Cell* addXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1158
1159 RTLIL::Cell* addReduceAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1160 RTLIL::Cell* addReduceOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1161 RTLIL::Cell* addReduceXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1162 RTLIL::Cell* addReduceXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1163 RTLIL::Cell* addReduceBool (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1164
1165 RTLIL::Cell* addShl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1166 RTLIL::Cell* addShr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1167 RTLIL::Cell* addSshl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1168 RTLIL::Cell* addSshr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1169 RTLIL::Cell* addShift (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1170 RTLIL::Cell* addShiftx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1171
1172 RTLIL::Cell* addLt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1173 RTLIL::Cell* addLe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1174 RTLIL::Cell* addEq (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1175 RTLIL::Cell* addNe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1176 RTLIL::Cell* addEqx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1177 RTLIL::Cell* addNex (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1178 RTLIL::Cell* addGe (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1179 RTLIL::Cell* addGt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1180
1181 RTLIL::Cell* addAdd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1182 RTLIL::Cell* addSub (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1183 RTLIL::Cell* addMul (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1184 RTLIL::Cell* addDiv (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1185 RTLIL::Cell* addMod (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1186 RTLIL::Cell* addPow (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1187
1188 RTLIL::Cell* addLogicNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1189 RTLIL::Cell* addLogicAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1190 RTLIL::Cell* addLogicOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, bool is_signed = false, const std::string &src = "");
1191
1192 RTLIL::Cell* addMux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1193 RTLIL::Cell* addPmux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1194
1195 RTLIL::Cell* addSlice (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, RTLIL::Const offset, const std::string &src = "");
1196 RTLIL::Cell* addConcat (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1197 RTLIL::Cell* addLut (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_y, RTLIL::Const lut, const std::string &src = "");
1198 RTLIL::Cell* addTribuf (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1199 RTLIL::Cell* addAssert (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1200 RTLIL::Cell* addAssume (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1201 RTLIL::Cell* addLive (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1202 RTLIL::Cell* addFair (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1203 RTLIL::Cell* addCover (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_en, const std::string &src = "");
1204 RTLIL::Cell* addEquiv (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_y, const std::string &src = "");
1205
1206 RTLIL::Cell* addSr (RTLIL::IdString name, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr, const RTLIL::SigSpec &sig_q, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1207 RTLIL::Cell* addFf (RTLIL::IdString name, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, const std::string &src = "");
1208 RTLIL::Cell* addDff (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, const std::string &src = "");
1209 RTLIL::Cell* addDffe (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1210 RTLIL::Cell* addDffsr (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1211 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1212 RTLIL::Cell* addAdff (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_arst, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q,
1213 RTLIL::Const arst_value, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1214 RTLIL::Cell* addDlatch (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, const std::string &src = "");
1215 RTLIL::Cell* addDlatchsr (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1216 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1217
1218 RTLIL::Cell* addBufGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_y, const std::string &src = "");
1219 RTLIL::Cell* addNotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_y, const std::string &src = "");
1220 RTLIL::Cell* addAndGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1221 RTLIL::Cell* addNandGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1222 RTLIL::Cell* addOrGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1223 RTLIL::Cell* addNorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1224 RTLIL::Cell* addXorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1225 RTLIL::Cell* addXnorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1226 RTLIL::Cell* addAndnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1227 RTLIL::Cell* addOrnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_y, const std::string &src = "");
1228 RTLIL::Cell* addMuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const RTLIL::SigBit &sig_y, const std::string &src = "");
1229 RTLIL::Cell* addNmuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const RTLIL::SigBit &sig_y, const std::string &src = "");
1230 RTLIL::Cell* addAoi3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_y, const std::string &src = "");
1231 RTLIL::Cell* addOai3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_y, const std::string &src = "");
1232 RTLIL::Cell* addAoi4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const RTLIL::SigBit &sig_y, const std::string &src = "");
1233 RTLIL::Cell* addOai4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const RTLIL::SigBit &sig_y, const std::string &src = "");
1234
1235 RTLIL::Cell* addFfGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, const std::string &src = "");
1236 RTLIL::Cell* addDffGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, const std::string &src = "");
1237 RTLIL::Cell* addDffeGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool en_polarity = true, const std::string &src = "");
1238 RTLIL::Cell* addDffsrGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1239 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool clk_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1240 RTLIL::Cell* addAdffGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_clk, const RTLIL::SigSpec &sig_arst, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q,
1241 bool arst_value = false, bool clk_polarity = true, bool arst_polarity = true, const std::string &src = "");
1242 RTLIL::Cell* addDlatchGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, const std::string &src = "");
1243 RTLIL::Cell* addDlatchsrGate (RTLIL::IdString name, const RTLIL::SigSpec &sig_en, const RTLIL::SigSpec &sig_set, const RTLIL::SigSpec &sig_clr,
1244 RTLIL::SigSpec sig_d, const RTLIL::SigSpec &sig_q, bool en_polarity = true, bool set_polarity = true, bool clr_polarity = true, const std::string &src = "");
1245
1246 // The methods without the add* prefix create a cell and an output signal. They return the newly created output signal.
1247
1248 RTLIL::SigSpec Not (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1249 RTLIL::SigSpec Pos (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1250 RTLIL::SigSpec Bu0 (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1251 RTLIL::SigSpec Neg (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1252
1253 RTLIL::SigSpec And (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1254 RTLIL::SigSpec Or (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1255 RTLIL::SigSpec Xor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1256 RTLIL::SigSpec Xnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1257
1258 RTLIL::SigSpec ReduceAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1259 RTLIL::SigSpec ReduceOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1260 RTLIL::SigSpec ReduceXor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1261 RTLIL::SigSpec ReduceXnor (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1262 RTLIL::SigSpec ReduceBool (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1263
1264 RTLIL::SigSpec Shl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1265 RTLIL::SigSpec Shr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1266 RTLIL::SigSpec Sshl (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1267 RTLIL::SigSpec Sshr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1268 RTLIL::SigSpec Shift (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1269 RTLIL::SigSpec Shiftx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1270
1271 RTLIL::SigSpec Lt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1272 RTLIL::SigSpec Le (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1273 RTLIL::SigSpec Eq (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1274 RTLIL::SigSpec Ne (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1275 RTLIL::SigSpec Eqx (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1276 RTLIL::SigSpec Nex (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1277 RTLIL::SigSpec Ge (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1278 RTLIL::SigSpec Gt (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1279
1280 RTLIL::SigSpec Add (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1281 RTLIL::SigSpec Sub (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1282 RTLIL::SigSpec Mul (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1283 RTLIL::SigSpec Div (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1284 RTLIL::SigSpec Mod (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1285 RTLIL::SigSpec Pow (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool a_signed = false, bool b_signed = false, const std::string &src = "");
1286
1287 RTLIL::SigSpec LogicNot (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, bool is_signed = false, const std::string &src = "");
1288 RTLIL::SigSpec LogicAnd (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1289 RTLIL::SigSpec LogicOr (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, bool is_signed = false, const std::string &src = "");
1290
1291 RTLIL::SigSpec Mux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const std::string &src = "");
1292 RTLIL::SigSpec Pmux (RTLIL::IdString name, const RTLIL::SigSpec &sig_a, const RTLIL::SigSpec &sig_b, const RTLIL::SigSpec &sig_s, const std::string &src = "");
1293
1294 RTLIL::SigBit BufGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const std::string &src = "");
1295 RTLIL::SigBit NotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const std::string &src = "");
1296 RTLIL::SigBit AndGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1297 RTLIL::SigBit NandGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1298 RTLIL::SigBit OrGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1299 RTLIL::SigBit NorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1300 RTLIL::SigBit XorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1301 RTLIL::SigBit XnorGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1302 RTLIL::SigBit AndnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1303 RTLIL::SigBit OrnotGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const std::string &src = "");
1304 RTLIL::SigBit MuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const std::string &src = "");
1305 RTLIL::SigBit NmuxGate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_s, const std::string &src = "");
1306 RTLIL::SigBit Aoi3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const std::string &src = "");
1307 RTLIL::SigBit Oai3Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const std::string &src = "");
1308 RTLIL::SigBit Aoi4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const std::string &src = "");
1309 RTLIL::SigBit Oai4Gate (RTLIL::IdString name, const RTLIL::SigBit &sig_a, const RTLIL::SigBit &sig_b, const RTLIL::SigBit &sig_c, const RTLIL::SigBit &sig_d, const std::string &src = "");
1310
1311 RTLIL::SigSpec Anyconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1312 RTLIL::SigSpec Anyseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1313 RTLIL::SigSpec Allconst (RTLIL::IdString name, int width = 1, const std::string &src = "");
1314 RTLIL::SigSpec Allseq (RTLIL::IdString name, int width = 1, const std::string &src = "");
1315 RTLIL::SigSpec Initstate (RTLIL::IdString name, const std::string &src = "");
1316
1317 #ifdef WITH_PYTHON
1318 static std::map<unsigned int, RTLIL::Module*> *get_all_modules(void);
1319 #endif
1320 };
1321
1322 struct RTLIL::Wire : public RTLIL::AttrObject
1323 {
1324 unsigned int hashidx_;
1325 unsigned int hash() const { return hashidx_; }
1326
1327 protected:
1328 // use module->addWire() and module->remove() to create or destroy wires
1329 friend struct RTLIL::Module;
1330 Wire();
1331 ~Wire();
1332
1333 public:
1334 // do not simply copy wires
1335 Wire(RTLIL::Wire &other) = delete;
1336 void operator=(RTLIL::Wire &other) = delete;
1337
1338 RTLIL::Module *module;
1339 RTLIL::IdString name;
1340 int width, start_offset, port_id;
1341 bool port_input, port_output, upto;
1342
1343 #ifdef WITH_PYTHON
1344 static std::map<unsigned int, RTLIL::Wire*> *get_all_wires(void);
1345 #endif
1346 };
1347
1348 struct RTLIL::Memory : public RTLIL::AttrObject
1349 {
1350 unsigned int hashidx_;
1351 unsigned int hash() const { return hashidx_; }
1352
1353 Memory();
1354
1355 RTLIL::IdString name;
1356 int width, start_offset, size;
1357 #ifdef WITH_PYTHON
1358 ~Memory();
1359 static std::map<unsigned int, RTLIL::Memory*> *get_all_memorys(void);
1360 #endif
1361 };
1362
1363 struct RTLIL::Cell : public RTLIL::AttrObject
1364 {
1365 unsigned int hashidx_;
1366 unsigned int hash() const { return hashidx_; }
1367
1368 protected:
1369 // use module->addCell() and module->remove() to create or destroy cells
1370 friend struct RTLIL::Module;
1371 Cell();
1372 ~Cell();
1373
1374 public:
1375 // do not simply copy cells
1376 Cell(RTLIL::Cell &other) = delete;
1377 void operator=(RTLIL::Cell &other) = delete;
1378
1379 RTLIL::Module *module;
1380 RTLIL::IdString name;
1381 RTLIL::IdString type;
1382 dict<RTLIL::IdString, RTLIL::SigSpec> connections_;
1383 dict<RTLIL::IdString, RTLIL::Const> parameters;
1384
1385 // access cell ports
1386 bool hasPort(RTLIL::IdString portname) const;
1387 void unsetPort(RTLIL::IdString portname);
1388 void setPort(RTLIL::IdString portname, RTLIL::SigSpec signal);
1389 const RTLIL::SigSpec &getPort(RTLIL::IdString portname) const;
1390 const dict<RTLIL::IdString, RTLIL::SigSpec> &connections() const;
1391
1392 // information about cell ports
1393 bool known() const;
1394 bool input(RTLIL::IdString portname) const;
1395 bool output(RTLIL::IdString portname) const;
1396
1397 // access cell parameters
1398 bool hasParam(RTLIL::IdString paramname) const;
1399 void unsetParam(RTLIL::IdString paramname);
1400 void setParam(RTLIL::IdString paramname, RTLIL::Const value);
1401 const RTLIL::Const &getParam(RTLIL::IdString paramname) const;
1402
1403 void sort();
1404 void check();
1405 void fixup_parameters(bool set_a_signed = false, bool set_b_signed = false);
1406
1407 bool has_keep_attr() const {
1408 return get_bool_attribute(ID::keep) || (module && module->design && module->design->module(type) &&
1409 module->design->module(type)->get_bool_attribute(ID::keep));
1410 }
1411
1412 template<typename T> void rewrite_sigspecs(T &functor);
1413 template<typename T> void rewrite_sigspecs2(T &functor);
1414
1415 #ifdef WITH_PYTHON
1416 static std::map<unsigned int, RTLIL::Cell*> *get_all_cells(void);
1417 #endif
1418 };
1419
1420 struct RTLIL::CaseRule : public RTLIL::AttrObject
1421 {
1422 std::vector<RTLIL::SigSpec> compare;
1423 std::vector<RTLIL::SigSig> actions;
1424 std::vector<RTLIL::SwitchRule*> switches;
1425
1426 ~CaseRule();
1427 void optimize();
1428
1429 bool empty() const;
1430
1431 template<typename T> void rewrite_sigspecs(T &functor);
1432 template<typename T> void rewrite_sigspecs2(T &functor);
1433 RTLIL::CaseRule *clone() const;
1434 };
1435
1436 struct RTLIL::SwitchRule : public RTLIL::AttrObject
1437 {
1438 RTLIL::SigSpec signal;
1439 std::vector<RTLIL::CaseRule*> cases;
1440
1441 ~SwitchRule();
1442
1443 bool empty() const;
1444
1445 template<typename T> void rewrite_sigspecs(T &functor);
1446 template<typename T> void rewrite_sigspecs2(T &functor);
1447 RTLIL::SwitchRule *clone() const;
1448 };
1449
1450 struct RTLIL::SyncRule
1451 {
1452 RTLIL::SyncType type;
1453 RTLIL::SigSpec signal;
1454 std::vector<RTLIL::SigSig> actions;
1455
1456 template<typename T> void rewrite_sigspecs(T &functor);
1457 template<typename T> void rewrite_sigspecs2(T &functor);
1458 RTLIL::SyncRule *clone() const;
1459 };
1460
1461 struct RTLIL::Process : public RTLIL::AttrObject
1462 {
1463 RTLIL::IdString name;
1464 RTLIL::CaseRule root_case;
1465 std::vector<RTLIL::SyncRule*> syncs;
1466
1467 ~Process();
1468
1469 template<typename T> void rewrite_sigspecs(T &functor);
1470 template<typename T> void rewrite_sigspecs2(T &functor);
1471 RTLIL::Process *clone() const;
1472 };
1473
1474
1475 inline RTLIL::SigBit::SigBit() : wire(NULL), data(RTLIL::State::S0) { }
1476 inline RTLIL::SigBit::SigBit(RTLIL::State bit) : wire(NULL), data(bit) { }
1477 inline RTLIL::SigBit::SigBit(bool bit) : wire(NULL), data(bit ? State::S1 : State::S0) { }
1478 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire) : wire(wire), offset(0) { log_assert(wire && wire->width == 1); }
1479 inline RTLIL::SigBit::SigBit(RTLIL::Wire *wire, int offset) : wire(wire), offset(offset) { log_assert(wire != nullptr); }
1480 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk) : wire(chunk.wire) { log_assert(chunk.width == 1); if (wire) offset = chunk.offset; else data = chunk.data[0]; }
1481 inline RTLIL::SigBit::SigBit(const RTLIL::SigChunk &chunk, int index) : wire(chunk.wire) { if (wire) offset = chunk.offset + index; else data = chunk.data[index]; }
1482 inline RTLIL::SigBit::SigBit(const RTLIL::SigBit &sigbit) : wire(sigbit.wire), data(sigbit.data){ if (wire) offset = sigbit.offset; }
1483
1484 inline bool RTLIL::SigBit::operator<(const RTLIL::SigBit &other) const {
1485 if (wire == other.wire)
1486 return wire ? (offset < other.offset) : (data < other.data);
1487 if (wire != nullptr && other.wire != nullptr)
1488 return wire->name < other.wire->name;
1489 return (wire != nullptr) < (other.wire != nullptr);
1490 }
1491
1492 inline bool RTLIL::SigBit::operator==(const RTLIL::SigBit &other) const {
1493 return (wire == other.wire) && (wire ? (offset == other.offset) : (data == other.data));
1494 }
1495
1496 inline bool RTLIL::SigBit::operator!=(const RTLIL::SigBit &other) const {
1497 return (wire != other.wire) || (wire ? (offset != other.offset) : (data != other.data));
1498 }
1499
1500 inline unsigned int RTLIL::SigBit::hash() const {
1501 if (wire)
1502 return mkhash_add(wire->name.hash(), offset);
1503 return data;
1504 }
1505
1506 inline RTLIL::SigBit &RTLIL::SigSpecIterator::operator*() const {
1507 return (*sig_p)[index];
1508 }
1509
1510 inline const RTLIL::SigBit &RTLIL::SigSpecConstIterator::operator*() const {
1511 return (*sig_p)[index];
1512 }
1513
1514 inline RTLIL::SigBit::SigBit(const RTLIL::SigSpec &sig) {
1515 log_assert(sig.size() == 1 && sig.chunks().size() == 1);
1516 *this = SigBit(sig.chunks().front());
1517 }
1518
1519 template<typename T>
1520 void RTLIL::Module::rewrite_sigspecs(T &functor)
1521 {
1522 for (auto &it : cells_)
1523 it.second->rewrite_sigspecs(functor);
1524 for (auto &it : processes)
1525 it.second->rewrite_sigspecs(functor);
1526 for (auto &it : connections_) {
1527 functor(it.first);
1528 functor(it.second);
1529 }
1530 }
1531
1532 template<typename T>
1533 void RTLIL::Module::rewrite_sigspecs2(T &functor)
1534 {
1535 for (auto &it : cells_)
1536 it.second->rewrite_sigspecs2(functor);
1537 for (auto &it : processes)
1538 it.second->rewrite_sigspecs2(functor);
1539 for (auto &it : connections_) {
1540 functor(it.first, it.second);
1541 }
1542 }
1543
1544 template<typename T>
1545 void RTLIL::Cell::rewrite_sigspecs(T &functor) {
1546 for (auto &it : connections_)
1547 functor(it.second);
1548 }
1549
1550 template<typename T>
1551 void RTLIL::Cell::rewrite_sigspecs2(T &functor) {
1552 for (auto &it : connections_)
1553 functor(it.second);
1554 }
1555
1556 template<typename T>
1557 void RTLIL::CaseRule::rewrite_sigspecs(T &functor) {
1558 for (auto &it : compare)
1559 functor(it);
1560 for (auto &it : actions) {
1561 functor(it.first);
1562 functor(it.second);
1563 }
1564 for (auto it : switches)
1565 it->rewrite_sigspecs(functor);
1566 }
1567
1568 template<typename T>
1569 void RTLIL::CaseRule::rewrite_sigspecs2(T &functor) {
1570 for (auto &it : compare)
1571 functor(it);
1572 for (auto &it : actions) {
1573 functor(it.first, it.second);
1574 }
1575 for (auto it : switches)
1576 it->rewrite_sigspecs2(functor);
1577 }
1578
1579 template<typename T>
1580 void RTLIL::SwitchRule::rewrite_sigspecs(T &functor)
1581 {
1582 functor(signal);
1583 for (auto it : cases)
1584 it->rewrite_sigspecs(functor);
1585 }
1586
1587 template<typename T>
1588 void RTLIL::SwitchRule::rewrite_sigspecs2(T &functor)
1589 {
1590 functor(signal);
1591 for (auto it : cases)
1592 it->rewrite_sigspecs2(functor);
1593 }
1594
1595 template<typename T>
1596 void RTLIL::SyncRule::rewrite_sigspecs(T &functor)
1597 {
1598 functor(signal);
1599 for (auto &it : actions) {
1600 functor(it.first);
1601 functor(it.second);
1602 }
1603 }
1604
1605 template<typename T>
1606 void RTLIL::SyncRule::rewrite_sigspecs2(T &functor)
1607 {
1608 functor(signal);
1609 for (auto &it : actions) {
1610 functor(it.first, it.second);
1611 }
1612 }
1613
1614 template<typename T>
1615 void RTLIL::Process::rewrite_sigspecs(T &functor)
1616 {
1617 root_case.rewrite_sigspecs(functor);
1618 for (auto it : syncs)
1619 it->rewrite_sigspecs(functor);
1620 }
1621
1622 template<typename T>
1623 void RTLIL::Process::rewrite_sigspecs2(T &functor)
1624 {
1625 root_case.rewrite_sigspecs2(functor);
1626 for (auto it : syncs)
1627 it->rewrite_sigspecs2(functor);
1628 }
1629
1630 YOSYS_NAMESPACE_END
1631
1632 #endif