whitespace
[libreriscv.git] / lkcl.mdwn
index 9b847189df8fda3adf24f010674deb6d8a84d367..a00e1715a478c7fb9490c6095d92e946127a061f 100644 (file)
--- a/lkcl.mdwn
+++ b/lkcl.mdwn
@@ -11,12 +11,14 @@ move things along from one stage to the next
 * Project Management
 * <http://bugs.libre-riscv.org/show_bug.cgi?id=81> 6600 scoreboard
 * <http://bugs.libre-riscv.org/show_bug.cgi?id=206> branch prediction research
-* <http://bugs.libre-riscv.org/show_bug.cgi?id=132> simd partitioned signal
 * <http://bugs.libre-riscv.org/show_bug.cgi?id=186> opcode decoder with [[mnolan]]
 
+ - <https://bugs.libre-soc.org/show_bug.cgi?id=272>
+    - functions needed for simulator
+    - Shared 10% with [[mnolan]]
+
 ## Completed but not yet submitted:
 
-* <https://bugs.libre-soc.org/show_bug.cgi?id=292> 6600 scoreboard multi-read/write EUR 600
 
 ## Submitted for NLNet RFP
 
@@ -24,6 +26,27 @@ submitted but not confirmed paid:
 
 ### Project 2019-02-012 Date {TEMPLATE INSERT DATE}
 
+### Project 2019-02-012 28-apr-2020
+
+ - <https://bugs.libre-soc.org/show_bug.cgi?id=292>
+   - 6600 scoreboard multi-read/write
+   - EUR 600
+ - <http://bugs.libre-riscv.org/show_bug.cgi?id=171> parent #48
+   - Partitioned equals and greater than comparison
+   - Shared 50% with [[mnolan]] 
+   - EUR 200 (each)
+ - <http://bugs.libre-riscv.org/show_bug.cgi?id=173> parent #48
+   - partitioned scalar/vector shift
+   - Shared 50% with [[lkcl]]
+   - EUR 350 (each)
+
+### 2019-10P-046 28-apr-2020  NLNet 2019 Formal Standards OpenPOWER 
+
+ - <https://bugs.libre-soc.org/show_bug.cgi?id=269> parent #241
+    - auto-parser of POWER9
+    - Shared 50% with [[mnolan]]
+    - EUR 500 (each)
+
 ### Project 2019-10-029 Date 14mar2020
 
 * <http://bugs.libre-riscv.org/show_bug.cgi?id=178> coriolis2 start/tutorial EUR 1200