(no commit message)
[libreriscv.git] / nlnet_2021_lip6_vlsi.mdwn
index 05ee74591e9288bbea4d22b2983419d5ed73e7ef..8f94f052341a060f50007d0d5b19663321bda956 100644 (file)
@@ -1,3 +1,7 @@
+# NLnet LIP6 VLSI Project Grant
+
+* Code:        2021-08-049
+
 ## Project name
 
 LIP6 VLSI Tools
@@ -26,7 +30,7 @@ engendered and fostered where at present NDAs rife through the VLSI
 Industry prevent and prohibit discussion and general improvements beneficial
 to users.
 
-The expected outcome is to improve Coriolis2, HITAS/TAGLE and extend the
+The expected outcome is to improve Coriolis2, HITAS/YAGLE and extend the
 whole toolchain so that it is faster, able to handle larger ASIC designs,
 and can perform Logical Validation. Also to be improved and tested is
 support for lower geometries (starting with 130nm)
@@ -47,7 +51,7 @@ EUR $50,000.
 To improve the speed of the GUI front-end, to make it possible to
 handle larger ASIC designs, to add LVS capability, improve the internal
 data format (to better handle mixed case module and signal names), integrate
-the Static Timing Analysis tool (HITAS, TAGLE), to complete the conversion
+the Static Timing Analysis tool (HITAS) and YAGLE gate-level extraction tool, to complete the conversion
 to python 3,
 to try smaller geometry ASICs (beginning with 130nm), and potentially
 investigate using multi-processing to speed up completion.