r600g: fill out missing entries in opcode tables.
[mesa.git] / src / gallium / drivers / r600 / r600_shader.c
index 406e87bdb005e9840123418c6d3246379fb20602..c37bb729ce38d77147e51341dc2e84eca4aa762b 100644 (file)
@@ -3366,6 +3366,18 @@ static struct r600_shader_tgsi_instruction r600_shader_tgsi_instruction[] = {
        {TGSI_OPCODE_CASE,      0, V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
        {TGSI_OPCODE_DEFAULT,   0, V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
        {TGSI_OPCODE_ENDSWITCH, 0, V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
+       {TGSI_OPCODE_LOAD,      0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_LOAD_MS,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE,    0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_B,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_C,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_C_LZ, 0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_D,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_L,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_GATHER4,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_RESINFO,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_POS, 0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_INFO, 0, 0, tgsi_unsupported},
        {TGSI_OPCODE_LAST,      0, V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
 };
 
@@ -3524,6 +3536,18 @@ static struct r600_shader_tgsi_instruction eg_shader_tgsi_instruction[] = {
        {TGSI_OPCODE_CASE,      0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
        {TGSI_OPCODE_DEFAULT,   0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
        {TGSI_OPCODE_ENDSWITCH, 0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
+       {TGSI_OPCODE_LOAD,      0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_LOAD_MS,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE,    0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_B,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_C,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_C_LZ, 0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_D,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_L,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_GATHER4,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_RESINFO,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_POS, 0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_INFO, 0, 0, tgsi_unsupported},
        {TGSI_OPCODE_LAST,      0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
 };
 
@@ -3682,5 +3706,17 @@ static struct r600_shader_tgsi_instruction cm_shader_tgsi_instruction[] = {
        {TGSI_OPCODE_CASE,      0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
        {TGSI_OPCODE_DEFAULT,   0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
        {TGSI_OPCODE_ENDSWITCH, 0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
+       {TGSI_OPCODE_LOAD,      0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_LOAD_MS,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE,    0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_B,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_C,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_C_LZ, 0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_D,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_L,  0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_GATHER4,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_RESINFO,   0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_POS, 0, 0, tgsi_unsupported},
+       {TGSI_OPCODE_SAMPLE_INFO, 0, 0, tgsi_unsupported},
        {TGSI_OPCODE_LAST,      0, EG_V_SQ_ALU_WORD1_OP2_SQ_OP2_INST_NOP, tgsi_unsupported},
 };