mem-cache: Virtualize block print
[gem5.git] / src / mem / cache / SConscript
index dc2270b08f462dd46af249d32bf246960d6d98f9..24eea960e9bff2e4b6a9c0c5ea377d5ecbc5851f 100644 (file)
 
 Import('*')
 
-if env['TARGET_ISA'] == 'no':
-    Return()
-
-SimObject('BaseCache.py')
+SimObject('Cache.py')
 
 Source('base.cc')
-Source('cache.cc')
 Source('blk.cc')
-Source('builder.cc')
+Source('cache.cc')
 Source('mshr.cc')
 Source('mshr_queue.cc')
+Source('noncoherent_cache.cc')
+Source('sector_blk.cc')
+Source('write_queue.cc')
+Source('write_queue_entry.cc')
 
 DebugFlag('Cache')
 DebugFlag('CachePort')
 DebugFlag('CacheRepl')
+DebugFlag('CacheTags')
+DebugFlag('CacheVerbose')
 DebugFlag('HWPrefetch')
+
+# CacheTags is so outrageously verbose, printing the cache's entire tag
+# array on each timing access, that you should probably have to ask for
+# it explicitly even above and beyond CacheAll.
+CompoundFlag('CacheAll', ['Cache', 'CachePort', 'CacheRepl', 'CacheVerbose',
+                          'HWPrefetch'])
+