util: Add a mapping from VkFormat to PIPE_FORMAT.
[mesa.git] / src / panfrost / midgard / helpers.h
index 2e59025aed4adaf74dec3404f2012a1c50f16578..9cfb9fe780f14fffe3a657a3b405ab8f45f0d9fd 100644 (file)
 #include "util/macros.h"
 #include <string.h>
 
-#define OP_IS_STORE_VARY(op) (\
-               op == midgard_op_st_vary_16 || \
-               op == midgard_op_st_vary_32 || \
-                op == midgard_op_st_vary_32u || \
-               op == midgard_op_st_vary_32i \
-       )
-
-#define OP_IS_STORE_R26(op) (\
-                OP_IS_STORE_VARY(op) || \
-                op == midgard_op_st_char || \
-                op == midgard_op_st_char2 || \
-                op == midgard_op_st_char4 || \
-                op == midgard_op_st_short4 || \
-                op == midgard_op_st_int4 \
+#define OP_IS_LOAD_VARY_F(op) (\
+                op == midgard_op_ld_vary_16 || \
+                op == midgard_op_ld_vary_32 \
         )
 
-#define OP_IS_STORE(op) (\
-                OP_IS_STORE_VARY(op) || \
-                op == midgard_op_st_cubemap_coords \
-       )
+#define OP_IS_PROJECTION(op) ( \
+                op == midgard_op_ldst_perspective_division_z || \
+                op == midgard_op_ldst_perspective_division_w \
+        )
+
+#define OP_IS_VEC4_ONLY(op) ( \
+                OP_IS_PROJECTION(op) || \
+                op == midgard_op_ld_cubemap_coords \
+        )
 
 #define OP_IS_MOVE(op) ( \
                 op == midgard_alu_op_fmov || \
         )
 
 #define OP_IS_UBO_READ(op) ( \
-                op == midgard_op_ld_uniform_32  || \
-                op == midgard_op_ld_uniform_16  || \
-                op == midgard_op_ld_uniform_32i \
+                op == midgard_op_ld_ubo_char  || \
+                op == midgard_op_ld_ubo_char2  || \
+                op == midgard_op_ld_ubo_char4  || \
+                op == midgard_op_ld_ubo_short4  || \
+                op == midgard_op_ld_ubo_int4 \
+        )
+
+#define OP_IS_CSEL_V(op) ( \
+                op == midgard_alu_op_icsel_v || \
+                op == midgard_alu_op_fcsel_v \
+        )
+
+#define OP_IS_CSEL(op) ( \
+                OP_IS_CSEL_V(op) || \
+                op == midgard_alu_op_icsel || \
+                op == midgard_alu_op_fcsel \
+        )
+
+#define OP_IS_DERIVATIVE(op) ( \
+                op == TEXTURE_OP_DFDX || \
+                op == TEXTURE_OP_DFDY \
         )
 
 /* ALU control words are single bit fields with a lot of space */
@@ -143,54 +155,33 @@ quadword_size(int tag)
 
 #define REGISTER_UNUSED 24
 #define REGISTER_CONSTANT 26
-#define REGISTER_VARYING_BASE 26
-#define REGISTER_OFFSET 27
+#define REGISTER_LDST_BASE 26
 #define REGISTER_TEXTURE_BASE 28
 #define REGISTER_SELECT 31
 
-/* SSA helper aliases to mimic the registers. UNUSED_0 encoded as an inline
- * constant. UNUSED_1 encoded as REGISTER_UNUSED */
-
-#define SSA_UNUSED_0 0
-#define SSA_UNUSED_1 -2
+/* SSA helper aliases to mimic the registers. */
 
+#define SSA_UNUSED ~0
 #define SSA_FIXED_SHIFT 24
-#define SSA_FIXED_REGISTER(reg) ((1 + reg) << SSA_FIXED_SHIFT)
-#define SSA_REG_FROM_FIXED(reg) ((reg >> SSA_FIXED_SHIFT) - 1)
+#define SSA_FIXED_REGISTER(reg) (((1 + (reg)) << SSA_FIXED_SHIFT) | 1)
+#define SSA_REG_FROM_FIXED(reg) ((((reg) & ~1) >> SSA_FIXED_SHIFT) - 1)
 #define SSA_FIXED_MINIMUM SSA_FIXED_REGISTER(0)
 
-/* Swizzle support */
-
-#define SWIZZLE(A, B, C, D) ((D << 6) | (C << 4) | (B << 2) | (A << 0))
-#define SWIZZLE_FROM_ARRAY(r) SWIZZLE(r[0], r[1], r[2], r[3])
 #define COMPONENT_X 0x0
 #define COMPONENT_Y 0x1
 #define COMPONENT_Z 0x2
 #define COMPONENT_W 0x3
 
-#define SWIZZLE_XXXX SWIZZLE(COMPONENT_X, COMPONENT_X, COMPONENT_X, COMPONENT_X)
-#define SWIZZLE_XYXX SWIZZLE(COMPONENT_X, COMPONENT_Y, COMPONENT_X, COMPONENT_X)
-#define SWIZZLE_XYZX SWIZZLE(COMPONENT_X, COMPONENT_Y, COMPONENT_Z, COMPONENT_X)
-#define SWIZZLE_XYZW SWIZZLE(COMPONENT_X, COMPONENT_Y, COMPONENT_Z, COMPONENT_W)
-#define SWIZZLE_XYXZ SWIZZLE(COMPONENT_X, COMPONENT_Y, COMPONENT_X, COMPONENT_Z)
-#define SWIZZLE_XYZZ SWIZZLE(COMPONENT_X, COMPONENT_Y, COMPONENT_Z, COMPONENT_Z)
-#define SWIZZLE_WWWW SWIZZLE(COMPONENT_W, COMPONENT_W, COMPONENT_W, COMPONENT_W)
+#define SWIZZLE_IDENTITY { \
+        { 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15 }, \
+        { 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15 }, \
+        { 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15 } \
+}
 
-static inline unsigned
-swizzle_of(unsigned comp)
-{
-        switch (comp) {
-        case 1:
-                return SWIZZLE_XXXX;
-        case 2:
-                return SWIZZLE_XYXX;
-        case 3:
-                return SWIZZLE_XYZX;
-        case 4:
-                return SWIZZLE_XYZW;
-        default:
-                unreachable("Invalid component count");
-        }
+#define SWIZZLE_IDENTITY_4 { \
+        { 0, 1, 2, 3, 0, 0, 0, 0, 0, 0,  0,  0,  0,  0,  0,  0 }, \
+        { 0, 1, 2, 3, 0, 0, 0, 0, 0, 0,  0,  0,  0,  0,  0,  0 }, \
+        { 0, 1, 2, 3, 0, 0, 0, 0, 0, 0,  0,  0,  0,  0,  0,  0 }, \
 }
 
 static inline unsigned
@@ -199,7 +190,6 @@ mask_of(unsigned nr_comp)
         return (1 << nr_comp) - 1;
 }
 
-
 /* See ISA notes */
 
 #define LDST_NOP (3)
@@ -231,20 +221,42 @@ struct mir_op_props {
         unsigned props;
 };
 
+/* For load/store */
+
+struct mir_ldst_op_props {
+        const char *name;
+        unsigned props;
+};
+
+/* Lower 2-bits are a midgard_reg_mode */
+#define GET_LDST_SIZE(c) (c & 3)
+
+/* Store (so the primary register is a source, not a destination */
+#define LDST_STORE (1 << 2)
+
+/* Mask has special meaning and should not be manipulated directly */
+#define LDST_SPECIAL_MASK (1 << 3)
+
+/* Non-store operation has side effects and should not be eliminated even if
+ * its mask is 0 */
+#define LDST_SIDE_FX (1 << 4)
+
 /* This file is common, so don't define the tables themselves. #include
  * midgard_op.h if you need that, or edit midgard_ops.c directly */
 
-/* Duplicate bits to convert a 4-bit writemask to duplicated 8-bit format,
- * which is used for 32-bit vector units */
+/* Duplicate bits to convert a per-component to duplicated 8-bit format,
+ * which is used for vector units */
 
 static inline unsigned
-expand_writemask_32(unsigned mask)
+expand_writemask(unsigned mask, unsigned channels)
 {
         unsigned o = 0;
+        unsigned factor = 8 / channels;
+        unsigned expanded = (1 << factor) - 1;
 
-        for (int i = 0; i < 4; ++i)
+        for (unsigned i = 0; i < channels; ++i)
                 if (mask & (1 << i))
-                        o |= (3 << (2 * i));
+                        o |= (expanded << (factor * i));
 
         return o;
 }
@@ -267,33 +279,66 @@ vector_alu_from_unsigned(unsigned u)
         return s;
 }
 
-/* Composes two swizzles */
-static inline unsigned
-pan_compose_swizzle(unsigned left, unsigned right)
+static inline void
+mir_compose_swizzle(unsigned *left, unsigned *right, unsigned *final_out)
 {
-        unsigned out = 0;
+        unsigned out[16];
+
+        for (unsigned c = 0; c < 16; ++c)
+                out[c] = right[left[c]];
+
+        memcpy(final_out, out, sizeof(out));
+}
+
+/* Checks for an xyzw.. swizzle, given a mask */
 
-        for (unsigned c = 0; c < 4; ++c) {
-                unsigned s = (left >> (2*c)) & 0x3;
-                unsigned q = (right >> (2*s)) & 0x3;
+static inline bool
+mir_is_simple_swizzle(unsigned *swizzle, unsigned mask)
+{
+        for (unsigned i = 0; i < 16; ++i) {
+                if (!(mask & (1 << i))) continue;
 
-                out |= (q << (2*c));
+                if (swizzle[i] != i)
+                        return false;
         }
 
-        return out;
+        return true;
 }
 
-/* Applies a swizzle to an ALU source */
+/* Packs a load/store argument */
 
-static inline unsigned
-vector_alu_apply_swizzle(unsigned src, unsigned swizzle)
+static inline uint8_t
+midgard_ldst_reg(unsigned reg, unsigned component)
 {
-        midgard_vector_alu_src s =
-                vector_alu_from_unsigned(src);
+        assert((reg == REGISTER_LDST_BASE) || (reg == REGISTER_LDST_BASE + 1));
+
+        midgard_ldst_register_select sel = {
+                .component = component,
+                .select = reg - 26
+        };
+
+        uint8_t packed;
+        memcpy(&packed, &sel, sizeof(packed));
+
+        return packed;
+}
 
-        s.swizzle = pan_compose_swizzle(s.swizzle, swizzle);
+/* Unpacks a load/store argument */
 
-        return vector_alu_srco_unsigned(s);
+static inline midgard_ldst_register_select
+midgard_ldst_select(uint8_t u)
+{
+        midgard_ldst_register_select sel;
+        memcpy(&sel, &u, sizeof(u));
+        return sel;
+}
+
+static inline uint8_t
+midgard_ldst_pack(midgard_ldst_register_select sel)
+{
+        uint8_t packed;
+        memcpy(&packed, &sel, sizeof(packed));
+        return packed;
 }
 
 #endif