i965: Allow CSE on Gen4-5 unary math.
authorKenneth Graunke <kenneth@whitecape.org>
Tue, 14 Oct 2014 06:45:07 +0000 (23:45 -0700)
committerKenneth Graunke <kenneth@whitecape.org>
Wed, 15 Oct 2014 15:44:54 +0000 (08:44 -0700)
commit39a5a60b57dcaa9392366a35169e554cdf157a1a
tree0f9e4494344f9848e944843070fc094d39baa2a8
parent159f93cf398fd301345f82ee0b10300cc523962b
i965: Allow CSE on Gen4-5 unary math.

Due to the implicit move-from-GRF, unary math looks a lot like the Gen6+
math instruction: it's a single instruction (SEND) with a GRF source.
The difference is that it also implicitly clobbers a message register.

The only visible effect is that CSE will remove the MRF-clobbering from
later math operations.  This should be fine; compute_to_mrf and
remove_redundant_mrf_writes don't look at the values populated by
implied writes, so they can't rely on those values being present.
Less interference may actually help those passes make more progress.

Binary math is still problematic, since it involves a separate MOV
instruction to load the second operand.  We continue disallowing CSE for
binary math operations.

total instructions in shared programs: 3340303 -> 3340100 (-0.01%)
instructions in affected programs:     26927 -> 26724 (-0.75%)
Nothing hurt, gained, or lost.  ~6% reduction on a few shaders.

Signed-off-by: Kenneth Graunke <kenneth@whitecape.org>
Reviewed-by: Matt Turner <mattst88@gmail.com>
src/mesa/drivers/dri/i965/brw_fs_cse.cpp