mem, cpu: Add a separate flag for strictly ordered memory
authorAndreas Sandberg <Andreas.Sandberg@ARM.com>
Tue, 5 May 2015 07:22:33 +0000 (03:22 -0400)
committerAndreas Sandberg <Andreas.Sandberg@ARM.com>
Tue, 5 May 2015 07:22:33 +0000 (03:22 -0400)
commit48281375ee23283d24cf9d7fe5f6315afdb3a6fc
tree8452e0a52752b913ac40fe9299c6d40f859d7e79
parent1da634ace00dbae3165228b36655a62538c7c88d
mem, cpu: Add a separate flag for strictly ordered memory

The Request::UNCACHEABLE flag currently has two different
functions. The first, and obvious, function is to prevent the memory
system from caching data in the request. The second function is to
prevent reordering and speculation in CPU models.

This changeset gives the order/speculation requirement a separate flag
(Request::STRICT_ORDER). This flag prevents CPU models from doing the
following optimizations:

    * Speculation: CPU models are not allowed to issue speculative
      loads.

    * Write combining: CPU models and caches are not allowed to merge
      writes to the same cache line.

Note: The memory system may still reorder accesses unless the
UNCACHEABLE flag is set. It is therefore expected that the
STRICT_ORDER flag is combined with the UNCACHEABLE flag to prevent
this behavior.
15 files changed:
src/arch/alpha/tlb.cc
src/arch/arm/tlb.cc
src/arch/mips/tlb.cc
src/arch/power/tlb.cc
src/arch/sparc/tlb.cc
src/arch/x86/tlb.cc
src/cpu/base_dyn_inst.hh
src/cpu/minor/lsq.cc
src/cpu/o3/comm.hh
src/cpu/o3/commit_impl.hh
src/cpu/o3/iew_impl.hh
src/cpu/o3/lsq_unit.hh
src/cpu/o3/lsq_unit_impl.hh
src/cpu/translation.hh
src/mem/request.hh