mem: Add an option to perform clean writebacks from caches
authorAndreas Hansson <andreas.hansson@arm.com>
Fri, 6 Nov 2015 08:26:43 +0000 (03:26 -0500)
committerAndreas Hansson <andreas.hansson@arm.com>
Fri, 6 Nov 2015 08:26:43 +0000 (03:26 -0500)
commit7433d77fcf74ddcd6052a60e0251a1d5d1a46e44
tree5e6fec96caf87968ce5e826320794c0d83a5dee5
parentafa252b0b962be0192b6badf81d2d39ec4f40e4f
mem: Add an option to perform clean writebacks from caches

This patch adds the necessary commands and cache functionality to
allow clean writebacks. This functionality is crucial, especially when
having exclusive (victim) caches. For example, if read-only L1
instruction caches are not sending clean writebacks, there will never
be any spills from the L1 to the L2. At the moment the cache model
defaults to not sending clean writebacks, and this should possibly be
re-evaluated.

The implementation of clean writebacks relies on a new packet command
WritebackClean, which acts much like a Writeback (renamed
WritebackDirty), and also much like a CleanEvict. On eviction of a
clean block the cache either sends a clean evict, or a clean
writeback, and if any copies are still cached upstream the clean
evict/writeback is dropped. Similarly, if a clean evict/writeback
reaches a cache where there are outstanding MSHRs for the block, the
packet is dropped. In the typical case though, the clean writeback
allocates a block in the downstream cache, and marks it writable if
the evicted block was writable.

The patch changes the O3_ARM_v7a L1 cache configuration and the
default L1 caches in config/common/Caches.py
configs/common/Caches.py
configs/common/O3_ARM_v7a.py
src/mem/abstract_mem.cc
src/mem/cache/Cache.py
src/mem/cache/base.hh
src/mem/cache/cache.cc
src/mem/cache/cache.hh
src/mem/coherent_xbar.cc
src/mem/packet.cc
src/mem/packet.hh
src/mem/snoop_filter.cc