x86/Intel: split certain AVX512-FP16 VCVT*2PH templates
authorJan Beulich <jbeulich@suse.com>
Tue, 9 Aug 2022 07:18:04 +0000 (09:18 +0200)
committerJan Beulich <jbeulich@suse.com>
Tue, 9 Aug 2022 07:18:04 +0000 (09:18 +0200)
commit747f6157e4a166d016efc2b0bba1a7d4a52944f4
treee8c1f4b9ebf7ccfb3522adf726b60646690511ed
parent65c9841b6fee984714509acef6e52366363072b6
x86/Intel: split certain AVX512-FP16 VCVT*2PH templates

One more place where pre-existing templates should have been taken as a
basis: In Intel syntax we want to consistently issue an "ambiguous
operand size" error when a size-less memory operand is specified for an
insn where register use alone isn't sufficient for disambiguation.
opcodes/i386-opc.tbl
opcodes/i386-tbl.h