dev: Rewrite PCI host functionality
authorAndreas Sandberg <andreas.sandberg@arm.com>
Sat, 5 Dec 2015 00:11:24 +0000 (00:11 +0000)
committerAndreas Sandberg <andreas.sandberg@arm.com>
Sat, 5 Dec 2015 00:11:24 +0000 (00:11 +0000)
commit78275c9d2f918d245902c3c00a9486b4af8e8099
tree9fe757b7ecc4246298d8e6eb18a83579eacba188
parentabfb99780033f9abf68382fb9eb29e1af1a869ee
dev: Rewrite PCI host functionality

The gem5's current PCI host functionality is very ad hoc. The current
implementations require PCI devices to be hooked up to the
configuration space via a separate configuration port. Devices query
the platform to get their config-space address range. Un-mapped parts
of the config space are intercepted using the XBar's default port
mechanism and a magic catch-all device (PciConfigAll).

This changeset redesigns the PCI host functionality to improve code
reuse and make config-space and interrupt mapping more
transparent. Existing platform code has been updated to use the new
PCI host and configured to stay backwards compatible (i.e., no
guest-side visible changes). The current implementation does not
expose any new functionality, but it can easily be extended with
features such as automatic interrupt mapping.

PCI devices now register themselves with a PCI host controller. The
host controller interface is defined in the abstract base class
PciHost. Registration is done by PciHost::registerDevice() which takes
the device, its bus position (bus/dev/func tuple), and its interrupt
pin (INTA-INTC) as a parameter. The registration interface returns a
PciHost::DeviceInterface that the PCI device can use to query memory
mappings and signal interrupts.

The host device manages the entire PCI configuration space. Accesses
to devices decoded into the devices bus position and then forwarded to
the correct device.

Basic PCI host functionality is implemented in the GenericPciHost base
class. Most platforms can use this class as a basic PCI controller. It
provides the following functionality:

  * Configurable configuration space decoding. The number of bits
    dedicated to a device is a prameter, making it possible to support
    both CAM, ECAM, and legacy mappings.

  * Basic interrupt mapping using the interruptLine value from a
    device's configuration space. This behavior is the same as in the
    old implementation. More advanced controllers can override the
    interrupt mapping method to dynamically assign host interrupts to
    PCI devices.

  * Simple (base + addr) remapping from the PCI bus's address space to
    physical addresses for PIO, memory, and DMA.
26 files changed:
configs/common/FSConfig.py
src/dev/Pci.py
src/dev/SConscript
src/dev/alpha/Tsunami.py
src/dev/alpha/tsunami.cc
src/dev/alpha/tsunami.hh
src/dev/alpha/tsunami_pchip.cc
src/dev/alpha/tsunami_pchip.hh
src/dev/arm/RealView.py
src/dev/arm/realview.cc
src/dev/arm/realview.hh
src/dev/pci/PciHost.py [new file with mode: 0644]
src/dev/pci/SConscript [new file with mode: 0644]
src/dev/pci/host.cc [new file with mode: 0644]
src/dev/pci/host.hh [new file with mode: 0644]
src/dev/pci/types.hh [new file with mode: 0644]
src/dev/pciconfigall.cc [deleted file]
src/dev/pciconfigall.hh [deleted file]
src/dev/pcidev.cc
src/dev/pcidev.hh
src/dev/platform.cc
src/dev/platform.hh
src/dev/x86/Pc.py
src/dev/x86/SouthBridge.py
src/dev/x86/pc.cc
src/dev/x86/pc.hh