RISC-V: Add reference to Zve32*
authorTsukasa OI <research_trasio@irq.a4lg.com>
Fri, 11 Aug 2023 03:09:58 +0000 (03:09 +0000)
committerTsukasa OI <research_trasio@irq.a4lg.com>
Fri, 11 Aug 2023 13:27:51 +0000 (13:27 +0000)
Before actual vlen handling, this commit fixes its description to allow vlen
less than 16 (but 4 or greater), to support vector subset extensions for
embedded environment ('Zve32*').

gdb/arch/riscv.h

index 54610ed6c16bb8f3030a3ef66512a24be0d6df5a..d5ea1a55b21418c82f143f82f39eb4637a52cb29 100644 (file)
@@ -47,9 +47,10 @@ struct riscv_gdbarch_features
   int flen = 0;
 
   /* The size of the v-registers in bytes.  The value 0 indicates a target
-     with no vector registers.  The minimum value for a standard compliant
-     target should be 16, but GDB doesn't currently mind, and will accept
-     any vector size.  */
+     with no vector registers.  The minimum value for a 'V'-extension compliant
+     target should be 16 and 4 for an embedded subset compliant target (with
+     'Zve32*' extension), but GDB doesn't currently mind, and will accept any
+     vector size.  */
   int vlen = 0;
 
   /* When true this target is RV32E.  */