re PR testsuite/63971 (Some of gcc.target/aarch64/test_frame_*.c tests fail now)
authorTejas Belagod <tejas.belagod@arm.com>
Mon, 19 Jan 2015 12:57:48 +0000 (12:57 +0000)
committerTejas Belagod <belagod@gcc.gnu.org>
Mon, 19 Jan 2015 12:57:48 +0000 (12:57 +0000)
2015-01-19  Tejas Belagod  <tejas.belagod@arm.com>

PR target/63971
* gcc.target/aarch64/test_frame_1.c: Expect only two loads of x30 (in
the epilogue).
* gcc.target/aarch64/test_frame_6.c: Likewise.
* gcc.target/aarch64/test_frame_2.c: Expect only one pair load of x30
and x19 (in the epilogue).
* gcc.target/aarch64/test_frame_4.c: Likewise.
* gcc.target/aarch64/test_frame_7.c: Likewise.

From-SVN: r219838

gcc/testsuite/ChangeLog
gcc/testsuite/gcc.target/aarch64/test_frame_1.c
gcc/testsuite/gcc.target/aarch64/test_frame_2.c
gcc/testsuite/gcc.target/aarch64/test_frame_4.c
gcc/testsuite/gcc.target/aarch64/test_frame_6.c
gcc/testsuite/gcc.target/aarch64/test_frame_7.c

index a063907dfdb94813b97d000a7521353cc7e94403..01a7f2cac059d8b477fa4e6867bd6acae531c9f8 100644 (file)
@@ -1,3 +1,14 @@
+2015-01-19  Tejas Belagod  <tejas.belagod@arm.com>
+
+       PR target/63971
+       * gcc.target/aarch64/test_frame_1.c: Expect only two loads of x30 (in
+       the epilogue).
+       * gcc.target/aarch64/test_frame_6.c: Likewise.
+       * gcc.target/aarch64/test_frame_2.c: Expect only one pair load of x30
+       and x19 (in the epilogue).
+       * gcc.target/aarch64/test_frame_4.c: Likewise.
+       * gcc.target/aarch64/test_frame_7.c: Likewise.
+
 2015-01-19  Ilya Enkovich  <ilya.enkovich@intel.com>
 
        * gcc.target/i386/chkp-always_inline.c: New.
index 5b3c0ab32f700dfb27d2058143145e1b51b16352..b270bae015133e500ae68b623a840cf3ca6f2023 100644 (file)
@@ -14,6 +14,6 @@ t_frame_pattern (test1, 200, )
 t_frame_run (test1)
 
 /* { dg-final { scan-assembler-times "str\tx30, \\\[sp, -\[0-9\]+\\\]!" 2 } } */
-/* { dg-final { scan-assembler-times "ldr\tx30, \\\[sp\\\], \[0-9\]+" 3 } } */
+/* { dg-final { scan-assembler-times "ldr\tx30, \\\[sp\\\], \[0-9\]+" 2 } } */
 
 /* { dg-final { cleanup-saved-temps } } */
index 6ec4088da03c85e0e98ae58dbcbe3f3894d68f2e..59a089cf3e75f386d32171edea6be4ebe0f08a5b 100644 (file)
@@ -15,6 +15,6 @@ t_frame_run (test2)
 
 
 /* { dg-final { scan-assembler-times "stp\tx19, x30, \\\[sp, -\[0-9\]+\\\]!" 1 } } */
-/* { dg-final { scan-assembler-times "ldp\tx19, x30, \\\[sp\\\], \[0-9\]+" 2 } } */
+/* { dg-final { scan-assembler-times "ldp\tx19, x30, \\\[sp\\\], \[0-9\]+" 1 } } */
 
 /* { dg-final { cleanup-saved-temps } } */
index ebfb290ef1229684b48d968b2d28d50211486c08..d717862134db56fb9ca1884edea8a0d767c7e377 100644 (file)
@@ -14,6 +14,6 @@ t_frame_pattern (test4, 400, "x19")
 t_frame_run (test4)
 
 /* { dg-final { scan-assembler-times "stp\tx19, x30, \\\[sp, -\[0-9\]+\\\]!" 1 } } */
-/* { dg-final { scan-assembler-times "ldp\tx19, x30, \\\[sp\\\], \[0-9\]+" 2 } } */
+/* { dg-final { scan-assembler-times "ldp\tx19, x30, \\\[sp\\\], \[0-9\]+" 1 } } */
 
 /* { dg-final { cleanup-saved-temps } } */
index b5ea7ee08ce09e864be89a2ebf059af12c0f000c..b66ce09b83134b62f985d316b9f195dec564752f 100644 (file)
@@ -15,6 +15,6 @@ t_frame_pattern (test6, 700, )
 t_frame_run (test6)
 
 /* { dg-final { scan-assembler-times "str\tx30, \\\[sp, -\[0-9\]+\\\]!" 2 } } */
-/* { dg-final { scan-assembler-times "ldr\tx30, \\\[sp\\\], \[0-9\]+" 3 } } */
+/* { dg-final { scan-assembler-times "ldr\tx30, \\\[sp\\\], \[0-9\]+" 2 } } */
 
 /* { dg-final { cleanup-saved-temps } } */
index daa1f422e169d933a9c32cc9588628dc327750c0..22576c412512fa767b5a49f5792c72391bd2fec2 100644 (file)
@@ -15,6 +15,6 @@ t_frame_pattern (test7, 700, "x19")
 t_frame_run (test7)
 
 /* { dg-final { scan-assembler-times "stp\tx19, x30, \\\[sp, -\[0-9\]+\\\]!" 1 } } */
-/* { dg-final { scan-assembler-times "ldp\tx19, x30, \\\[sp\\\], \[0-9\]+" 2 } } */
+/* { dg-final { scan-assembler-times "ldp\tx19, x30, \\\[sp\\\], \[0-9\]+" 1 } } */
 
 /* { dg-final { cleanup-saved-temps } } */