(no commit message)
authorlkcl <lkcl@web>
Thu, 5 May 2022 16:18:16 +0000 (17:18 +0100)
committerIkiWiki <ikiwiki.info>
Thu, 5 May 2022 16:18:16 +0000 (17:18 +0100)
openpower/sv/SimpleV_rationale.mdwn

index b8e13be08483fbcf6f85d4e302331af8e99ca658..a862bb3b894b55b94aac09cf498d1cb6f0807755 100644 (file)
@@ -81,9 +81,12 @@ simplifications that went into the RISC-V ISA have an
 irrevocably damaging effect
 on its viability for high performance use.  That is not to say that
 its use in low-performance embedded scenarios is not ideal: in
-private custom secretive commercial usage it is perfect. Ubiquitous
+private custom secretive commercial usage it is perfect.
+Trinamic, an early adopter, created their TMC2660 Stepper IC
+replacing ARM with RISC-V and saving themselves USD 1 in licensing
+royalties per product are a classic case study.  Ubiquitous
 and common everyday usage in scenarios currently occupied by ARM, Intel,
-AMD and IBM? not so much. Thus, even though RISC-V has Cray-style Vectors,
+AMD and IBM? not so much. Even though RISC-V has Cray-style Vectors,
 the whole ISA is, unfortunately, fundamentally flawed as far as power
 efficient high performance is concerned.