Remove DFF and RAMD box info for now
authorEddie Hung <eddie@fpgeh.com>
Sat, 22 Jun 2019 03:41:14 +0000 (20:41 -0700)
committerEddie Hung <eddie@fpgeh.com>
Sat, 22 Jun 2019 03:41:14 +0000 (20:41 -0700)
techlibs/xilinx/abc_xc7.box
techlibs/xilinx/cells_sim.v

index 8a48bad4e53edf9804e96c95523b64e091215f68..c9d80a333c2f9be5abcd443a1183756e05437c8a 100644 (file)
@@ -26,37 +26,3 @@ CARRY4 3 1 10 8
 433 469 -   -   494 465 445 -   -   157
 512 548 292 -   592 540 520 356 -   228
 508 528 378 380 580 526 507 398 385 114
-
-# SLICEM/A6LUT
-# Inputs: A0 A1 A2 A3 A4 A5 D DPRA0 DPRA1 DPRA2 DPRA3 DPRA4 DPRA5 WCLK WE
-# Outputs: DPO SPO
-RAM64X1D 4 0 15 2
--   -   -   -   -   -   - 124 124 124 124 124 124 - -
-124 124 124 124 124 124 - -   -   -   -   -   124 - -
-
-# SLICEM/A6LUT + F7[AB]MUX
-# Inputs: A0 A1 A2 A3 A4 A5 A6 D DPRA0 DPRA1 DPRA2 DPRA3 DPRA4 DPRA5 DPRA6 WCLK WE
-# Outputs: DPO SPO
-RAM128X1D 5 0 17 2
--   -   -   -   -   -   -   - 314 314 314 314 314 314 292 - -
-347 347 347 347 347 347 296 - -   -   -   -   -   -   -   - -
-
-# Inputs: C CE D R
-# Outputs: Q
-FDRE 6 0 4 1
-- - - -
-
-# Inputs: C CE D S
-# Outputs: Q
-FDSE 7 0 4 1
-- - - -
-
-# Inputs: C CE CLR D
-# Outputs: Q
-FDCE 8 0 4 1
-- - - -
-
-# Inputs: C CE D PRE
-# Outputs: Q
-FDPE 9 0 4 1
-- - - -
index bf7a0ed44204ef3ffeaa2e8c7adb2bb579feb280..84939818e4faae18092e52927bfdf7d68df26ab4 100644 (file)
@@ -281,7 +281,6 @@ module FDPE_1 (output reg Q, input C, CE, D, PRE);
   always @(negedge C, posedge PRE) if (PRE) Q <= 1'b1; else if (CE) Q <= D;
 endmodule
 
-//(* abc_box_id = 4 /*, lib_whitebox*/ *)
 module RAM64X1D (
   output DPO, SPO,
   input  D, WCLK, WE,
@@ -299,7 +298,6 @@ module RAM64X1D (
   always @(posedge clk) if (WE) mem[a] <= D;
 endmodule
 
-//(* abc_box_id = 5 /*, lib_whitebox*/ *)
 module RAM128X1D (
   output       DPO, SPO,
   input        D, WCLK, WE,