* Makefile.am (CFILES): Add cris-dis.c and cris-opc.c.
authorHans-Peter Nilsson <hp@axis.com>
Thu, 20 Jul 2000 16:46:28 +0000 (16:46 +0000)
committerHans-Peter Nilsson <hp@axis.com>
Thu, 20 Jul 2000 16:46:28 +0000 (16:46 +0000)
(ALL_MACHINES): Add cris-dis.lo and cris-opc.lo.
(cris-dis.lo, cris-opc.lo): New rules.
* Makefile.in: Rebuild.
* configure.in (bfd_cris_arch): New target.
* configure: Rebuild.
* disassemble.c (ARCH_cris): Define.
(disassembler): Support ARCH_cris.
* cris-dis.c, cris-opc.c: New files.
* po/POTFILES.in, po/opcodes.pot: Regenerate.

opcodes/ChangeLog
opcodes/Makefile.am
opcodes/Makefile.in
opcodes/configure
opcodes/configure.in
opcodes/cris-dis.c [new file with mode: 0644]
opcodes/cris-opc.c [new file with mode: 0644]
opcodes/disassemble.c
opcodes/po/POTFILES.in
opcodes/po/opcodes.pot

index 673c41a4a5ad206818aeff75db40f878a93e65e8..67d86a8275e26040672e7300b5885f0e0fde6886 100644 (file)
@@ -1,3 +1,16 @@
+2000-07-20  Hans-Peter Nilsson  <hp@axis.com>
+
+       * Makefile.am (CFILES): Add cris-dis.c and cris-opc.c.
+       (ALL_MACHINES): Add cris-dis.lo and cris-opc.lo.
+       (cris-dis.lo, cris-opc.lo): New rules.
+       * Makefile.in: Rebuild.
+       * configure.in (bfd_cris_arch): New target.
+       * configure: Rebuild.
+       * disassemble.c (ARCH_cris): Define.
+       (disassembler): Support ARCH_cris.
+       * cris-dis.c, cris-opc.c: New files.
+       * po/POTFILES.in, po/opcodes.pot: Regenerate.
+
 2000-07-11  Jakub Jelinek  <jakub@redhat.com>
 
        * sparc-opc.c (sparc_opcodes): popc has 0 in rs1, not rs2.
index 8030fe88e9b81bc2fbf0c98cd7c4e17b1f034175..98de1a6a0cb9fd365f2acf29fecdc9d9f8f44cb9 100644 (file)
@@ -45,6 +45,8 @@ CFILES = \
        cgen-asm.c \
        cgen-dis.c \
        cgen-opc.c \
+       cris-dis.c \
+       cris-opc.c \
        d10v-dis.c \
        d10v-opc.c \
        d30v-dis.c \
@@ -123,6 +125,8 @@ ALL_MACHINES = \
        cgen-asm.lo \
        cgen-dis.lo \
        cgen-opc.lo \
+       cris-dis.lo \
+       cris-opc.lo \
        d10v-dis.lo \
        d10v-opc.lo \
        d30v-dis.lo \
@@ -243,6 +247,8 @@ ia64-gen.o: ia64-gen.c ia64-opc.c ia64-opc-a.c ia64-opc-b.c ia64-opc-f.c \
   ia64-opc-i.c ia64-opc-m.c ia64-opc-d.c ia64-opc.h
 
 ia64-asmtab.c: @MAINT@ ia64-gen ia64-ic.tbl ia64-raw.tbl ia64-waw.tbl ia64-war.tbl
+       for f in ia64-ic.tbl ia64-raw.tbl ia64-waw.tbl ia64-war.tbl; do \
+         if test -e $$f; then true; else cp -p $(srcdir)/$$f .; fi; done
        ./ia64-gen > $(srcdir)/ia64-asmtab.c
 
 # This dependency stuff is copied from BFD.
@@ -319,6 +325,10 @@ cgen-dis.lo: cgen-dis.c sysdep.h config.h $(INCDIR)/ansidecl.h \
   $(INCDIR)/libiberty.h $(BFD_H) $(INCDIR)/symcat.h $(INCDIR)/opcode/cgen.h
 cgen-opc.lo: cgen-opc.c sysdep.h config.h $(INCDIR)/ansidecl.h \
   $(INCDIR)/libiberty.h $(BFD_H) $(INCDIR)/symcat.h $(INCDIR)/opcode/cgen.h
+cris-dis.lo: cris-dis.c $(INCDIR)/dis-asm.h $(BFD_H) \
+  $(INCDIR)/ansidecl.h sysdep.h config.h $(INCDIR)/opcode/cris.h \
+  $(INCDIR)/libiberty.h
+cris-opc.lo: cris-opc.c $(INCDIR)/opcode/cris.h
 d10v-dis.lo: d10v-dis.c sysdep.h config.h $(INCDIR)/ansidecl.h \
   $(INCDIR)/opcode/d10v.h $(INCDIR)/dis-asm.h $(BFD_H)
 d10v-opc.lo: d10v-opc.c sysdep.h config.h $(INCDIR)/ansidecl.h \
index 086f5c7ecf374fc9ccbb508fdae88e9eaaf36f9b..57ccf43f9ea19402532c52ff871b862ebaefd8d6 100644 (file)
@@ -149,6 +149,8 @@ CFILES = \
        cgen-asm.c \
        cgen-dis.c \
        cgen-opc.c \
+       cris-dis.c \
+       cris-opc.c \
        d10v-dis.c \
        d10v-opc.c \
        d30v-dis.c \
@@ -228,6 +230,8 @@ ALL_MACHINES = \
        cgen-asm.lo \
        cgen-dis.lo \
        cgen-opc.lo \
+       cris-dis.lo \
+       cris-opc.lo \
        d10v-dis.lo \
        d10v-opc.lo \
        d30v-dis.lo \
@@ -741,6 +745,8 @@ ia64-gen.o: ia64-gen.c ia64-opc.c ia64-opc-a.c ia64-opc-b.c ia64-opc-f.c \
   ia64-opc-i.c ia64-opc-m.c ia64-opc-d.c ia64-opc.h
 
 ia64-asmtab.c: @MAINT@ ia64-gen ia64-ic.tbl ia64-raw.tbl ia64-waw.tbl ia64-war.tbl
+       for f in ia64-ic.tbl ia64-raw.tbl ia64-waw.tbl ia64-war.tbl; do \
+         if test -e $$f; then true; else cp -p $(srcdir)/$$f .; fi; done
        ./ia64-gen > $(srcdir)/ia64-asmtab.c
 
 # This dependency stuff is copied from BFD.
@@ -817,6 +823,10 @@ cgen-dis.lo: cgen-dis.c sysdep.h config.h $(INCDIR)/ansidecl.h \
   $(INCDIR)/libiberty.h $(BFD_H) $(INCDIR)/symcat.h $(INCDIR)/opcode/cgen.h
 cgen-opc.lo: cgen-opc.c sysdep.h config.h $(INCDIR)/ansidecl.h \
   $(INCDIR)/libiberty.h $(BFD_H) $(INCDIR)/symcat.h $(INCDIR)/opcode/cgen.h
+cris-dis.lo: cris-dis.c $(INCDIR)/dis-asm.h $(BFD_H) \
+  $(INCDIR)/ansidecl.h sysdep.h config.h $(INCDIR)/opcode/cris.h \
+  $(INCDIR)/libiberty.h
+cris-opc.lo: cris-opc.c $(INCDIR)/opcode/cris.h
 d10v-dis.lo: d10v-dis.c sysdep.h config.h $(INCDIR)/ansidecl.h \
   $(INCDIR)/opcode/d10v.h $(INCDIR)/dis-asm.h $(BFD_H)
 d10v-opc.lo: d10v-opc.c sysdep.h config.h $(INCDIR)/ansidecl.h \
index 5c8f609a077d90ccfdb8404d831decdf2650d47c..e88a84aaf9eb15ac0541b651d47f6527347271b6 100755 (executable)
@@ -3945,6 +3945,7 @@ if test x${all_targets} = xfalse ; then
        bfd_arm_arch)           ta="$ta arm-dis.lo" ;;
        bfd_avr_arch)           ta="$ta avr-dis.lo" ;;
        bfd_convex_arch)        ;;
+       bfd_cris_arch)          ta="$ta cris-dis.lo cris-opc.lo" ;;
        bfd_d10v_arch)          ta="$ta d10v-dis.lo d10v-opc.lo" ;;
        bfd_d30v_arch)          ta="$ta d30v-dis.lo d30v-opc.lo" ;;
        bfd_fr30_arch)          ta="$ta fr30-asm.lo fr30-desc.lo fr30-dis.lo fr30-ibld.lo fr30-opc.lo" using_cgen=yes ;;
index 0e947fb50a2fcd442b348c3dca4c386df70f29b0..bb103589193c981556fe518a8aed1d72edcbd2db 100644 (file)
@@ -156,6 +156,7 @@ if test x${all_targets} = xfalse ; then
        bfd_arm_arch)           ta="$ta arm-dis.lo" ;;
        bfd_avr_arch)           ta="$ta avr-dis.lo" ;;
        bfd_convex_arch)        ;;
+       bfd_cris_arch)          ta="$ta cris-dis.lo cris-opc.lo" ;;
        bfd_d10v_arch)          ta="$ta d10v-dis.lo d10v-opc.lo" ;;
        bfd_d30v_arch)          ta="$ta d30v-dis.lo d30v-opc.lo" ;;
        bfd_fr30_arch)          ta="$ta fr30-asm.lo fr30-desc.lo fr30-dis.lo fr30-ibld.lo fr30-opc.lo" using_cgen=yes ;;
diff --git a/opcodes/cris-dis.c b/opcodes/cris-dis.c
new file mode 100644 (file)
index 0000000..0d13b8f
--- /dev/null
@@ -0,0 +1,1343 @@
+/* Disassembler code for CRIS.
+   Copyright (C) 2000 Free Software Foundation, Inc.
+   Contributed by Axis Communications AB, Lund, Sweden.
+   Written by Hans-Peter Nilsson.
+
+This file is part of the GNU binutils and GDB, the GNU debugger.
+
+This program is free software; you can redistribute it and/or modify it under
+the terms of the GNU General Public License as published by the Free
+Software Foundation; either version 2 of the License, or (at your option)
+any later version.
+
+This program is distributed in the hope that it will be useful, but WITHOUT
+ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
+FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
+more details.
+
+You should have received a copy of the GNU General Public License
+along with this program; if not, write to the Free Software
+Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.  */
+
+#include "dis-asm.h"
+#include "sysdep.h"
+#include "opcode/cris.h"
+#include "libiberty.h"
+\f
+
+/* No instruction will be disassembled longer than this.  In theory, and
+   in silicon, address prefixes can be cascaded.  In practice, cascading
+   is not used by GCC, and not supported by the assembler.  */
+#ifndef MAX_BYTES_PER_CRIS_INSN
+#define MAX_BYTES_PER_CRIS_INSN 8
+#endif
+
+/* Whether or not to decode prefixes, folding it into the following
+   instruction.  FIXME: Make this optional later.  */
+#ifndef PARSE_PREFIX
+#define PARSE_PREFIX 1
+#endif
+
+/* Whether or not to trace the following sequence:
+   sub* X,r%d
+   bound* Y,r%d
+   adds.w [pc+r%d.w],pc
+
+   This is the assembly form of a switch-statement in C.
+   The "sub is optional.  If there is none, then X will be zero.
+   X is the value of the first case,
+   Y is the number of cases (including default).
+
+   This results in case offsets printed on the form:
+    case N: -> case_address
+   where N is an estimation on the corresponding 'case' operand in C,
+   and case_address is where execution of that case continues after the
+   sequence presented above.
+
+   The old style of output was to print the offsets as instructions,
+   which made it hard to follow "case"-constructs in the disassembly,
+   and caused a lot of annoying warnings about undefined instructions.
+
+   FIXME: Make this optional later.  */
+#ifndef TRACE_CASE
+#define TRACE_CASE 1
+#endif
+
+/* Value of first element in switch.  */
+static long case_offset = 0;
+
+/* How many more case-offsets to print.  */
+static long case_offset_counter = 0;
+
+/* Number of case offsets.  */
+static long no_of_case_offsets = 0;
+
+/* Candidate for next case_offset.  */
+static long last_immediate = 0;
+
+static int number_of_bits PARAMS ((unsigned int));
+static char *format_hex PARAMS ((unsigned long, char *));
+static char *format_dec PARAMS ((long, char *, int));
+static char *format_reg PARAMS ((int, char *));
+static int cris_constraint PARAMS ((const char *, unsigned int,
+                                   unsigned int));
+static unsigned bytes_to_skip PARAMS ((unsigned int,
+                                      const struct cris_opcode *));
+static char *print_flags PARAMS ((unsigned int, char *));
+static void print_with_operands PARAMS ((const struct cris_opcode *,
+                                        unsigned int, unsigned char *,
+                                        bfd_vma, disassemble_info *,
+                                        const struct cris_opcode *,
+                                        unsigned int, unsigned char *));
+static const struct cris_spec_reg *spec_reg_info PARAMS ((unsigned int));
+
+/* Return the descriptor of a special register.
+   FIXME: Depend on a CPU-version specific argument when all machinery
+   is in place.  */
+static const struct cris_spec_reg *
+spec_reg_info (sreg)
+     unsigned int sreg;
+{
+  int i;
+  for (i = 0; cris_spec_regs[i].name != NULL; i++)
+    {
+      if (cris_spec_regs[i].number == sreg)
+       return &cris_spec_regs[i];
+    }
+
+  return NULL;
+}
+
+
+/* Return the number of bits in the argument.  */
+static int
+number_of_bits (val)
+     unsigned int val;
+{
+  int bits;
+
+  for (bits = 0; val != 0; val &= val-1)
+    bits++;
+
+  return bits;
+}
+
+
+/* Get an entry in the opcode-table.  */
+static const struct cris_opcode *
+get_opcode_entry (insn, prefix_insn)
+     unsigned int insn;
+     unsigned int prefix_insn;
+{
+  /* For non-prefixed insns, we keep a table of pointers, indexed by the
+     insn code.  Each entry is initialized when found to be NULL.  */
+  static const struct cris_opcode **opc_table = NULL;
+
+  const struct cris_opcode *max_matchedp = NULL;
+  const struct cris_opcode **prefix_opc_table = NULL;
+
+  /* We hold a table for each prefix that need to be handled differently.  */
+  static const struct cris_opcode **dip_prefixes = NULL;
+  static const struct cris_opcode **bdapq_m1_prefixes = NULL;
+  static const struct cris_opcode **bdapq_m2_prefixes = NULL;
+  static const struct cris_opcode **bdapq_m4_prefixes = NULL;
+  static const struct cris_opcode **rest_prefixes = NULL;
+
+  /* Allocate and clear the opcode-table.  */
+  if (opc_table == NULL)
+    {
+      opc_table = xmalloc (65536 * sizeof (opc_table[0]));
+      memset (opc_table, 0, 65536 * sizeof (const struct cris_opcode *));
+
+      dip_prefixes
+       = xmalloc (65536 * sizeof (const struct cris_opcode **));
+      memset (dip_prefixes, 0, 65536 * sizeof (dip_prefixes[0]));
+
+      bdapq_m1_prefixes
+       = xmalloc (65536 * sizeof (const struct cris_opcode **));
+      memset (bdapq_m1_prefixes, 0, 65536 * sizeof (bdapq_m1_prefixes[0]));
+
+      bdapq_m2_prefixes
+       = xmalloc (65536 * sizeof (const struct cris_opcode **));
+      memset (bdapq_m2_prefixes, 0, 65536 * sizeof (bdapq_m2_prefixes[0]));
+
+      bdapq_m4_prefixes
+       = xmalloc (65536 * sizeof (const struct cris_opcode **));
+      memset (bdapq_m4_prefixes, 0, 65536 * sizeof (bdapq_m4_prefixes[0]));
+
+      rest_prefixes
+       = xmalloc (65536 * sizeof (const struct cris_opcode **));
+      memset (rest_prefixes, 0, 65536 * sizeof (rest_prefixes[0]));
+    }
+
+  /* Get the right table if this is a prefix.
+     This code is connected to cris_constraints in that it knows what
+     prefixes play a role in recognition of patterns; the necessary
+     state is reflected by which table is used.  If constraints
+     involving match or non-match of prefix insns are changed, then this
+     probably needs changing too.  */
+  if (prefix_insn != NO_CRIS_PREFIX)
+    {
+      const struct cris_opcode *popcodep
+       = (opc_table[prefix_insn] != NULL
+          ? opc_table[prefix_insn]
+          : get_opcode_entry (prefix_insn, NO_CRIS_PREFIX));
+
+      if (popcodep == NULL)
+       return NULL;
+
+      if (popcodep->match == BDAP_QUICK_OPCODE)
+       {
+         /* Since some offsets are recognized with "push" macros, we
+            have to have different tables for them.  */
+         int offset = (prefix_insn & 255);
+
+         if (offset > 127)
+           offset -= 256;
+
+         switch (offset)
+           {
+           case -4:
+             prefix_opc_table = bdapq_m4_prefixes;
+             break;
+
+           case -2:
+             prefix_opc_table = bdapq_m2_prefixes;
+             break;
+
+           case -1:
+             prefix_opc_table = bdapq_m1_prefixes;
+             break;
+
+           default:
+             prefix_opc_table = rest_prefixes;
+             break;
+           }
+       }
+      else if (popcodep->match == DIP_OPCODE)
+       /* We don't allow postincrement when the prefix is DIP, so use a
+          different table for DIP.  */
+       prefix_opc_table = dip_prefixes;
+      else
+       prefix_opc_table = rest_prefixes;
+    }
+
+  if (prefix_insn != NO_CRIS_PREFIX
+      && prefix_opc_table[insn] != NULL)
+    max_matchedp = prefix_opc_table[insn];
+  else if (prefix_insn == NO_CRIS_PREFIX && opc_table[insn] != NULL)
+    max_matchedp = opc_table[insn];
+  else
+    {
+      const struct cris_opcode *opcodep;
+      int max_level_of_match = -1;
+
+      for (opcodep = cris_opcodes;
+          opcodep->name != NULL;
+          opcodep++)
+       {
+         int level_of_match;
+
+         /* We give a double lead for bits matching the template in
+            cris_opcodes.  Not even, because then "move p8,r10" would
+            be given 2 bits lead over "clear.d r10".  When there's a
+            tie, the first entry in the table wins.  This is
+            deliberate, to avoid a more complicated recognition
+            formula.  */
+         if ((opcodep->match & insn) == opcodep->match
+             && (opcodep->lose & insn) == 0
+             && ((level_of_match
+                  = cris_constraint (opcodep->args,
+                                     insn,
+                                     prefix_insn))
+                 >= 0)
+             && ((level_of_match
+                  += 2 * number_of_bits (opcodep->match
+                                         | opcodep->lose))
+                         > max_level_of_match))
+                   {
+                     max_matchedp = opcodep;
+                     max_level_of_match = level_of_match;
+
+                     /* If there was a full match, never mind looking
+                        further.  */
+                     if (level_of_match >= 2 * 16)
+                       break;
+                   }
+               }
+      /* Fill in the new entry.
+
+        If there are changes to the opcode-table involving prefixes, and
+        disassembly then does not work correctly, try removing the
+        else-clause below that fills in the prefix-table.  If that
+        helps, you need to change the prefix_opc_table setting above, or
+        something related.  */
+      if (prefix_insn == NO_CRIS_PREFIX)
+       opc_table[insn] = max_matchedp;
+      else
+       prefix_opc_table[insn] = max_matchedp;
+    }
+
+  return max_matchedp;
+}
+
+
+/* Format number as hex with a leading "0x" into outbuffer.  */
+static char *
+format_hex (number, outbuffer)
+     unsigned long number;
+     char *outbuffer;
+{
+  /* Obfuscate to avoid warning on 32-bit host, but properly truncate
+     negative numbers on >32-bit hosts.  */
+  if (sizeof (number) > 4)
+    number &= (1 << (sizeof (number) > 4 ? 32 : 1)) - 1;
+
+  sprintf (outbuffer, "0x%lx", number);
+
+  /* Save this value for the "case" support.  */
+  if (TRACE_CASE)
+    last_immediate = number;
+
+  return outbuffer + strlen (outbuffer);
+}
+
+
+/* Format number as decimal into outbuffer.  Parameter signedp says
+   whether the number should be formatted as signed (!= 0) or
+   unsigned (== 0).  */
+static char *
+format_dec (number, outbuffer, signedp)
+     long number;
+     char *outbuffer;
+     int signedp;
+{
+  last_immediate = number;
+  sprintf (outbuffer, signedp ? "%ld" : "%lu", number);
+
+  return outbuffer + strlen (outbuffer);
+}
+
+
+/* Format the name of the general register regno into outbuffer.  */
+static char *
+format_reg (regno, outbuffer)
+     int regno;
+     char *outbuffer;
+{
+  switch (regno)
+    {
+    case 15:
+      strcpy (outbuffer, "pc");
+      break;
+
+    case 14:
+      strcpy (outbuffer, "sp");
+      break;
+
+    default:
+      sprintf (outbuffer, "r%d", regno);
+      break;
+    }
+
+  return outbuffer + strlen (outbuffer);
+}
+
+
+/* Return -1 if the constraints of a bitwise-matched instruction say
+   that there is no match.  Otherwise return a nonnegative number
+   indicating the confidence in the match (higher is better).  */
+static int
+cris_constraint (cs, insn, prefix_insn)
+     const char *cs;
+     unsigned int insn;
+     unsigned int prefix_insn;
+{
+  int retval = 0;
+  int tmp;
+  int prefix_ok = 0;
+
+  const char *s;
+  for (s  = cs; *s; s++)
+    switch (*s)
+      {
+      case '!':
+       /* Do not recognize "pop" if there's a prefix.  */
+       if (prefix_insn != NO_CRIS_PREFIX)
+         return -1;
+       break;
+
+      case 'M':
+       /* Size modifier for "clear", i.e. special register 0, 4 or 8.
+          Check that it is one of them.  Only special register 12 could
+          be mismatched, but checking for matches is more logical than
+          checking for mismatches when there are only a few cases.  */
+       tmp = ((insn >> 12) & 0xf);
+       if (tmp != 0 && tmp != 4 && tmp != 8)
+         return -1;
+       break;
+
+      case 'm':
+       if ((insn & 0x30) == 0x30)
+         return -1;
+       break;
+
+      case 'S':
+       /* A prefix operand without side-effect.  */
+       if (prefix_insn != NO_CRIS_PREFIX && (insn & 0x400) == 0)
+         {
+           prefix_ok = 1;
+           break;
+         }
+       else
+         return -1;
+
+      case 's':
+      case 'y':
+       /* If this is a prefixed insn with postincrement (side-effect),
+          the prefix must not be DIP.  */
+       if (prefix_insn != NO_CRIS_PREFIX)
+         {
+           if (insn & 0x400)
+             {
+               const struct cris_opcode *prefix_opcodep
+                 = get_opcode_entry (prefix_insn, NO_CRIS_PREFIX);
+
+               if (prefix_opcodep->match == DIP_OPCODE)
+                 return -1;
+             }
+
+           prefix_ok = 1;
+         }
+       break;
+
+      case 'B':
+       /* If we don't fall through, then the prefix is ok.  */
+       prefix_ok = 1;
+
+       /* A "push" prefix.  Check for valid "push" size.
+          In case of special register, it may be != 4.  */
+       if (prefix_insn != NO_CRIS_PREFIX)
+         {
+           /* Match the prefix insn to BDAPQ.  */
+           const struct cris_opcode *prefix_opcodep
+             = get_opcode_entry (prefix_insn, NO_CRIS_PREFIX);
+
+           if (prefix_opcodep->match == BDAP_QUICK_OPCODE)
+             {
+               int pushsize = (prefix_insn & 255);
+
+               if (pushsize > 127)
+                 pushsize -= 256;
+
+               if (s[1] == 'P')
+                 {
+                   unsigned int spec_reg = (insn >> 12) & 15;
+                   const struct cris_spec_reg *sregp
+                     = spec_reg_info (spec_reg);
+
+                   /* For a special-register, the "prefix size" must
+                      match the size of the register.  */
+                   if (sregp && sregp->reg_size == (unsigned int) -pushsize)
+                     break;
+                 }
+               else if (s[1] == 'R')
+                 {
+                   if ((insn & 0x30) == 0x20 && pushsize == -4)
+                     break;
+                 }
+               /* FIXME:  Should abort here; next constraint letter
+                  *must* be 'P' or 'R'.  */
+             }
+         }
+       return -1;
+
+      case 'D':
+       retval = (((insn >> 12) & 15) == (insn & 15));
+       if (!retval)
+         return -1;
+       else
+         retval += 4;
+       break;
+
+      case 'P':
+       {
+         const struct cris_spec_reg *sregp
+           = spec_reg_info ((insn >> 12) & 15);
+
+         /* Since we match four bits, we will give a value of 4-1 = 3
+            in a match.  If there is a corresponding exact match of a
+            special register in another pattern, it will get a value of
+            4, which will be higher.  This should be correct in that an
+            exact pattern would match better than a general pattern.
+
+            Note that there is a reason for not returning zero; the
+            pattern for "clear" is partly  matched in the bit-pattern
+            (the two lower bits must be zero), while the bit-pattern
+            for a move from a special register is matched in the
+            register constraint.  */
+
+         if (sregp != NULL)
+           {
+             retval += 3;
+             break;
+           }
+         else
+           return -1;
+       }
+      }
+
+  if (prefix_insn != NO_CRIS_PREFIX && ! prefix_ok)
+    return -1;
+
+  return retval;
+}
+
+
+/* Return the length of an instruction.  */
+static unsigned
+bytes_to_skip (insn, matchedp)
+     unsigned int insn;
+     const struct cris_opcode *matchedp;
+{
+  /* Each insn is a word plus "immediate" operands.  */
+  unsigned to_skip = 2;
+  const char *template = matchedp->args;
+  const char *s;
+
+  for (s = template; *s; s++)
+    if (*s == 's' && (insn & 0x400) && (insn & 15) == 15)
+      {
+       /* Immediate via [pc+], so we have to check the size of the
+          operand.  */
+       int mode_size = 1 << ((insn >> 4) & (*template == 'z' ? 1 : 3));
+
+       if (matchedp->imm_oprnd_size == SIZE_FIX_32)
+         to_skip += 4;
+       else if (matchedp->imm_oprnd_size == SIZE_SPEC_REG)
+         {
+           const struct cris_spec_reg *sregp
+             = spec_reg_info ((insn >> 12) & 15);
+
+           /* FIXME: Improve error handling; should have been caught
+              earlier.  */
+           if (sregp == NULL)
+             return 2;
+
+           /* PC is incremented by two, not one, for a byte.  */
+           to_skip += (sregp->reg_size + 1) & ~1;
+         }
+       else
+         to_skip += (mode_size + 1) & ~1;
+      }
+    else if (*s == 'b')
+      to_skip += 2;
+
+  return to_skip;
+}
+
+
+/* Print condition code flags.  */
+static char *
+print_flags (insn, cp)
+     unsigned int insn;
+     char *cp;
+{
+  /* Use the v8 (Etrax 100) flag definitions for disassembly.
+     The differences with v0 (Etrax 1..4) vs. Svinto are:
+     v0 'd' <=> v8 'm'
+     v0 'e' <=> v8 'b'.  */
+  static const char fnames[] = "cvznxibm";
+
+  unsigned char flagbits = (((insn >> 8) & 0xf0) | (insn & 15));
+  int i;
+
+  for (i = 0; i < 8; i++)
+    if (flagbits & (1 << i))
+      *cp++ = fnames[i];
+
+  return cp;
+}
+
+
+/* Print out an insn with its operands, and update the info->insn_type
+   fields.  The prefix_opcodep and the rest hold a prefix insn that is
+   supposed to be output as an address mode.  */
+static void
+print_with_operands (opcodep, insn, buffer, addr, info, prefix_opcodep,
+                    prefix_insn, prefix_buffer)
+     const struct cris_opcode *opcodep;
+     unsigned int insn;
+     unsigned char *buffer;
+     bfd_vma addr;
+     disassemble_info *info;
+
+     /* If a prefix insn was before this insn (and is supposed to be
+       output as an address), here is a description of it.  */
+     const struct cris_opcode *prefix_opcodep;
+     unsigned int prefix_insn;
+     unsigned char *prefix_buffer;
+{
+  /* Get a buffer of somewhat reasonable size where we store
+     intermediate parts of the insn.  */
+  char temp[sizeof (".d [r13=r12-2147483648],r10") * 2];
+  char *tp = temp;
+  static const char mode_char[] = "bwd?";
+  const char *s;
+  const char *cs;
+
+  /* Print out the name first thing we do.  */
+  (*info->fprintf_func) (info->stream, "%s", opcodep->name);
+
+  cs = opcodep->args;
+  s = cs;
+
+  /* Ignore any prefix indicator.  */
+  if (*s == 'p')
+    s++;
+
+  if (*s == 'm' || *s == 'M' || *s == 'z')
+    {
+      *tp++ = '.';
+
+      /* Get the size-letter.  */
+      *tp++ = *s == 'M'
+       ? (insn & 0x8000 ? 'd'
+          : insn & 0x4000 ? 'w' : 'b')
+       : mode_char[(insn >> 4) & (*s == 'z' ? 1 : 3)];
+
+      /* Ignore the size and the space character that follows.  */
+      s += 2;
+    }
+
+  /* Add a space if this isn't a long-branch, because for those will add
+     the condition part of the name later.  */
+  if (opcodep->match != (BRANCH_PC_LOW + BRANCH_INCR_HIGH * 256))
+    *tp++ = ' ';
+
+  /* Fill in the insn-type if deducible from the name (and there's no
+     better way).  */
+  if (opcodep->name[0] == 'j')
+    {
+      if (strncmp (opcodep->name, "jsr", 3) == 0)
+       /* It's "jsr" or "jsrc".  */
+       info->insn_type = dis_jsr;
+      else
+       /* Any other jump-type insn is considered a branch.  */
+       info->insn_type = dis_branch;
+    }
+
+  /* We might know some more fields right now.  */
+  info->branch_delay_insns = opcodep->delayed;
+
+  /* Handle operands.  */
+  for (; *s; s++)
+    {
+    switch (*s)
+      {
+      case ',':
+       *tp++ = *s;
+       break;
+
+      case '!':
+       /* Ignore at this point; used at earlier stages to avoid recognition
+          if there's a prefixes at something that in other ways looks like
+          a "pop".  */
+       break;
+
+      case 'B':
+       /* This was the prefix that made this a "push".  We've already
+          handled it by recognizing it, so signal that the prefix is
+          handled by setting it to NULL.  */
+       prefix_opcodep = NULL;
+       break;
+
+      case 'D':
+      case 'r':
+       tp = format_reg (insn & 15, tp);
+       break;
+
+      case 'R':
+       tp = format_reg ((insn >> 12) & 15, tp);
+       break;
+
+      case 'y':
+      case 'S':
+      case 's':
+       /* Any "normal" memory operand.  */
+       if ((insn & 0x400) && (insn & 15) == 15)
+         {
+           /* We're looking at [pc+], i.e. we need to output an immediate
+              number, where the size can depend on different things.  */
+           long number;
+           int signedp
+             = ((*cs == 'z' && (insn & 0x20))
+                || opcodep->match == BDAP_QUICK_OPCODE);
+           int nbytes;
+
+           if (opcodep->imm_oprnd_size == SIZE_FIX_32)
+             nbytes = 4;
+           else if (opcodep->imm_oprnd_size == SIZE_SPEC_REG)
+             {
+               const struct cris_spec_reg *sregp
+                 = spec_reg_info ((insn >> 12) & 15);
+
+               /* A NULL return should have been as a non-match earlier,
+                  so catch it as an internal error in the error-case
+                  below.  */
+               if (sregp == NULL)
+                 /* Whatever non-valid size.  */
+                 nbytes = 42;
+               else
+                 /* PC is always incremented by a multiple of two.  */
+                 nbytes = (sregp->reg_size + 1) & ~1;
+             }
+           else
+             {
+               int mode_size = 1 << ((insn >> 4) & (*cs == 'z' ? 1 : 3));
+
+               if (mode_size == 1)
+                 nbytes = 2;
+               else
+                 nbytes = mode_size;
+             }
+
+           switch (nbytes)
+             {
+             case 1:
+               number = buffer[2];
+               if (signedp && number > 127)
+                 number -= 256;
+               break;
+
+             case 2:
+               number = buffer[2] + buffer[3] * 256;
+               if (signedp && number > 32767)
+                 number -= 65536;
+               break;
+
+             case 4:
+               number
+                 = buffer[2] + buffer[3] * 256 + buffer[4] * 65536
+                 + buffer[5] * 0x1000000;
+               break;
+
+             default:
+               strcpy (tp, "bug");
+               tp += 3;
+               number = 42;
+             }
+
+           if ((*cs == 'z' && (insn & 0x20))
+               || (opcodep->match == BDAP_QUICK_OPCODE
+                   && (nbytes <= 2 || buffer[1 + nbytes] == 0)))
+             tp = format_dec (number, tp, signedp);
+           else
+             {
+               unsigned int highbyte = (number >> 24) & 0xff;
+
+               /* Either output this as an address or as a number.  If it's
+                  a dword with the same high-byte as the address of the
+                  insn, assume it's an address, and also if it's a non-zero
+                  non-0xff high-byte.  If this is a jsr or a jump, then
+                  it's definitely an address.  */
+               if (nbytes == 4
+                   && (highbyte == ((addr >> 24) & 0xff)
+                       || (highbyte != 0 && highbyte != 0xff)
+                       || info->insn_type == dis_branch
+                       || info->insn_type == dis_jsr))
+                 {
+                   /* Finish off and output previous formatted bytes.  */
+                   *tp = 0;
+                   tp = temp;
+                   if (temp[0])
+                     (*info->fprintf_func) (info->stream, "%s", temp);
+
+                   (*info->print_address_func) ((bfd_vma) number, info);
+
+                   info->target = number;
+                 }
+               else
+                 tp = format_hex (number, tp);
+             }
+         }
+       else
+         {
+           /* Not an immediate number.  Then this is a (possibly
+              prefixed) memory operand.  */
+           if (info->insn_type != dis_nonbranch)
+             {
+               int mode_size
+                 = 1 << ((insn >> 4)
+                         & (opcodep->args[0] == 'z' ? 1 : 3));
+               int size;
+               info->insn_type = dis_dref;
+               info->flags |= CRIS_DIS_FLAG_MEMREF;
+
+               if (opcodep->imm_oprnd_size == SIZE_FIX_32)
+                 size = 4;
+               else if (opcodep->imm_oprnd_size == SIZE_SPEC_REG)
+                 {
+                   const struct cris_spec_reg *sregp
+                     = spec_reg_info ((insn >> 12) & 15);
+
+                   /* FIXME: Improve error handling; should have been caught
+                      earlier.  */
+                   if (sregp == NULL)
+                     size = 4;
+                   else
+                     size = sregp->reg_size;
+                 }
+               else
+                 size = mode_size;
+
+               info->data_size = size;
+             }
+
+           *tp++ = '[';
+
+           if (prefix_opcodep
+               /* We don't match dip with a postincremented field
+                  as a side-effect address mode.  */
+               && ((insn & 0x400) == 0
+                   || prefix_opcodep->match != DIP_OPCODE))
+             {
+               if (insn & 0x400)
+                 {
+                   tp = format_reg (insn & 15, tp);
+                   *tp++ = '=';
+                 }
+
+
+               /* We mainly ignore the prefix format string when the
+                  address-mode syntax is output.  */
+               switch (prefix_opcodep->match)
+                 {
+                 case DIP_OPCODE:
+                   /* It's [r], [r+] or [pc+].  */
+                   if ((prefix_insn & 0x400) && (prefix_insn & 15) == 15)
+                     {
+                       /* It's [pc+].  This cannot possibly be anything
+                          but an address.  */
+                       unsigned long number
+                         = prefix_buffer[2] + prefix_buffer[3] * 256
+                         + prefix_buffer[4] * 65536
+                         + prefix_buffer[5] * 0x1000000;
+
+                       info->target = (bfd_vma) number;
+
+                       /* Finish off and output previous formatted
+                          data.  */
+                       *tp = 0;
+                       tp = temp;
+                       if (temp[0])
+                         (*info->fprintf_func) (info->stream, "%s", temp);
+
+                       (*info->print_address_func) ((bfd_vma) number, info);
+                     }
+                   else
+                     {
+                       /* For a memref in an address, we use target2.
+                          In this case, target is zero.  */
+                       info->flags
+                         |= (CRIS_DIS_FLAG_MEM_TARGET2_IS_REG
+                             | CRIS_DIS_FLAG_MEM_TARGET2_MEM);
+
+                       info->target2 = prefix_insn & 15;
+
+                       *tp++ = '[';
+                       tp = format_reg (prefix_insn & 15, tp);
+                       if (prefix_insn & 0x400)
+                         *tp++ = '+';
+                       *tp++ = ']';
+                     }
+                   break;
+
+                 case BDAP_QUICK_OPCODE:
+                   {
+                     int number;
+
+                     number = prefix_buffer[0];
+                     if (number > 127)
+                       number -= 256;
+
+                     /* Output "reg+num" or, if num < 0, "reg-num".  */
+                     tp = format_reg ((prefix_insn >> 12) & 15, tp);
+                     if (number >= 0)
+                       *tp++ = '+';
+                     tp = format_dec (number, tp, 1);
+
+                     info->flags |= CRIS_DIS_FLAG_MEM_TARGET_IS_REG;
+                     info->target = (prefix_insn >> 12) & 15;
+                     info->target2 = (bfd_vma) number;
+                     break;
+                   }
+
+                 case BIAP_OPCODE:
+                   /* Output "r+R.m".  */
+                   tp = format_reg (prefix_insn & 15, tp);
+                   *tp++ = '+';
+                   tp = format_reg ((prefix_insn >> 12) & 15, tp);
+                   *tp++ = '.';
+                   *tp++ = mode_char[(prefix_insn >> 4) & 3];
+
+                   info->flags
+                     |= (CRIS_DIS_FLAG_MEM_TARGET2_IS_REG
+                         | CRIS_DIS_FLAG_MEM_TARGET_IS_REG
+
+                         | ((prefix_insn & 0x8000)
+                            ? CRIS_DIS_FLAG_MEM_TARGET2_MULT4
+                            : ((prefix_insn & 0x8000)
+                               ? CRIS_DIS_FLAG_MEM_TARGET2_MULT2 : 0)));
+
+                   /* Is it the casejump?  It's a "adds.w [pc+r%d.w],pc".  */
+                   if (insn == 0xf83f && (prefix_insn & ~0xf000) == 0x55f)
+                     /* Then start interpreting data as offsets.  */
+                     case_offset_counter = no_of_case_offsets;
+                   break;
+
+                 case BDAP_INDIR_OPCODE:
+                   /* Output "r+s.m", or, if "s" is [pc+], "r+s" or
+                      "r-s".  */
+                   tp = format_reg ((prefix_insn >> 12) & 15, tp);
+
+                   if ((prefix_insn & 0x400) && (prefix_insn & 15) == 15)
+                     {
+                       long number;
+                       unsigned int nbytes;
+
+                       /* It's a value.  Get its size.  */
+                       int mode_size = 1 << ((prefix_insn >> 4) & 3);
+
+                       if (mode_size == 1)
+                         nbytes = 2;
+                       else
+                         nbytes = mode_size;
+
+                       switch (nbytes)
+                         {
+                         case 1:
+                           number = prefix_buffer[2];
+                           if (number > 127)
+                             number -= 256;
+                           break;
+
+                         case 2:
+                           number = prefix_buffer[2] + prefix_buffer[3] * 256;
+                           if (number > 32767)
+                             number -= 65536;
+                           break;
+
+                         case 4:
+                           number
+                             = prefix_buffer[2] + prefix_buffer[3] * 256
+                             + prefix_buffer[4] * 65536
+                             + prefix_buffer[5] * 0x1000000;
+                           break;
+
+                         default:
+                           strcpy (tp, "bug");
+                           tp += 3;
+                           number = 42;
+                         }
+
+                       info->flags |= CRIS_DIS_FLAG_MEM_TARGET_IS_REG;
+                       info->target2 = (bfd_vma) number;
+
+                       /* If the size is dword, then assume it's an
+                          address.  */
+                       if (nbytes == 4)
+                         {
+                           /* Finish off and output previous formatted
+                              bytes.  */
+                           *tp++ = '+';
+                           *tp = 0;
+                           tp = temp;
+                           (*info->fprintf_func) (info->stream, "%s", temp);
+
+                           (*info->print_address_func) ((bfd_vma) number, info);
+                         }
+                       else
+                         {
+                           if (number >= 0)
+                             *tp++ = '+';
+                           tp = format_dec (number, tp, 1);
+                         }
+                     }
+                   else
+                     {
+                       /* Output "r+[R].m" or "r+[R+].m".  */
+                       *tp++ = '+';
+                       *tp++ = '[';
+                       tp = format_reg (prefix_insn & 15, tp);
+                       if (prefix_insn & 0x400)
+                         *tp++ = '+';
+                       *tp++ = ']';
+                       *tp++ = '.';
+                       *tp++ = mode_char[(prefix_insn >> 4) & 3];
+
+                       info->flags
+                         |= (CRIS_DIS_FLAG_MEM_TARGET2_IS_REG
+                             | CRIS_DIS_FLAG_MEM_TARGET2_MEM
+                             | CRIS_DIS_FLAG_MEM_TARGET_IS_REG
+
+                             | (((prefix_insn >> 4) == 2)
+                                ? 0
+                                : (((prefix_insn >> 4) & 3) == 1
+                                   ? CRIS_DIS_FLAG_MEM_TARGET2_MEM_WORD
+                                   : CRIS_DIS_FLAG_MEM_TARGET2_MEM_BYTE)));
+                     }
+                   break;
+
+                 default:
+                   (*info->fprintf_func) (info->stream, "?prefix-bug");
+                 }
+
+               /* To mark that the prefix is used, reset it.  */
+               prefix_opcodep = NULL;
+             }
+           else
+             {
+               tp = format_reg (insn & 15, tp);
+
+               info->flags |= CRIS_DIS_FLAG_MEM_TARGET_IS_REG;
+               info->target = insn & 15;
+
+               if (insn & 0x400)
+                 *tp++ = '+';
+             }
+           *tp++ = ']';
+         }
+       break;
+
+      case 'x':
+       tp = format_reg ((insn >> 12) & 15, tp);
+       *tp++ = '.';
+       *tp++ = mode_char[(insn >> 4) & 3];
+       break;
+
+      case 'I':
+       tp = format_dec (insn & 63, tp, 0);
+       break;
+
+      case 'b':
+       {
+         int where = buffer[2] + buffer[3] * 256;
+
+         if (where > 32767)
+           where -= 65536;
+
+         where += addr + 4;
+
+         if (insn == BA_PC_INCR_OPCODE)
+           info->insn_type = dis_branch;
+         else
+           info->insn_type = dis_condbranch;
+
+         info->target = (bfd_vma) where;
+
+         *tp = 0;
+         tp = temp;
+         (*info->fprintf_func) (info->stream, "%s%s ",
+                                temp, cris_cc_strings[insn >> 12]);
+
+         (*info->print_address_func) ((bfd_vma) where, info);
+       }
+      break;
+
+    case 'c':
+      tp = format_dec (insn & 31, tp, 0);
+      break;
+
+    case 'C':
+      tp = format_dec (insn & 15, tp, 0);
+      break;
+
+    case 'o':
+      {
+       long offset = insn & 0xfe;
+
+       if (insn & 1)
+         offset |= ~0xff;
+
+       if (opcodep->match == BA_QUICK_OPCODE)
+         info->insn_type = dis_branch;
+       else
+         info->insn_type = dis_condbranch;
+
+       info->target = (bfd_vma) (addr + 2 + offset);
+       *tp = 0;
+       tp = temp;
+       (*info->fprintf_func) (info->stream, "%s", temp);
+
+       (*info->print_address_func) ((bfd_vma) (addr + 2 + offset), info);
+      }
+      break;
+
+    case 'O':
+      {
+       long number = buffer[0];
+
+       if (number > 127)
+         number = number - 256;
+
+       tp = format_dec (number, tp, 1);
+       *tp++ = ',';
+       tp = format_reg ((insn >> 12) & 15, tp);
+      }
+      break;
+
+    case 'f':
+      tp = print_flags (insn, tp);
+      break;
+
+    case 'i':
+      tp = format_dec ((insn & 32) ? (insn & 31) | ~31 : insn & 31, tp, 1);
+      break;
+
+    case 'P':
+      {
+       const struct cris_spec_reg *sregp
+         = spec_reg_info ((insn >> 12) & 15);
+
+       if (sregp->name == NULL)
+         /* Should have been caught as a non-match eariler.  */
+         *tp++ = '?';
+       else
+         {
+           strcpy (tp, sregp->name);
+           tp += strlen (tp);
+         }
+      }
+      break;
+
+    default:
+      strcpy (tp, "???");
+      tp += 3;
+    }
+  }
+
+  *tp = 0;
+
+  if (prefix_opcodep)
+    (*info->fprintf_func) (info->stream, " (OOPS unused prefix \"%s: %s\")",
+                          prefix_opcodep->name, prefix_opcodep->args);
+
+  (*info->fprintf_func) (info->stream, "%s", temp);
+
+  /* Get info for matching case-tables, if we don't have any active.
+     We assume that the last constant seen is used; either in the insn
+     itself or in a "move.d const,rN, sub.d rN,rM"-like sequence.  */
+  if (TRACE_CASE && case_offset_counter == 0)
+    {
+      if (strncmp (opcodep->name, "sub", 3) == 0)
+       case_offset = last_immediate;
+
+      /* It could also be an "add", if there are negative case-values.  */
+      else if (strncmp (opcodep->name, "add", 3) == 0)
+       {
+         /* The first case is the negated operand to the add.  */
+         case_offset = -last_immediate;
+       }
+      /* A bound insn will tell us the number of cases.  */
+      else if (strncmp (opcodep->name, "bound", 5) == 0)
+       {
+         no_of_case_offsets = last_immediate + 1;
+       }
+      /* A jump or jsr or branch breaks the chain of insns for a
+        case-table, so assume default first-case again.  */
+      else if (info->insn_type == dis_jsr
+              || info->insn_type == dis_branch
+              || info->insn_type == dis_condbranch)
+       case_offset = 0;
+    }
+}
+
+
+/* Print the CRIS instruction at address memaddr on stream.  Returns
+   length of the instruction, in bytes.  */
+int
+print_insn_cris (memaddr, info)
+     bfd_vma memaddr;
+     disassemble_info *info;
+{
+  int nbytes;
+  unsigned int insn;
+  const struct cris_opcode *matchedp;
+  int advance = 0;
+
+  /* No instruction will be disassembled as longer than this number of
+     bytes; stacked prefixes will not be expanded.  */
+  unsigned char buffer[MAX_BYTES_PER_CRIS_INSN];
+  unsigned char *bufp;
+  int status;
+  bfd_vma addr;
+
+  /* There will be an "out of range" error after the last instruction.
+     Reading pairs of bytes in decreasing number, we hope that we will get
+     at least the amount that we will consume.
+
+     If we can't get any data, or we do not get enough data, we print
+     the error message.  */
+
+  for (nbytes = MAX_BYTES_PER_CRIS_INSN; nbytes > 0; nbytes -= 2)
+    {
+      status = (*info->read_memory_func) (memaddr, buffer, nbytes, info);
+      if (status == 0)
+       break;
+    }
+
+  /* If we did not get all we asked for, then clear the rest.
+     Hopefully this makes a reproducible result in case of errors.  */
+  if (nbytes != MAX_BYTES_PER_CRIS_INSN)
+    memset (buffer + nbytes, 0, MAX_BYTES_PER_CRIS_INSN - nbytes);
+
+  addr = memaddr;
+  bufp = buffer;
+
+  /* Set some defaults for the insn info.  */
+  info->insn_info_valid = 1;
+  info->branch_delay_insns = 0;
+  info->data_size = 0;
+  info->insn_type = dis_nonbranch;
+  info->flags = 0;
+  info->target = 0;
+  info->target2 = 0;
+
+  /* If we got any data, disassemble it.  */
+  if (nbytes != 0)
+    {
+      matchedp = NULL;
+
+      insn = bufp[0] + bufp[1] * 256;
+
+      /* If we're in a case-table, don't disassemble the offsets.  */
+      if (TRACE_CASE && case_offset_counter != 0)
+       {
+         info->insn_type = dis_noninsn;
+         advance += 2;
+
+         /* If to print data as offsets, then shortcut here.  */
+         (*info->fprintf_func) (info->stream, "case %d%s: -> ",
+                                case_offset + no_of_case_offsets
+                                - case_offset_counter,
+                                case_offset_counter == 1 ? "/default" :
+                                "");
+
+         (*info->print_address_func) ((bfd_vma)
+                                      ((short) (insn)
+                                       + (long) (addr
+                                                 - (no_of_case_offsets
+                                                    - case_offset_counter)
+                                                 * 2)), info);
+         case_offset_counter--;
+
+         /* The default case start (without a "sub" or "add") must be
+            zero.  */
+         if (case_offset_counter == 0)
+           case_offset = 0;
+       }
+      else if (insn == 0)
+       {
+         /* We're often called to disassemble zeroes.  While this is a
+            valid "bcc .+2" insn, it is also useless enough and enough
+            of a nuiscance that we will just output "bcc .+2" for it
+            and signal it as a noninsn.  */
+         (*info->fprintf_func) (info->stream, "bcc .+2");
+         info->insn_type = dis_noninsn;
+         advance += 2;
+       }
+      else
+       {
+         const struct cris_opcode *prefix_opcodep = NULL;
+         unsigned char *prefix_buffer = bufp;
+         unsigned int prefix_insn = insn;
+         int prefix_size = 0;
+
+         matchedp = get_opcode_entry (insn, NO_CRIS_PREFIX);
+
+         /* Check if we're supposed to write out prefixes as address
+            modes and if this was a prefix.  */
+         if (matchedp != NULL && PARSE_PREFIX && matchedp->args[0] == 'p')
+           {
+             /* If it's a prefix, put it into the prefix vars and get the
+                main insn.  */
+             prefix_size = bytes_to_skip (prefix_insn, matchedp);
+             prefix_opcodep = matchedp;
+
+             insn = bufp[prefix_size] + bufp[prefix_size + 1] * 256;
+             matchedp = get_opcode_entry (insn, prefix_insn);
+
+             if (matchedp != NULL)
+               {
+                 addr += prefix_size;
+                 bufp += prefix_size;
+                 advance += prefix_size;
+               }
+             else
+               {
+                 /* The "main" insn wasn't valid, at least not when
+                    prefixed.  Put back things enough to output the
+                    prefix insn only, as a normal insn.  */
+                 matchedp = prefix_opcodep;
+                 insn = prefix_insn;
+                 prefix_opcodep = NULL;
+               }
+           }
+
+         if (matchedp == NULL)
+           {
+             (*info->fprintf_func) (info->stream, "??0x%lx", insn);
+             advance += 2;
+
+             info->insn_type = dis_noninsn;
+           }
+         else
+           {
+             advance += bytes_to_skip (insn, matchedp);
+
+             /* The info_type and assorted fields will be set according
+                to the operands.   */
+             print_with_operands (matchedp, insn, bufp, addr, info,
+                                  prefix_opcodep, prefix_insn,
+                                  prefix_buffer);
+           }
+       }
+    }
+  else
+    info->insn_type = dis_noninsn;
+
+  /* If we read less than MAX_BYTES_PER_CRIS_INSN, i.e. we got an error
+     status when reading that much, and the insn decoding indicated a
+     length exceeding what we read, there is an error.  */
+  if (status != 0 && (nbytes == 0 || advance > nbytes))
+    {
+      (*info->memory_error_func) (status, memaddr, info);
+      return -1;
+    }
+
+  /* Max supported insn size with one folded prefix insn.  */
+  info->bytes_per_line = MAX_BYTES_PER_CRIS_INSN;
+
+  /* I would like to set this to a fixed value larger than the actual
+     number of bytes to print in order to avoid spaces between bytes,
+     but objdump.c (2.9.1) does not like that, so we print 16-bit
+     chunks, which is the next choice.  */
+  info->bytes_per_chunk = 2;
+
+  /* Printing bytes in order of increasing addresses makes sense,
+     especially on a little-endian target.
+     This is completely the opposite of what you think; setting this to
+     BFD_ENDIAN_LITTLE will print bytes in order N..0 rather than the 0..N
+     we want.  */
+  info->display_endian = BFD_ENDIAN_BIG;
+
+  return advance;
+}
+
+/*
+ * Local variables:
+ * eval: (c-set-style "gnu")
+ * indent-tabs-mode: t
+ * End:
+ */
diff --git a/opcodes/cris-opc.c b/opcodes/cris-opc.c
new file mode 100644 (file)
index 0000000..4690051
--- /dev/null
@@ -0,0 +1,885 @@
+/* cris-opc.c -- Table of opcodes for the CRIS processor.
+   Copyright (C) 2000 Free Software Foundation, Inc.
+   Contributed by Axis Communications AB, Lund, Sweden.
+   Originally written for GAS 1.38.1 by Mikael Asker.
+   Reorganized by Hans-Peter Nilsson.
+
+This file is part of GAS, GDB and the GNU binutils.
+
+GAS, GDB, and GNU binutils is free software; you can redistribute it
+and/or modify it under the terms of the GNU General Public License as
+published by the Free Software Foundation; either version 2, or (at your
+option) any later version.
+
+GAS, GDB, and GNU binutils are distributed in the hope that they will be
+useful, but WITHOUT ANY WARRANTY; without even the implied warranty of
+MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+GNU General Public License for more details.
+
+You should have received a copy of the GNU General Public License
+along with this program; if not, write to the Free Software
+Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.  */
+
+#include "opcode/cris.h"
+
+#ifndef NULL
+#define NULL (0)
+#endif
+
+const struct cris_spec_reg
+cris_spec_regs[] =
+{
+  {"p0",  0,  1, 0,               NULL},
+  {"vr",  1,  1, 0,               NULL},
+  {"p1",  1,  1, 0,               NULL},
+  {"p2",  2,  1, cris_ver_warning, NULL},
+  {"p3",  3,  1, cris_ver_warning, NULL},
+  {"p4",  4,  2, 0,               NULL},
+  {"ccr", 5,  2, 0,               NULL},
+  {"p5",  5,  2, 0,               NULL},
+  {"dcr0",6,  2, cris_ver_v0_3,           NULL},
+  {"p6",  6,  2, cris_ver_v0_3,           NULL},
+  {"dcr1/mof", 7, 4, cris_ver_v10p,
+   "Register `dcr1/mof' with ambiguous size specified.  Guessing 4 bytes"},
+  {"dcr1/mof", 7, 2, cris_ver_v0_3,
+   "Register `dcr1/mof' with ambiguous size specified.  Guessing 2 bytes"},
+  {"mof", 7,  4, cris_ver_v10p,           NULL},
+  {"dcr1",7,  2, cris_ver_v0_3,           NULL},
+  {"p7",  7,  4, cris_ver_v10p,           NULL},
+  {"p7",  7,  2, cris_ver_v0_3,           NULL},
+  {"p8",  8,  4, 0,               NULL},
+  {"ibr", 9,  4, 0,               NULL},
+  {"p9",  9,  4, 0,               NULL},
+  {"irp", 10, 4, 0,               NULL},
+  {"p10", 10, 4, 0,               NULL},
+  {"srp", 11, 4, 0,               NULL},
+  {"p11", 11, 4, 0,               NULL},
+  /* For disassembly use only.  Accept at assembly with a warning.  */
+  {"bar/dtp0", 12, 4, cris_ver_warning,
+   "Ambiguous register `bar/dtp0' specified"},
+  {"bar", 12, 4, cris_ver_v8p,    NULL},
+  {"dtp0",12, 4, cris_ver_v0_3,           NULL},
+  {"p12", 12, 4, 0,               NULL},
+  /* For disassembly use only.  Accept at assembly with a warning.  */
+  {"dccr/dtp1",13, 4, cris_ver_warning,
+   "Ambiguous register `dccr/dtp1' specified"},
+  {"dccr",13, 4, cris_ver_v8p,    NULL},
+  {"dtp1",13, 4, cris_ver_v0_3,           NULL},
+  {"p13", 13, 4, 0,               NULL},
+  {"brp", 14, 4, cris_ver_v3p,    NULL},
+  {"p14", 14, 4, cris_ver_v3p,    NULL},
+  {"usp", 15, 4, cris_ver_v10p,           NULL},
+  {"p15", 15, 4, cris_ver_v10p,           NULL},
+  {NULL, 0, 0, NULL}
+};
+
+/* All CRIS opcodes are 16 bits.
+
+   - The match component is a mask saying which bits must match a
+     particular opcode in order for an instruction to be an instance
+     of that opcode.
+
+   - The args component is a string containing characters symbolically
+     matching the operands of an instruction.  Used for both assembly
+     and disassembly.
+
+     Operand-matching characters:
+     B Not really an operand.  It causes a "BDAP -size,SP" prefix to be
+       output for the PUSH alias-instructions and recognizes a
+       push-prefix at disassembly.  Must be followed by a R or P letter.
+     ! Non-match pattern, will not match if there's a prefix insn.
+     b Non-matching operand, used for branches with 16-bit
+       displacement. Only recognized by the disassembler.
+     c 5-bit unsigned immediate in bits <4:0>.
+     C 4-bit unsigned immediate in bits <3:0>.
+     D General register in bits <15:12> and <3:0>.
+     f List of flags in bits <15:12> and <3:0>.
+     i 6-bit signed immediate in bits <5:0>.
+     I 6-bit unsigned immediate in bits <5:0>.
+     M Size modifier (B, W or D) for CLEAR instructions.
+     m Size modifier (B, W or D) in bits <5:4>
+     o [-128..127] word offset in bits <7:1> and <0>.  Used by 8-bit
+       branch instructions.
+     O [-128..127] offset in bits <7:0>.  Also matches a comma and a
+       general register after the expression.  Used only for the BDAP
+       prefix insn.
+     P Special register in bits <15:12>.
+     p Indicates that the insn is a prefix insn.  Must be first
+       character.
+     R General register in bits <15:12>.
+     r General register in bits <3:0>.
+     S Source operand in bit <10> and a prefix; a 3-operand prefix
+       without side-effect.
+     s Source operand in bits <10> and <3:0>, optionally with a
+       side-effect prefix.
+     x Register-dot-modifier, for example "r5.w" in bits <15:12> and <5:4>.
+     y Like 's' but do not allow an integer at assembly.
+     z Size modifier (B or W) in bit <4>.  */
+
+
+/* Please note the order of the opcodes in this table is significant.
+   The assembler requires that all instances of the same mnemonic must
+   be consecutive.  If they aren't, the assembler might not recognize
+   them, or may indicate and internal error.
+
+   The disassembler should not normally care about the order of the
+   opcodes, but will prefer an earlier alternative if the "match-score"
+   (see cris-dis.c) is computed as equal.
+
+   It should not be significant for proper execution that this table is
+   in alphabetical order, but please follow that convention for an easy
+   overview.  */
+
+const struct cris_opcode
+cris_opcodes[] =
+{
+  {"abs",     0x06B0, 0x0940,            "r,R",     0, SIZE_NONE,     0,
+   cris_abs_op},
+
+  {"add",     0x0600, 0x09c0,            "m r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"add",     0x0A00, 0x01c0,            "m s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"add",     0x0A00, 0x01c0,            "m S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"add",     0x0a00, 0x05c0,            "m S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"addi",    0x0500, 0x0Ac0,            "x,r",     0, SIZE_NONE,     0,
+   cris_addi_op},
+
+  {"addq",    0x0200, 0x0Dc0,            "I,R",     0, SIZE_NONE,     0,
+   cris_quick_mode_add_sub_op},
+
+  {"adds",    0x0420, 0x0Bc0,            "z r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"adds",    0x0820, 0x03c0,            "z s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"adds",    0x0820, 0x03c0,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"adds",    0x0820, 0x07c0,            "z S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"addu",    0x0400, 0x0be0,            "z r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"addu",    0x0800, 0x03e0,            "z s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"addu",    0x0800, 0x03e0,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"addu",    0x0800, 0x07e0,            "z S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"and",     0x0700, 0x08C0,            "m r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"and",     0x0B00, 0x00C0,            "m s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"and",     0x0B00, 0x00C0,            "m S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"and",     0x0B00, 0x04C0,            "m S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"andq",    0x0300, 0x0CC0,            "i,R",     0, SIZE_NONE,     0,
+   cris_quick_mode_and_cmp_move_or_op},
+
+  {"asr",     0x0780, 0x0840,            "m r,R",   0, SIZE_NONE,     0,
+   cris_asr_op},
+
+  {"asrq",    0x03a0, 0x0c40,            "c,R",     0, SIZE_NONE,     0,
+   cris_asrq_op},
+
+  {"ax",      0x15B0, 0xEA4F,            "",        0, SIZE_NONE,     0,
+   cris_ax_ei_setf_op},
+
+  /* FIXME: Should use branch #defines.  */
+  {"b",              0x0dff, 0x0200,             "b",       1, SIZE_NONE,     0,
+   cris_sixteen_bit_offset_branch_op},
+
+  {"ba",
+   BA_QUICK_OPCODE,
+   0x0F00+(0xF-CC_A)*0x1000,             "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bcc",
+   BRANCH_QUICK_OPCODE+CC_CC*0x1000,
+   0x0f00+(0xF-CC_CC)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bcs",
+   BRANCH_QUICK_OPCODE+CC_CS*0x1000,
+   0x0f00+(0xF-CC_CS)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bdap",
+   BDAP_INDIR_OPCODE, BDAP_INDIR_Z_BITS,  "pm s,R",  0, SIZE_FIELD,    0,
+   cris_bdap_prefix},
+
+  {"bdap",
+   BDAP_QUICK_OPCODE, BDAP_QUICK_Z_BITS,  "pO",             0, SIZE_NONE,     0,
+   cris_quick_mode_bdap_prefix},
+
+  {"beq",
+   BRANCH_QUICK_OPCODE+CC_EQ*0x1000,
+   0x0f00+(0xF-CC_EQ)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  /* This is deliberately put before "bext" to trump it, even though not
+     in alphabetical order.  */
+  {"bwf",
+   BRANCH_QUICK_OPCODE+CC_EXT*0x1000,
+   0x0f00+(0xF-CC_EXT)*0x1000,           "o",       1, SIZE_NONE,
+   cris_ver_v10p,
+   cris_eight_bit_offset_branch_op},
+
+  {"bext",
+   BRANCH_QUICK_OPCODE+CC_EXT*0x1000,
+   0x0f00+(0xF-CC_EXT)*0x1000,           "o",       1, SIZE_NONE,
+   cris_ver_v0_3,
+   cris_eight_bit_offset_branch_op},
+
+  {"bge",
+   BRANCH_QUICK_OPCODE+CC_GE*0x1000,
+   0x0f00+(0xF-CC_GE)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bgt",
+   BRANCH_QUICK_OPCODE+CC_GT*0x1000,
+   0x0f00+(0xF-CC_GT)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bhi",
+   BRANCH_QUICK_OPCODE+CC_HI*0x1000,
+   0x0f00+(0xF-CC_HI)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bhs",
+   BRANCH_QUICK_OPCODE+CC_HS*0x1000,
+   0x0f00+(0xF-CC_HS)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"biap", BIAP_OPCODE, BIAP_Z_BITS,     "pm r,R",  0, SIZE_NONE,     0,
+   cris_biap_prefix},
+
+  {"ble",
+   BRANCH_QUICK_OPCODE+CC_LE*0x1000,
+   0x0f00+(0xF-CC_LE)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"blo",
+   BRANCH_QUICK_OPCODE+CC_LO*0x1000,
+   0x0f00+(0xF-CC_LO)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bls",
+   BRANCH_QUICK_OPCODE+CC_LS*0x1000,
+   0x0f00+(0xF-CC_LS)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"blt",
+   BRANCH_QUICK_OPCODE+CC_LT*0x1000,
+   0x0f00+(0xF-CC_LT)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bmi",
+   BRANCH_QUICK_OPCODE+CC_MI*0x1000,
+   0x0f00+(0xF-CC_MI)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bmod",    0x0ab0, 0x0140,            "s,R",     0, SIZE_FIX_32,
+   cris_ver_sim,
+   cris_not_implemented_op},
+
+  {"bmod",    0x0ab0, 0x0140,            "S,D",     0, SIZE_NONE,
+   cris_ver_sim,
+   cris_not_implemented_op},
+
+  {"bmod",    0x0ab0, 0x0540,            "S,R,r",   0, SIZE_NONE,
+   cris_ver_sim,
+   cris_not_implemented_op},
+
+  {"bne",
+   BRANCH_QUICK_OPCODE+CC_NE*0x1000,
+   0x0f00+(0xF-CC_NE)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bound",   0x05c0, 0x0A00,            "m r,R",   0, SIZE_NONE,     0,
+   cris_two_operand_bound_op},
+  {"bound",   0x09c0, 0x0200,            "m s,R",   0, SIZE_FIELD,    0,
+   cris_two_operand_bound_op},
+  {"bound",   0x09c0, 0x0200,            "m S,D",   0, SIZE_NONE,     0,
+   cris_two_operand_bound_op},
+  {"bound",   0x09c0, 0x0600,            "m S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_bound_op},
+  {"bpl",
+   BRANCH_QUICK_OPCODE+CC_PL*0x1000,
+   0x0f00+(0xF-CC_PL)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"break",   0xe930, 0x16c0,            "C",       0, SIZE_NONE,
+   cris_ver_v3p,
+   cris_break_op},
+
+  {"bstore",  0x0af0, 0x0100,            "s,R",     0, SIZE_FIX_32,
+   cris_ver_warning,
+   cris_not_implemented_op},
+
+  {"bstore",  0x0af0, 0x0100,            "S,D",     0, SIZE_NONE,
+   cris_ver_warning,
+   cris_not_implemented_op},
+
+  {"bstore",  0x0af0, 0x0500,            "S,R,r",   0, SIZE_NONE,
+   cris_ver_warning,
+   cris_not_implemented_op},
+
+  {"btst",    0x04F0, 0x0B00,            "r,R",     0, SIZE_NONE,     0,
+   cris_btst_nop_op},
+  {"btstq",   0x0380, 0x0C60,            "c,R",     0, SIZE_NONE,     0,
+   cris_btst_nop_op},
+  {"bvc",
+   BRANCH_QUICK_OPCODE+CC_VC*0x1000,
+   0x0f00+(0xF-CC_VC)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"bvs",
+   BRANCH_QUICK_OPCODE+CC_VS*0x1000,
+   0x0f00+(0xF-CC_VS)*0x1000,            "o",       1, SIZE_NONE,     0,
+   cris_eight_bit_offset_branch_op},
+
+  {"clear",   0x0670, 0x3980,            "M r",     0, SIZE_NONE,     0,
+   cris_reg_mode_clear_op},
+
+  {"clear",   0x0A70, 0x3180,            "M y",     0, SIZE_NONE,     0,
+   cris_none_reg_mode_clear_test_op},
+
+  {"clear",   0x0A70, 0x3180,            "M S",     0, SIZE_NONE,     0,
+   cris_none_reg_mode_clear_test_op},
+
+  {"clearf",  0x05F0, 0x0A00,            "f",       0, SIZE_NONE,     0,
+   cris_clearf_di_op},
+
+  {"cmp",     0x06C0, 0x0900,            "m r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"cmp",     0x0Ac0, 0x0100,            "m s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"cmp",     0x0Ac0, 0x0100,            "m S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"cmpq",    0x02C0, 0x0D00,            "i,R",     0, SIZE_NONE,     0,
+   cris_quick_mode_and_cmp_move_or_op},
+
+  {"cmps",    0x08e0, 0x0300,            "z s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"cmps",    0x08e0, 0x0300,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"cmpu",    0x08c0, 0x0320,            "z s,R" ,  0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"cmpu",    0x08c0, 0x0320,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"di",      0x25F0, 0xDA0F,            "",        0, SIZE_NONE,     0,
+   cris_clearf_di_op},
+
+  {"dip",     DIP_OPCODE, DIP_Z_BITS,    "ps",      0, SIZE_FIX_32,   0,
+   cris_dip_prefix},
+
+  {"div",     0x0980, 0x0640,            "m R,r",   0, SIZE_FIELD,    0,
+   cris_not_implemented_op},
+
+  {"dstep",   0x06f0, 0x0900,            "r,R",     0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"ei",      0x25B0, 0xDA4F,            "",        0, SIZE_NONE,     0,
+   cris_ax_ei_setf_op},
+
+  {"jbrc",    0x69b0, 0x9640,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_reg_mode_jump_op},
+
+  {"jbrc",    0x6930, 0x92c0,            "s",       0, SIZE_FIX_32,
+   cris_ver_v8p,
+   cris_none_reg_mode_jump_op},
+
+  {"jbrc",    0x6930, 0x92c0,            "S",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_none_reg_mode_jump_op},
+
+  {"jir",     0xA9b0, 0x5640,            "r",       0, SIZE_NONE,     0,
+   cris_reg_mode_jump_op},
+
+  {"jir",     0xA930, 0x52c0,            "s",       0, SIZE_FIX_32,   0,
+   cris_none_reg_mode_jump_op},
+
+  {"jir",     0xA930, 0x52c0,            "S",       0, SIZE_NONE,     0,
+   cris_none_reg_mode_jump_op},
+
+  {"jirc",    0x29b0, 0xd640,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_reg_mode_jump_op},
+
+  {"jirc",    0x2930, 0xd2c0,            "s",       0, SIZE_FIX_32,
+   cris_ver_v8p,
+   cris_none_reg_mode_jump_op},
+
+  {"jirc",    0x2930, 0xd2c0,            "S",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_none_reg_mode_jump_op},
+
+  {"jsr",     0xB9b0, 0x4640,            "r",       0, SIZE_NONE,     0,
+   cris_reg_mode_jump_op},
+
+  {"jsr",     0xB930, 0x42c0,            "s",       0, SIZE_FIX_32,   0,
+   cris_none_reg_mode_jump_op},
+
+  {"jsr",     0xB930, 0x42c0,            "S",       0, SIZE_NONE,     0,
+   cris_none_reg_mode_jump_op},
+
+  {"jsrc",    0x39b0, 0xc640,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_reg_mode_jump_op},
+
+  {"jsrc",    0x3930, 0xc2c0,            "s",       0, SIZE_FIX_32,
+   cris_ver_v8p,
+   cris_none_reg_mode_jump_op},
+
+  {"jsrc",    0x3930, 0xc2c0,            "S",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_none_reg_mode_jump_op},
+
+  {"jump",    0x09b0, 0xF640,            "r",       0, SIZE_NONE,     0,
+   cris_reg_mode_jump_op},
+
+  {"jump",
+   JUMP_INDIR_OPCODE, JUMP_INDIR_Z_BITS,  "s",      0, SIZE_FIX_32,   0,
+   cris_none_reg_mode_jump_op},
+
+  {"jump",
+   JUMP_INDIR_OPCODE, JUMP_INDIR_Z_BITS,  "S",      0, SIZE_NONE,     0,
+   cris_none_reg_mode_jump_op},
+
+  {"jmpu",    0x8930, 0x72c0,            "s",       0, SIZE_FIX_32,
+   cris_ver_v10p,
+   cris_none_reg_mode_jump_op},
+
+  {"jmpu",    0x8930, 0x72c0,             "S",      0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_none_reg_mode_jump_op},
+
+  {"lsl",     0x04C0, 0x0B00,            "m r,R",   0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"lslq",    0x03c0, 0x0C20,            "c,R",     0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"lsr",     0x07C0, 0x0800,            "m r,R",   0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"lsrq",    0x03e0, 0x0C00,            "c,R",     0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"lz",      0x0730, 0x08C0,            "r,R",     0, SIZE_NONE,
+   cris_ver_v3p,
+   cris_not_implemented_op},
+
+  {"move",    0x0640, 0x0980,            "m r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"move",    0x0630, 0x09c0,            "r,P",     0, SIZE_NONE,     0,
+   cris_move_to_preg_op},
+
+  {"move",    0x0670, 0x0980,            "P,r",     0, SIZE_NONE,     0,
+   cris_reg_mode_move_from_preg_op},
+
+  {"move",    0x0BC0, 0x0000,            "m R,y",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"move",    0x0BC0, 0x0000,            "m D,S",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"move",    0x0A40, 0x0180,            "m s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"move",    0x0A40, 0x0180,            "m S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"move",    0x0A30, 0x01c0,            "s,P",     0, SIZE_SPEC_REG, 0,
+   cris_move_to_preg_op},
+
+  {"move",    0x0A30, 0x01c0,            "S,P",     0, SIZE_NONE,     0,
+   cris_move_to_preg_op},
+
+  {"move",    0x0A70, 0x0180,            "P,y",     0, SIZE_SPEC_REG, 0,
+   cris_none_reg_mode_move_from_preg_op},
+
+  {"move",    0x0A70, 0x0180,            "P,S",     0, SIZE_NONE,     0,
+   cris_none_reg_mode_move_from_preg_op},
+
+  {"movem",   0x0BF0, 0x0000,            "R,y",     0, SIZE_FIX_32,   0,
+   cris_move_reg_to_mem_movem_op},
+
+  {"movem",   0x0BF0, 0x0000,            "D,S",     0, SIZE_NONE,     0,
+   cris_move_reg_to_mem_movem_op},
+
+  {"movem",   0x0BB0, 0x0040,            "s,R",     0, SIZE_FIX_32,   0,
+   cris_move_mem_to_reg_movem_op},
+
+  {"movem",   0x0BB0, 0x0040,            "S,D",     0, SIZE_NONE,     0,
+   cris_move_mem_to_reg_movem_op},
+
+  {"moveq",   0x0240, 0x0D80,            "i,R",     0, SIZE_NONE,     0,
+   cris_quick_mode_and_cmp_move_or_op},
+
+  {"movs",    0x0460, 0x0B80,            "z r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"movs",    0x0860, 0x0380,            "z s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"movs",    0x0860, 0x0380,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"movu",    0x0440, 0x0Ba0,            "z r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"movu",    0x0840, 0x03a0,            "z s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"movu",    0x0840, 0x03a0,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"mstep",   0x07f0, 0x0800,            "r,R",     0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"muls",    0x0d00, 0x02c0,            "m r,R",   0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_muls_op},
+
+  {"mulu",    0x0900, 0x06c0,            "m r,R",   0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_mulu_op},
+
+  {"neg",     0x0580, 0x0A40,            "m r,R",   0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"nop",     NOP_OPCODE, NOP_Z_BITS,    "",        0, SIZE_NONE,     0,
+   cris_btst_nop_op},
+
+  {"not",     0x8770, 0x7880,            "r",       0, SIZE_NONE,     0,
+   cris_dstep_logshift_mstep_neg_not_op},
+
+  {"or",      0x0740, 0x0880,            "m r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"or",      0x0B40, 0x0080,            "m s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"or",      0x0B40, 0x0080,            "m S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"or",      0x0B40, 0x0480,            "m S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"orq",     0x0340, 0x0C80,            "i,R",     0, SIZE_NONE,     0,
+   cris_quick_mode_and_cmp_move_or_op},
+
+  {"pop",     0x0E6E, 0x0191,            "!R",      0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"pop",     0x0e3e, 0x01c1,            "!P",      0, SIZE_NONE,     0,
+   cris_none_reg_mode_move_from_preg_op},
+
+  {"push",    0x0FEE, 0x0011,            "BR",      0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"push",    0x0E7E, 0x0181,            "BP",      0, SIZE_NONE,     0,
+   cris_move_to_preg_op},
+
+  {"rbf",     0x3b30, 0xc0c0,            "y",       0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_not_implemented_op},
+
+  {"rbf",     0x3b30, 0xc0c0,            "S",       0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_not_implemented_op},
+
+  {"ret",     0xB67F, 0x4980,            "",        1, SIZE_NONE,     0,
+   cris_reg_mode_move_from_preg_op},
+
+  {"retb",    0xe67f, 0x1980,            "",        1, SIZE_NONE,     0,
+   cris_reg_mode_move_from_preg_op},
+
+  {"reti",    0xA67F, 0x5980,            "",        1, SIZE_NONE,     0,
+   cris_reg_mode_move_from_preg_op},
+
+  {"sbfs",    0x3b70, 0xc080,            "y",       0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_not_implemented_op},
+
+  {"sbfs",    0x3b70, 0xc080,            "S",       0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_not_implemented_op},
+
+  {"sa",
+   0x0530+CC_A*0x1000,
+   0x0AC0+(0xf-CC_A)*0x1000,             "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"scc",
+   0x0530+CC_CC*0x1000,
+   0x0AC0+(0xf-CC_CC)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"scs",
+   0x0530+CC_CS*0x1000,
+   0x0AC0+(0xf-CC_CS)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"seq",
+   0x0530+CC_EQ*0x1000,
+   0x0AC0+(0xf-CC_EQ)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"setf",    0x05b0, 0x0A40,            "f",       0, SIZE_NONE,     0,
+   cris_ax_ei_setf_op},
+
+  /* Need to have "swf" in front of "sext" so it is the one displayed in
+     disassembly.  */
+  {"swf",
+   0x0530+CC_EXT*0x1000,
+   0x0AC0+(0xf-CC_EXT)*0x1000,           "r",       0, SIZE_NONE,
+   cris_ver_v10p,
+   cris_scc_op},
+
+  {"sext",
+   0x0530+CC_EXT*0x1000,
+   0x0AC0+(0xf-CC_EXT)*0x1000,           "r",       0, SIZE_NONE,
+   cris_ver_v0_3,
+   cris_scc_op},
+
+  {"sge",
+   0x0530+CC_GE*0x1000,
+   0x0AC0+(0xf-CC_GE)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"sgt",
+   0x0530+CC_GT*0x1000,
+   0x0AC0+(0xf-CC_GT)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"shi",
+   0x0530+CC_HI*0x1000,
+   0x0AC0+(0xf-CC_HI)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"shs",
+   0x0530+CC_HS*0x1000,
+   0x0AC0+(0xf-CC_HS)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"sle",
+   0x0530+CC_LE*0x1000,
+   0x0AC0+(0xf-CC_LE)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"slo",
+   0x0530+CC_LO*0x1000,
+   0x0AC0+(0xf-CC_LO)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"sls",
+   0x0530+CC_LS*0x1000,
+   0x0AC0+(0xf-CC_LS)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"slt",
+   0x0530+CC_LT*0x1000,
+   0x0AC0+(0xf-CC_LT)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"smi",
+   0x0530+CC_MI*0x1000,
+   0x0AC0+(0xf-CC_MI)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"sne",
+   0x0530+CC_NE*0x1000,
+   0x0AC0+(0xf-CC_NE)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"spl",
+   0x0530+CC_PL*0x1000,
+   0x0AC0+(0xf-CC_PL)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"sub",     0x0680, 0x0940,            "m r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"sub",     0x0a80, 0x0140,            "m s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"sub",     0x0a80, 0x0140,            "m S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"sub",     0x0a80, 0x0540,            "m S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"subq",    0x0280, 0x0d40,            "I,R",     0, SIZE_NONE,     0,
+   cris_quick_mode_add_sub_op},
+
+  {"subs",    0x04a0, 0x0b40,            "z r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"subs",    0x08a0, 0x0340,            "z s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"subs",    0x08a0, 0x0340,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"subs",    0x08a0, 0x0740,            "z S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"subu",    0x0480, 0x0b60,            "z r,R",   0, SIZE_NONE,     0,
+   cris_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"subu",    0x0880, 0x0360,            "z s,R",   0, SIZE_FIELD,    0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"subu",    0x0880, 0x0360,            "z S,D",   0, SIZE_NONE,     0,
+   cris_none_reg_mode_add_sub_cmp_and_or_move_op},
+
+  {"subu",    0x0880, 0x0760,            "z S,R,r", 0, SIZE_NONE,     0,
+   cris_three_operand_add_sub_cmp_and_or_op},
+
+  {"svc",
+   0x0530+CC_VC*0x1000,
+   0x0AC0+(0xf-CC_VC)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  {"svs",
+   0x0530+CC_VS*0x1000,
+   0x0AC0+(0xf-CC_VS)*0x1000,            "r",       0, SIZE_NONE,     0,
+   cris_scc_op},
+
+  /* The insn "swapn" is the same as "not" and will be disassembled as
+     such, but the swap* family of mnmonics are generally v8-and-higher
+     only, so count it in.  */
+  {"swapn",   0x8770, 0x7880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapw",   0x4770, 0xb880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapnw",  0xc770, 0x3880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapb",   0x2770, 0xd880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapnb",  0xA770, 0x5880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapwb",  0x6770, 0x9880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapnwb", 0xE770, 0x1880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapr",   0x1770, 0xe880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapnr",  0x9770, 0x6880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapwr",  0x5770, 0xa880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapnwr", 0xd770, 0x2880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapbr",  0x3770, 0xc880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapnbr", 0xb770, 0x4880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapwbr", 0x7770, 0x8880,            "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"swapnwbr", 0xf770, 0x0880,           "r",       0, SIZE_NONE,
+   cris_ver_v8p,
+   cris_not_implemented_op},
+
+  {"test",    0x0640, 0x0980,            "m D",     0, SIZE_NONE,     0,
+   cris_reg_mode_test_op},
+
+  {"test",    0x0b80, 0xf040,            "m s",     0, SIZE_FIELD,    0,
+   cris_none_reg_mode_clear_test_op},
+
+  {"test",    0x0b80, 0xf040,            "m S",     0, SIZE_NONE,     0,
+   cris_none_reg_mode_clear_test_op},
+
+  {"xor",     0x07B0, 0x0840,            "r,R",     0, SIZE_NONE,     0,
+   cris_xor_op},
+
+  {NULL, 0, 0, NULL, 0, 0, 0, cris_not_implemented_op}
+};
+
+/* Condition-names, indexed by the CC_* numbers as found in cris.h. */
+const char * const
+cris_cc_strings[] =
+{
+  "hs",
+  "lo",
+  "ne",
+  "eq",
+  "vc",
+  "vs",
+  "pl",
+  "mi",
+  "ls",
+  "hi",
+  "ge",
+  "lt",
+  "gt",
+  "le",
+  "a",
+  /* In v0, this would be "ext".  */
+  "wf",
+};
+
+
+/*
+ * Local variables:
+ * eval: (c-set-style "gnu")
+ * indent-tabs-mode: t
+ * End:
+ */
index a9b62e8fc5c77f5fe5ed28374efa4129110dea53..4b8f83e89310ef291703fc467501952b6f7984db 100644 (file)
@@ -25,6 +25,7 @@ Foundation, Inc., 59 Temple Place - Suite 330, Boston, MA 02111-1307, USA.  */
 #define ARCH_arc
 #define ARCH_arm
 #define ARCH_avr
+#define ARCH_cris
 #define ARCH_d10v
 #define ARCH_d30v
 #define ARCH_h8300
@@ -103,6 +104,11 @@ disassembler (abfd)
       disassemble = print_insn_avr;
       break;
 #endif
+#ifdef ARCH_cris
+    case bfd_arch_cris:
+      disassemble = print_insn_cris;
+      break;
+#endif
 #ifdef ARCH_d10v
     case bfd_arch_d10v:
       disassemble = print_insn_d10v;
index d384c75d2d92f77f8973d1a8e84f5e5add7b1709..fe2415d550c4184a03341c2a98573824baa42a36 100644 (file)
@@ -9,12 +9,14 @@ avr-dis.c
 cgen-asm.c
 cgen-dis.c
 cgen-opc.c
+cris-dis.c
+cris-opc.c
 d10v-dis.c
 d10v-opc.c
 d30v-dis.c
 d30v-opc.c
-disassemble.c
 dis-buf.c
+disassemble.c
 fr30-asm.c
 fr30-desc.c
 fr30-desc.h
@@ -36,12 +38,12 @@ ia64-dis.c
 ia64-gen.c
 ia64-opc-a.c
 ia64-opc-b.c
-ia64-opc.c
 ia64-opc-d.c
 ia64-opc-f.c
-ia64-opc.h
 ia64-opc-i.c
 ia64-opc-m.c
+ia64-opc.c
+ia64-opc.h
 m10200-dis.c
 m10200-opc.c
 m10300-dis.c
@@ -61,9 +63,9 @@ m68k-opc.c
 m88k-dis.c
 mcore-dis.c
 mcore-opc.h
-mips16-opc.c
 mips-dis.c
 mips-opc.c
+mips16-opc.c
 ns32k-dis.c
 pj-dis.c
 pj-opc.c
@@ -85,5 +87,5 @@ vax-dis.c
 w65-dis.c
 w65-opc.h
 z8k-dis.c
-z8kgen.c
 z8k-opc.h
+z8kgen.c
index a65c70aa751a01536e0be4e0439e0da9598ebc02..c1567c81539c0b7f2a2ed6eb0539a7a02141cec1 100644 (file)
@@ -6,7 +6,7 @@
 msgid ""
 msgstr ""
 "Project-Id-Version: PACKAGE VERSION\n"
-"POT-Creation-Date: 2000-06-18 17:38-0700\n"
+"POT-Creation-Date: 2000-07-20 16:47+0200\n"
 "PO-Revision-Date: YEAR-MO-DA HO:MI+ZONE\n"
 "Last-Translator: FULL NAME <EMAIL@ADDRESS>\n"
 "Language-Team: LANGUAGE <LL@li.org>\n"
@@ -48,21 +48,21 @@ msgstr ""
 msgid "branch address not on 4 byte boundary"
 msgstr ""
 
-#: arm-dis.c:476
+#: arm-dis.c:466
 msgid "<illegal precision>"
 msgstr ""
 
-#: arm-dis.c:888
+#: arm-dis.c:878
 #, c-format
 msgid "Unrecognised register name set: %s\n"
 msgstr ""
 
-#: arm-dis.c:895
+#: arm-dis.c:885
 #, c-format
 msgid "Unrecognised disassembler option: %s\n"
 msgstr ""
 
-#: arm-dis.c:1059
+#: arm-dis.c:1049
 msgid ""
 "\n"
 "The following ARM specific disassembler options are supported for use with\n"
@@ -184,23 +184,23 @@ msgstr ""
 msgid "Unrecognized field %d while setting vma operand.\n"
 msgstr ""
 
-#: h8300-dis.c:382
+#: h8300-dis.c:380
 #, c-format
 msgid "Hmmmm %x"
 msgstr ""
 
-#: h8300-dis.c:393
+#: h8300-dis.c:391
 #, c-format
 msgid "Don't understand %x \n"
 msgstr ""
 
-#: h8500-dis.c:140
+#: h8500-dis.c:141
 #, c-format
 msgid "can't cope with insert %d\n"
 msgstr ""
 
-#. Couldn't understand anything
-#: h8500-dis.c:345
+#. Couldn't understand anything.
+#: h8500-dis.c:348
 #, c-format
 msgid "%02x\t\t*unknown*"
 msgstr ""