config: Reduce DRAM controller regression traffic rate
authorAndreas Hansson <andreas.hansson@arm.com>
Mon, 7 Jan 2013 18:05:36 +0000 (13:05 -0500)
committerAndreas Hansson <andreas.hansson@arm.com>
Mon, 7 Jan 2013 18:05:36 +0000 (13:05 -0500)
This patch changes the traffic generator period such that it does not
completely saturate the DRAM controller and create an ever-growing
backlog in the queued port.

A separate patch updates the stats.

tests/quick/se/70.tgen/tgen-simple-dram.cfg

index a10369bab0a5dc2d6f54f69854338e96b250a80b..7ac7510a2fab6fe8a92dcea0c3c81b58d7ee14ce 100644 (file)
@@ -21,9 +21,7 @@
 # interval. If a specific value is desired, then the min and max can
 # be set to the same value.
 STATE 0 100 IDLE 
-#STATE 1 10000000000 TRACE tests/quick/se/70.tgen/tgen-simple-dram.trc 0
-#STATE 1 1000000000 RANDOM 101 0 134217728 64 2000 2000 0
-STATE 1 1000000000 LINEAR 100 0 134217728 64 2000 2000 0
+STATE 1 1000000000 LINEAR 100 0 134217728 64 30000 30000 0
 INIT 0
 TRANSITION 0 1 1
 TRANSITION 1 1 1