Added english language description and brackets for lwbrx instruction
authorShriya Sharma <shriya@redsemiconductor.com>
Wed, 27 Sep 2023 07:32:27 +0000 (08:32 +0100)
committerLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Fri, 22 Dec 2023 19:26:21 +0000 (19:26 +0000)
openpower/isa/fixedload.mdwn

index 15774d3cab12a09dd80ab3f4c74897e8ed99a18b..337e7c5306743781a6a0a712b26da26bda65ad7d 100644 (file)
@@ -686,6 +686,17 @@ Pseudo-code:
     RT <- ([0] * 32 || load_data[24:31] || load_data[16:23]
                     || load_data[8:15]  || load_data[0:7])
 
+Description:
+
+    Let the effective address (EA) be the sum
+    (RA|0)+ (RB). Bits 0:7 of the word in storage addressed
+    by EA are loaded into RT[56:63]. Bits 8:15 of the word in
+    storage addressed by EA are loaded into RT[48:55] . Bits
+    16:23 of the word in storage addressed by EA are
+    loaded into RT[40:47]. Bits 24:31 of the word in storage
+    addressed by EA are loaded into RT 32:39 . RT[0:31] are
+    set to 0.
+
 Special Registers Altered:
 
     None