radeon/llvm: Update and fix some comments
authorTom Stellard <thomas.stellard@amd.com>
Tue, 29 May 2012 15:59:01 +0000 (11:59 -0400)
committerTom Stellard <thomas.stellard@amd.com>
Tue, 29 May 2012 15:59:01 +0000 (11:59 -0400)
src/gallium/drivers/radeon/R600ISelLowering.cpp
src/gallium/drivers/radeon/SIISelLowering.cpp

index 5926a08fa7686ed0e2c62e4aa09a08ac28f1bba0..2347ac73b8f29de48d67b7a9f070613e755e5885 100644 (file)
@@ -7,7 +7,7 @@
 //
 //===----------------------------------------------------------------------===//
 //
-// Most of the DAG lowering is handled in AMDILISelLowering.cpp.  This file
+// Most of the DAG lowering is handled in AMDGPUISelLowering.cpp.  This file
 // is mostly EmitInstrWithCustomInserter().
 //
 //===----------------------------------------------------------------------===//
@@ -39,12 +39,6 @@ R600TargetLowering::R600TargetLowering(TargetMachine &TM) :
 
   setOperationAction(ISD::FSUB, MVT::f32, Expand);
 
-#if 0
-
-  setTargetDAGCombine(ISD::Constant);
-  setTargetDAGCombine(ISD::ConstantFP);
-
-#endif
 }
 
 MachineBasicBlock * R600TargetLowering::EmitInstrWithCustomInserter(
index 1cdcd36c648918d15e64149641316feac1224048..c8a0e0b036e541b9c5a85c6a7a1a81aeab050085 100644 (file)
@@ -7,7 +7,7 @@
 //
 //===----------------------------------------------------------------------===//
 //
-// Most of the DAG lowering is handled in AMDILISelLowering.cpp.  This file is
+// Most of the DAG lowering is handled in AMDGPUISelLowering.cpp.  This file is
 // mostly EmitInstrWithCustomInserter().
 //
 //===----------------------------------------------------------------------===//
@@ -61,8 +61,8 @@ MachineBasicBlock * SITargetLowering::EmitInstrWithCustomInserter(
     BuildMI(*BB, I, BB->findDebugLoc(I), TII->get(AMDIL::V_MOV_B32_e64))
            .addOperand(MI->getOperand(0))
            .addOperand(MI->getOperand(1))
-          /* VSRC1-2 are unused, but we still need to fill all the
-           * operand slots, so we just reuse the VSRC0 operand */
+           // VSRC1-2 are unused, but we still need to fill all the
+           // operand slots, so we just reuse the VSRC0 operand
            .addOperand(MI->getOperand(1))
            .addOperand(MI->getOperand(1))
            .addImm(0) // ABS
@@ -76,8 +76,8 @@ MachineBasicBlock * SITargetLowering::EmitInstrWithCustomInserter(
     BuildMI(*BB, I, BB->findDebugLoc(I), TII->get(AMDIL::V_MOV_B32_e64))
                  .addOperand(MI->getOperand(0))
                  .addOperand(MI->getOperand(1))
-                /* VSRC1-2 are unused, but we still need to fill all the
-                 * operand slots, so we just reuse the VSRC0 operand */
+                 // VSRC1-2 are unused, but we still need to fill all the
+                 // operand slots, so we just reuse the VSRC0 operand
                  .addOperand(MI->getOperand(1))
                  .addOperand(MI->getOperand(1))
                  .addImm(1) // ABS