[ARM] [Trivial] Fix shortening of field name extend.
authorJames Greenhalgh <james.greenhalgh@arm.com>
Wed, 19 Mar 2014 15:47:59 +0000 (15:47 +0000)
committerJames Greenhalgh <jgreenhalgh@gcc.gnu.org>
Wed, 19 Mar 2014 15:47:59 +0000 (15:47 +0000)
gcc/
* config/arm/aarch-common-protos.h
(alu_cost_table): Fix spelling of "extend".
* config/arm/arm.c (arm_new_rtx_costs): Fix spelling of "extend".

From-SVN: r208683

gcc/ChangeLog
gcc/config/arm/aarch-common-protos.h
gcc/config/arm/arm.c

index 23d60ec23c5808505b723122fbd9efd04f64c185..78a407166044688d6f68b3405905df744aa8ae8d 100644 (file)
@@ -1,3 +1,9 @@
+2014-03-19  James Greenhalgh  <james.greenhalgh@arm.com>
+
+       * config/arm/aarch-common-protos.h
+       (alu_cost_table): Fix spelling of "extend".
+       * config/arm/arm.c (arm_new_rtx_costs): Fix spelling of "extend".
+
 2014-03-19  Richard Biener  <rguenther@suse.de>
 
        PR middle-end/60553
index 056fe56fc5d464c1fc6f269b51446e22b577ccbf..a5ff6b4f9cea48a42db9fd0b4ac01a298566fd3c 100644 (file)
@@ -48,8 +48,8 @@ struct alu_cost_table
   const int arith_shift_reg;   /* ... and when the shift is by a reg.  */
   const int log_shift;         /* Additional when logic also shifts...  */
   const int log_shift_reg;     /* ... and when the shift is by a reg.  */
-  const int extnd;             /* Zero/sign extension.  */
-  const int extnd_arith;       /* Extend and arith.  */
+  const int extend;            /* Zero/sign extension.  */
+  const int extend_arith;      /* Extend and arith.  */
   const int bfi;               /* Bit-field insert.  */
   const int bfx;               /* Bit-field extraction.  */
   const int clz;               /* Count Leading Zeros.  */
index a68ed8da1ca4c41796801be5ce2a16654371be71..31df0891cbb4408c4238255b5b1035701bf6bbc9 100644 (file)
@@ -9594,7 +9594,7 @@ arm_new_rtx_costs (rtx x, enum rtx_code code, enum rtx_code outer_code,
            {
              /* UXTA[BH] or SXTA[BH].  */
              if (speed_p)
-               *cost += extra_cost->alu.extnd_arith;
+               *cost += extra_cost->alu.extend_arith;
              *cost += (rtx_cost (XEXP (XEXP (x, 0), 0), ZERO_EXTEND, 0,
                                  speed_p)
                        + rtx_cost (XEXP (x, 1), PLUS, 0, speed_p));
@@ -10311,7 +10311,7 @@ arm_new_rtx_costs (rtx x, enum rtx_code code, enum rtx_code outer_code,
          *cost = COSTS_N_INSNS (1);
          *cost += rtx_cost (XEXP (x, 0), code, 0, speed_p);
          if (speed_p)
-           *cost += extra_cost->alu.extnd;
+           *cost += extra_cost->alu.extend;
        }
       else if (GET_MODE (XEXP (x, 0)) != SImode)
        {
@@ -10364,7 +10364,7 @@ arm_new_rtx_costs (rtx x, enum rtx_code code, enum rtx_code outer_code,
          *cost = COSTS_N_INSNS (1);
          *cost += rtx_cost (XEXP (x, 0), code, 0, speed_p);
          if (speed_p)
-           *cost += extra_cost->alu.extnd;
+           *cost += extra_cost->alu.extend;
        }
       else if (GET_MODE (XEXP (x, 0)) != SImode)
        {