x86: adjust recently introduced testcases
authorJan Beulich <jbeulich@suse.com>
Fri, 4 Nov 2022 13:13:01 +0000 (14:13 +0100)
committerJan Beulich <jbeulich@suse.com>
Fri, 4 Nov 2022 13:13:01 +0000 (14:13 +0100)
The issue addressed by 2c02c72c62d2 ("re: Support Intel AMX-FP16") has
been introduced once again in a number of new tests.

gas/testsuite/gas/i386/avx-ne-convert-intel.d
gas/testsuite/gas/i386/avx-ne-convert.d
gas/testsuite/gas/i386/wrmsrns.d
gas/testsuite/gas/i386/x86-64-avx-ne-convert-intel.d
gas/testsuite/gas/i386/x86-64-avx-ne-convert.d
gas/testsuite/gas/i386/x86-64-cmpccxadd-intel.d
gas/testsuite/gas/i386/x86-64-cmpccxadd.d
gas/testsuite/gas/i386/x86-64-msrlist.d

index 490fd9516f1ae68fecd206190718b4158b930e06..5deabaff4bee9be678953d96e355d1c87de83504 100644 (file)
@@ -168,3 +168,4 @@ Disassembly of section \.text:
 \s*[a-f0-9]+:\s*62 f2 7e 28 72 72 80\s+vcvtneps2bf16 xmm6,YMMWORD PTR \[edx-0x1000\]
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16 xmm6,YMMWORD PTR \[edx-0x1000\]
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16 xmm6,YMMWORD PTR \[edx-0x1000\]
+#pass
index 24f6ae09fe593fdbbb8a14e997c5deb50a1972eb..a8c98bb8bbfc67b0fcf85d259640ad7a093bf3d3 100644 (file)
@@ -168,3 +168,4 @@ Disassembly of section \.text:
 \s*[a-f0-9]+:\s*62 f2 7e 28 72 72 80\s+vcvtneps2bf16y -0x1000\(%edx\),%xmm6
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16y -0x1000\(%edx\),%xmm6
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16y -0x1000\(%edx\),%xmm6
+#pass
index e804adc50194d63d362c975457bca8623987e0b1..64d47e4c0a00d466b0181a04146be3cd5924ab0f 100644 (file)
@@ -10,3 +10,4 @@ Disassembly of section \.text:
 0+ <_start>:
 \s*[a-f0-9]+:\s*0f 01 c6\s+wrmsrns
 \s*[a-f0-9]+:\s*0f 01 c6\s+wrmsrns
+#pass
index 96ec69a12cbd4f1554f852e558a902042067bbee..16c1435f834e82f1b95e118a1a73fdd4150c9385 100644 (file)
@@ -168,3 +168,4 @@ Disassembly of section \.text:
 \s*[a-f0-9]+:\s*62 f2 7e 28 72 72 80\s+vcvtneps2bf16 xmm6,YMMWORD PTR \[rdx-0x1000\]
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16 xmm6,YMMWORD PTR \[rdx-0x1000\]
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16 xmm6,YMMWORD PTR \[rdx-0x1000\]
+#pass
index 6bd8391ed58bc01fbf6f6a3373790ddfef82490c..368daf01cf902b677cb967d55fbed6ede4222514 100644 (file)
@@ -168,3 +168,4 @@ Disassembly of section \.text:
 \s*[a-f0-9]+:\s*62 f2 7e 28 72 72 80\s+vcvtneps2bf16y -0x1000\(%rdx\),%xmm6
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16y -0x1000\(%rdx\),%xmm6
 \s*[a-f0-9]+:\s*c4 e2 7e 72 b2 00 f0 ff ff\s+\{vex\} vcvtneps2bf16y -0x1000\(%rdx\),%xmm6
+#pass
index 0b906330b76cb4be43407cd9dd976a83f412aa40..53454f9810ec17a2d230082851221820e32bdb9e 100644 (file)
@@ -264,3 +264,4 @@ Disassembly of section \.text:
 \s*[a-f0-9]+:\s*c4 c2 e1 e4 09\s+cmpzxadd QWORD PTR \[r9\],rcx,rbx
 \s*[a-f0-9]+:\s*c4 e2 f9 e4 89 f8 03 00 00\s+cmpzxadd QWORD PTR \[rcx\+0x3f8\],rcx,rax
 \s*[a-f0-9]+:\s*c4 e2 e1 e4 8a 00 fc ff ff\s+cmpzxadd QWORD PTR \[rdx-0x400\],rcx,rbx
+#pass
index b24af38d1ce0e9542a30cc88f7007ffd7f5d3180..af813fe1acfd57e2f4cb9fc6e1ae767ed53dd11c 100644 (file)
@@ -264,3 +264,4 @@ Disassembly of section \.text:
 \s*[a-f0-9]+:\s*c4 c2 e1 e4 09\s+cmpzxadd %rbx,%rcx,\(%r9\)
 \s*[a-f0-9]+:\s*c4 e2 f9 e4 89 f8 03 00 00\s+cmpzxadd %rax,%rcx,0x3f8\(%rcx\)
 \s*[a-f0-9]+:\s*c4 e2 e1 e4 8a 00 fc ff ff\s+cmpzxadd %rbx,%rcx,-0x400\(%rdx\)
+#pass
index 64beed7aa36282b7f71dca457f6af410689f3588..c4417709da405079307fd34b9d3abce3aef2a162 100644 (file)
@@ -12,3 +12,4 @@ Disassembly of section \.text:
 \s*[a-f0-9]+:\s*f3 0f 01 c6\s+wrmsrlist
 \s*[a-f0-9]+:\s*f2 0f 01 c6\s+rdmsrlist
 \s*[a-f0-9]+:\s*f3 0f 01 c6\s+wrmsrlist
+#pass