include/
authorBernd Schmidt <bernds@codesourcery.com>
Wed, 29 Sep 2010 10:14:02 +0000 (10:14 +0000)
committerBernd Schmidt <bernds@codesourcery.com>
Wed, 29 Sep 2010 10:14:02 +0000 (10:14 +0000)
* opcode/tic6x-control-registers.h (tscl): Now read_write.

gas/testsuite/
* gas/tic6x/insns-bad-1.s: Remove test for readonly tscl.
* gas/tic6x/insns-bad-1.l: Likewise.
* gas/tic6x/insns-c674x.d: Add test for writeable tscl.
* gas/tic6x/insns-c674x.s: Likewise.

gas/ChangeLog
gas/testsuite/gas/tic6x/insns-bad-1.l
gas/testsuite/gas/tic6x/insns-bad-1.s
gas/testsuite/gas/tic6x/insns-c674x.d
gas/testsuite/gas/tic6x/insns-c674x.s
include/ChangeLog
include/opcode/tic6x-control-registers.h

index 62a974b570562a316836c37b3bd2d183cd1b9df5..bafa80f00215e993a5679290c93f55650b8f1563 100644 (file)
@@ -1,3 +1,10 @@
+2010-09-29  Bernd Schmidt  <bernds@codesourcery.com>
+
+       * gas/tic6x/insns-bad-1.s: Remove test for readonly tscl.
+       * gas/tic6x/insns-bad-1.l: Likewise.
+       * gas/tic6x/insns-c674x.d: Add test for writeable tscl.
+       * gas/tic6x/insns-c674x.s: Likewise.
+
 2010-09-29  Alan Modra  <amodra@gmail.com>
 
        * expr.c (expr): Correct returned segment value.
index 3fca851a3538bbb34dc6e1dd5882d4c55bfb1782..95f3f9b07cb7c8869af5d8595c8c73d6c5109096 100644 (file)
 [^:]*:854: Error: operand 1 of 'mvc' is write-only
 [^:]*:855: Error: operand 2 of 'mvc' is read-only
 [^:]*:856: Error: operand 2 of 'mvc' is read-only
-[^:]*:857: Error: operand 2 of 'mvc' is read-only
 [^:]*:858: Error: 'mv' instruction not supported on this functional unit
 [^:]*:859: Error: too many operands to 'mv'
 [^:]*:860: Error: operand 2 of 'mv' on wrong side
index 12c20cc46ad04d3a5843ed80088395f353fa31ef..e2e79963b9a3c4a23fe28cd88211c1cc9aea77fa 100644 (file)
@@ -854,7 +854,7 @@ f:
        mvc .S2 isr,b0
        mvc .S2 b0,pce1
        mvc .S2 b0,tsch
-       mvc .S2 b0,tscl
+
        mv .M1 a1,a2
        mv .L1 a1,a2,a3
        mv .L1 a1,b2
index 9100a71adf85ee4e737fbcdd807bd5253a370b37..236086cb8e7e6300db6a08e5d1edeb07c89402c2 100644 (file)
@@ -902,8 +902,9 @@ Disassembly of section \.text:
 [0-9a-f]+[048c] <[^>]*> 0ac403a2[ \t]+mvc \.S2 b17,ssr
 [0-9a-f]+[048c] <[^>]*> 092c03e2[ \t]+mvc \.S2 tsch,b18
 [0-9a-f]+[048c] <[^>]*> 09a803e2[ \t]+mvc \.S2 tscl,b19
-[0-9a-f]+[048c] <[^>]*> 0a6803e2[ \t]+mvc \.S2 tsr,b20
-[0-9a-f]+[048c] <[^>]*> 0d5403a2[ \t]+mvc \.S2 b21,tsr
+[0-9a-f]+[048c] <[^>]*> 055003a2[ \t]+mvc \.S2 b20,tscl
+[0-9a-f]+[048c] <[^>]*> 0ae803e2[ \t]+mvc \.S2 tsr,b21
+[0-9a-f]+[048c] <[^>]*> 0d5803a2[ \t]+mvc \.S2 b22,tsr
 [0-9a-f]+[048c] <[^>]*> 0001e3e2[ \t]+mvc \.S2 amr,b0
 [0-9a-f]+[048c] <[^>]*> 0005e3e2[ \t]+mvc \.S2 csr,b0
 [0-9a-f]+[048c] <[^>]*> 0181e3a2[ \t]+mvc \.S2 b0,icr
@@ -1566,3 +1567,4 @@ Disassembly of section \.text:
 [0-9a-f]+[048c] <[^>]*> 74800042[ \t]+\[!b2\] mvk \.D2 0,b9
 [0-9a-f]+[048c] <[^>]*> c5000028[ \t]+\[a0\] mvk \.S1 0,a10
 [0-9a-f]+[048c] <[^>]*> 0580002a[ \t]+mvk \.S2 0,b11
+[ \t]*\.\.\.
index 90a2b6d16f738f8954f71b22abc77cc0ee159479..1d02e7ea2f173b2499d5e6afaa1b509798856687 100644 (file)
@@ -899,8 +899,9 @@ f:
        mvc .S2 b17,ssr
        mvc .S2 tsch,b18
        mvc .S2 tscl,b19
-       mvc .S2 tsr,b20
-       mvc .S2 b21,tsr
+       mvc .S2 b20,tscl
+       mvc .S2 tsr,b21
+       mvc .S2 b22,tsr
        .word 0x0001e3e2
        .word 0x0005e3e2
        .word 0x0181e3a2
index 97f3d44c0f2405f0dfd05ced27fafed551ff0e58..f94becd945e8005e01753ccb04c9be6f849a469c 100644 (file)
@@ -1,3 +1,7 @@
+2010-09-29  Bernd Schmidt  <bernds@codesourcery.com>
+
+       * opcode/tic6x-control-registers.h (tscl): Now read_write.
+
 2010-09-27  Andreas Krebbel  <Andreas.Krebbel@de.ibm.com>
 
        * opcode/s390.h: Add S390_OPCODE_Z196 to enum s390_opcode_cpu_val.
index e237f06ba887761c6fdb0c718b66de0d011abc8f..b4387779aad79aecab4dadf29d3f9c9ce3e97663 100644 (file)
@@ -50,5 +50,7 @@ CTRL(rep, C64XP, read_write, 0xf, 0x1f)
 CTRL(rilc, C64XP, read_write, 0xe, 0x1f)
 CTRL(ssr, C64XP, read_write, 0x15, 0x1f)
 CTRL(tsch, C64XP, read, 0xb, 0x1f)
-CTRL(tscl, C64XP, read, 0xa, 0x1f)
+/* Contrary to Table 3-26 in SPRUFE8, this register is read-write, as
+   documented in section 2.9.13.  */
+CTRL(tscl, C64XP, read_write, 0xa, 0x1f)
 CTRL(tsr, C64XP, read_write, 0x1a, 0x1f)