Format some names using inline code
authorEddie Hung <eddie@fpgeh.com>
Tue, 23 Apr 2019 16:01:10 +0000 (09:01 -0700)
committerGitHub <noreply@github.com>
Tue, 23 Apr 2019 16:01:10 +0000 (09:01 -0700)
README.md

index 7b447705315fe8e6d7016d5d15d8270010481b35..913777f2ee463933d82573fc6de33aed488e8447 100644 (file)
--- a/README.md
+++ b/README.md
@@ -457,7 +457,7 @@ Non-standard or SystemVerilog features for formal verification
   supported in any clocked block.
 
 - The syntax ``@($global_clock)`` can be used to create FFs that have no
-  explicit clock input ($ff cells). The same can be achieved by using
+  explicit clock input (``$ff`` cells). The same can be achieved by using
   ``@(posedge <netname>)`` or ``@(negedge <netname>)`` when ``<netname>``
   is marked with the ``(* gclk *)`` Verilog attribute.
 
@@ -470,7 +470,7 @@ from SystemVerilog:
 
 - The ``assert`` statement from SystemVerilog is supported in its most basic
   form. In module context: ``assert property (<expression>);`` and within an
-  always block: ``assert(<expression>);``. It is transformed to a $assert cell.
+  always block: ``assert(<expression>);``. It is transformed to an ``$assert`` cell.
 
 - The ``assume``, ``restrict``, and ``cover`` statements from SystemVerilog are
   also supported. The same limitations as with the ``assert`` statement apply.