ifndef __ICARUS__ -> ifdef YOSYS
authorEddie Hung <eddie@fpgeh.com>
Thu, 2 Jan 2020 01:33:47 +0000 (17:33 -0800)
committerEddie Hung <eddie@fpgeh.com>
Thu, 2 Jan 2020 01:33:47 +0000 (17:33 -0800)
techlibs/xilinx/cells_sim.v

index d705451fe645fe93e56ebc29dcdb4b9ee6c810ef..2947fe6925913366938bcc40949e8bbc2a50941d 100644 (file)
@@ -2160,13 +2160,13 @@ module DSP48E1 (
     output reg [3:0] CARRYOUT,
     output reg MULTSIGNOUT,
     output OVERFLOW,
-`ifndef __ICARUS__
+`ifdef YOSYS
     (* abc9_arrival = \DSP48E1.P_arrival (USE_MULT, USE_DPORT, AREG, ADREG, BREG, CREG, DREG, MREG, PREG) *)
 `endif
     output reg signed [47:0] P,
     output reg PATTERNBDETECT,
     output reg PATTERNDETECT,
-`ifndef __ICARUS__
+`ifdef YOSYS
     (* abc9_arrival = \DSP48E1.PCOUT_arrival (USE_MULT, USE_DPORT, AREG, ADREG, BREG, CREG, DREG, MREG, PREG) *)
 `endif
     output [47:0] PCOUT,