invoke.texi: Fix typo, 'AMD Family 10h core' instead of 'AMD Family 10 core'.
authorDwarakanath Rajagopal <dwarak.rajagopal@amd.com>
Tue, 1 May 2007 19:53:40 +0000 (19:53 +0000)
committerDwarakanath Rajagopal <dwarak@gcc.gnu.org>
Tue, 1 May 2007 19:53:40 +0000 (19:53 +0000)
2007-05-01  Dwarakanath Rajagopal <dwarak.rajagopal@amd.com>

        * doc/invoke.texi: Fix typo, 'AMD Family 10h core' instead of
'AMD Family 10 core'.

From-SVN: r124341

gcc/ChangeLog
gcc/doc/invoke.texi

index 3ee41a5f6d56114be90a11102e05cc3c811f84c3..c3e3a23eb9c02908d0dc513c14f4aeb26c474922 100644 (file)
@@ -1,3 +1,8 @@
+2007-05-01  Dwarakanath Rajagopal <dwarak.rajagopal@amd.com>
+
+       * doc/invoke.texi: Fix typo, 'AMD Family 10h core' instead of 
+       'AMD Family 10 core'.
+       
 2007-05-01  Dwarakanath Rajagopal <dwarak.rajagopal@amd.com>
 
        * config/i386/i386.c (override_options): Accept k8-sse3, opteron-sse3 
index 9252a4666aecd6c67897337d4cc895813b93c52f..07bf9e974a1bdd4181ad655a9b76407a49219eec 100644 (file)
@@ -9894,7 +9894,7 @@ MMX, SSE, SSE2, 3dNOW!, enhanced 3dNOW! and 64-bit instruction set extensions.)
 @item k8-sse3, opteron-sse3, athlon64-sse3
 Improved versions of k8, opteron and athlon64 with SSE3 instruction set support.
 @item amdfam10, barcelona
-AMD Family 10 core based CPUs with x86-64 instruction set support.  (This
+AMD Family 10h core based CPUs with x86-64 instruction set support.  (This
 supersets MMX, SSE, SSE2, SSE3, SSE4A, 3dNOW!, enhanced 3dNOW!, ABM and 64-bit
 instruction set extensions.)
 @item winchip-c6