2000-07-31 Jason Eckhardt <jle@cygnus.com>
authorJason Eckhardt <jle@rice.edu>
Tue, 1 Aug 2000 01:57:46 +0000 (01:57 +0000)
committerJason Eckhardt <jle@rice.edu>
Tue, 1 Aug 2000 01:57:46 +0000 (01:57 +0000)
        * doc/c-i860.texi: New file.
        * doc/Makefile.am (CPU_DOCS): Add c-i860.texi.
        * doc/Makefile.in: Regenerate.
        * doc/all.texi: Add I860 as relevant architecture.
        * doc/as.texinfo: Include i860 dependent file c-i860.texi.

gas/ChangeLog
gas/doc/Makefile.am
gas/doc/Makefile.in
gas/doc/all.texi
gas/doc/as.texinfo
gas/doc/c-i860.texi [new file with mode: 0644]

index 1d34ff65e77e650408f680df573cc26131ff8e53..c813e768458ac7489b32477cd22086f8a29f7756 100644 (file)
@@ -1,3 +1,11 @@
+2000-07-31  Jason Eckhardt  <jle@cygnus.com>
+
+       * doc/c-i860.texi: New file.
+       * doc/Makefile.am (CPU_DOCS): Add c-i860.texi.
+       * doc/Makefile.in: Regenerate.
+       * doc/all.texi: Add I860 as relevant architecture.
+       * doc/as.texinfo: Include i860 dependent file c-i860.texi.
+
 2000-07-31  Kazu Hirata  <kazu@hxi.com>
 
        * config/tc-d30v.c: Fix formatting.
index 73527246b7610451e53fc2779b8b1abe7c62836d..ac10774ad342373e73d0701be1f58d22a46c6387 100644 (file)
@@ -24,6 +24,7 @@ CPU_DOCS = \
        c-hppa.texi \
        c-i370.texi \
        c-i386.texi \
+       c-i860.texi \
        c-i960.texi \
        c-m32r.texi \
        c-m68hc11.texi \
index ce79b5ad32fff502450e31a165e651ccb41198c3..4e7389c99e21cb0c66610fc9c90b981bf4aaf8c5 100644 (file)
@@ -128,6 +128,7 @@ CPU_DOCS = \
        c-hppa.texi \
        c-i370.texi \
        c-i386.texi \
+       c-i860.texi \
        c-i960.texi \
        c-m32r.texi \
        c-m68hc11.texi \
index e6950678ca3571a1b654d615cd88c0000a7a2b89..22742b45eef2dfbf78475732da1912cacc3174ae 100644 (file)
@@ -35,6 +35,7 @@
 @set HPPA
 @set I370
 @set I80386
+@set I860
 @set I960
 @set M32R
 @set M68HC11
index c8602225c851c7ef4cda4e7d92e21de41e391df6..8ff757732273dd35ef87c5cb4aa7f024d0f2447b 100644 (file)
@@ -5027,6 +5027,9 @@ subject, see the hardware manufacturer's manual.
 @ifset I80386
 * i386-Dependent::              Intel 80386 Dependent Features
 @end ifset
+@ifset I860
+* i860-Dependent::              Intel 80860 Dependent Features
+@end ifset
 @ifset I960
 * i960-Dependent::              Intel 80960 Dependent Features
 @end ifset
@@ -5208,6 +5211,10 @@ family.
 @include c-i386.texi
 @end ifset
 
+@ifset I860
+@include c-i860.texi
+@end ifset
+
 @ifset I960
 @include c-i960.texi
 @end ifset
diff --git a/gas/doc/c-i860.texi b/gas/doc/c-i860.texi
new file mode 100644 (file)
index 0000000..d3b989f
--- /dev/null
@@ -0,0 +1,90 @@
+@c Copyright (C) 2000 Free Software Foundation, Inc.
+@c This is part of the GAS manual.
+@c For copying conditions, see the file as.texinfo.
+@ifset GENERIC
+@page
+@node i860-Dependent
+@chapter Intel i860 Dependent Features
+@end ifset
+@ifclear GENERIC
+@node Machine Dependencies
+@chapter Intel i860 Dependent Features
+@end ifclear
+
+@ignore
+@c FIXME: This is basically a stub for i860. There is tons more information
+that I will add later (jle@cygnus.com). The assembler is still being
+written. The i860 assembler that existed previously was never finished
+and doesn't even build. Further, its not BFD_ASSEMBLER and it doesn't
+do ELF (it doesn't do anything, but you get the point).
+@end ignore
+
+@cindex i860 support
+@menu
+* Options-i860::                i860 Command-line Options
+* Directives-i860::             i860 Machine Directives
+* Opcodes for i860::            i860 Opcodes
+@end menu
+
+@node Options-i860
+
+@section i860 Command-line Options
+@subsection SVR4 compatibility options 
+@table @code
+@item -V
+Print assembler version.
+@item -Qy
+Ignored.
+@item -Qn
+Ignored.
+@end table
+@subsection Other options 
+@table @code
+@item -EL
+Select little endian output (this is the default).
+@item -EB
+Select big endian output. Note that the i860 always reads instructions
+as little endian data, so this option only effects data and not
+instructions.
+@end table
+
+@node Directives-i860
+@section i860 Machine Directives
+
+@cindex machine directives, i860
+@cindex i860 machine directives
+
+@table @code
+@cindex @code{dual} directive, i860
+@item .dual
+Enter dual instruction mode. While this directive is supported, the
+preferred way to use dual instruction mode is to explicitly code
+the dual bit with the @code{d.} prefix.
+@end table
+
+@table @code
+@cindex @code{enddual} directive, i860
+@item .enddual
+Exit dual instruction mode. While this directive is supported, the
+preferred way to use dual instruction mode is to explicitly code
+the dual bit with the @code{d.} prefix.
+@end table
+
+@table @code
+@cindex @code{atmp} directive, i860
+@item .atmp
+Change the temporary register used when expanding pseudo operations. The
+default register is @code{r31}.
+@end table
+
+@node Opcodes for i860
+@section i860 Opcodes
+
+@cindex opcodes, i860
+@cindex i860 opcodes
+All of the Intel i860 machine instructions are supported.
+
+Some opcodes are processed beyond simply emitting a single corresponding
+instruction. For example, @samp{mov} and other instructions with larg
+displacements may be expanded into 2 or 3 instructions (FIXME: add details).
+