(no commit message)
authorlkcl <lkcl@web>
Sat, 7 May 2022 00:38:48 +0000 (01:38 +0100)
committerIkiWiki <ikiwiki.info>
Sat, 7 May 2022 00:38:48 +0000 (01:38 +0100)
openpower/sv/SimpleV_rationale.mdwn

index af704809540ac1a21155424631706ffcca7cee06..4633c74e50b9c844c32ce68d3eb2a2a89dbcb8a4 100644 (file)
@@ -29,7 +29,8 @@ Therefore it begs the question, why on earth would anyone consider
 this task, and what, in Computer Science, actually needs solving?
 
 First hints are that whilst memory bitcells have not increased in speed
-since the 90s (around 150 mhz), increasing the datapath widths has allowed
+since the 90s (around 150 mhz), increasing the bank width and
+datapath widths and speeds to the same has allowed
 significant apparent speed increases: 3200 mhz DDR4 and even faster DDR5,
 and other advanced Memory interfaces such as HBM, Gen-Z, and OpenCAPI,
 all make an effort (all simply increasing the parallel deployment of