update to table format
authorLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Sat, 29 Jun 2019 05:09:34 +0000 (06:09 +0100)
committerLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Sat, 29 Jun 2019 05:09:34 +0000 (06:09 +0100)
simple_v_extension/vblock_format_table.mdwn

index c038a9536e0dc6aa447845a6cea12a34d75122ad..fa74d1057479facc7f2e253b314c360b35959ab9 100644 (file)
@@ -13,12 +13,12 @@ of the RISC-V ISA, is as follows:
 
 The VL/MAXVL/SubVL Block format:
 
-| 31-30 | 29:28 | 27:22  | 21:17  | 16  | comment |
-| -     | ----- | ------ | ------ | -   | -|
-| 0b00  | SubVL | VLdest | imm[4:0] | imm  | VL, bits 16-21 |
-| 0b01  | SubVL | MVLimm | VLreg    | VLd  | VLdest=t0,t1 |
-| 0b10  | SubVL | VLdest | imm[4:0] | imm | VL & MVL, bits 16-21 |
-| 0b11  | rsvd  | rsvd   | rsvd     | rsv | reserved, all 0s |
-
-
+[[!table  data="""
+31|30 | 29:28 | 27:22  | 21:17    | 16   | comment              |
+- | - | ----- | ------ | ------   | -    | -                    |
+0b00 || SubVL | VLdest | imm[4:0] | imm  | VL, bits 16-21       |
+0b01 || SubVL | MVLimm | VLreg    | VLd  | VLdest=t0,t1         |
+0b10 || SubVL | VLdest | imm[4:0] | imm  | VL & MVL, bits 16-21 |
+0b11 || rsvd  | rsvd   | rsvd     | rsv  | reserved, all 0s     |
+"""]]