vect-movi.c: Check for vectorization for 64-bit and 128-bit.
authorTejas Belagod <tejas.belagod@arm.com>
Wed, 14 Jan 2015 10:29:09 +0000 (10:29 +0000)
committerTejas Belagod <belagod@gcc.gnu.org>
Wed, 14 Jan 2015 10:29:09 +0000 (10:29 +0000)
2015-01-14  Tejas Belagod  <tejas.belagod@arm.com>

        * gcc.target/aarch64/vect-movi.c: Check for vectorization for
        64-bit and 128-bit.

From-SVN: r219585

gcc/testsuite/ChangeLog
gcc/testsuite/gcc.target/aarch64/vect-movi.c

index 071c47d5988e6db2608742be65680d04350f7655..4f3ed20941a528f62353f4e17e4250b7639db214 100644 (file)
@@ -1,3 +1,8 @@
+2015-01-14  Tejas Belagod  <tejas.belagod@arm.com>
+
+       * gcc.target/aarch64/vect-movi.c: Check for vectorization for
+       64-bit and 128-bit.
+
 2015-01-14  Kyrylo Tkachov  <kyrylo.tkachov@arm.com>
 
        PR target/64460
index 59a0bd5cc54045e2c0641f591b7ea2a7adf46076..d28a71d04e0a6c18494bc8af8eb9335fd774b89a 100644 (file)
@@ -10,7 +10,7 @@ movi_msl8 (int *__restrict a)
 {
   int i;
 
-  /* { dg-final { scan-assembler "movi\\tv\[0-9\]+\.4s, 0xab, msl 8" } } */
+  /* { dg-final { scan-assembler "movi\\tv\[0-9\]+\.\[42\]s, 0xab, msl 8" } } */
   for (i = 0; i < N; i++)
     a[i] = 0xabff;
 }
@@ -20,7 +20,7 @@ movi_msl16 (int *__restrict a)
 {
   int i;
 
-  /* { dg-final { scan-assembler "movi\\tv\[0-9\]+\.4s, 0xab, msl 16" } } */
+  /* { dg-final { scan-assembler "movi\\tv\[0-9\]+\.\[42\]s, 0xab, msl 16" } } */
   for (i = 0; i < N; i++)
     a[i] = 0xabffff;
 }
@@ -30,7 +30,7 @@ mvni_msl8 (int *__restrict a)
 {
   int i;
 
-  /* { dg-final { scan-assembler "mvni\\tv\[0-9\]+\.4s, 0xab, msl 8" } } */
+  /* { dg-final { scan-assembler "mvni\\tv\[0-9\]+\.\[42\]s, 0xab, msl 8" } } */
   for (i = 0; i < N; i++)
     a[i] = 0xffff5400;
 }
@@ -40,7 +40,7 @@ mvni_msl16 (int *__restrict a)
 {
   int i;
 
-  /* { dg-final { scan-assembler "mvni\\tv\[0-9\]+\.4s, 0xab, msl 16" } } */
+  /* { dg-final { scan-assembler "mvni\\tv\[0-9\]+\.\[42\]s, 0xab, msl 16" } } */
   for (i = 0; i < N; i++)
     a[i] = 0xff540000;
 }