(no commit message)
authorlkcl <lkcl@web>
Sun, 5 Sep 2021 16:53:13 +0000 (17:53 +0100)
committerIkiWiki <ikiwiki.info>
Sun, 5 Sep 2021 16:53:13 +0000 (17:53 +0100)
openpower/sv/ldst.mdwn

index 3a251bf3e908b3ca2c5f86b97f3435e4c3c578f2..12115f6c57c30ff84e8540edd5a4aadfbaa82abd 100644 (file)
@@ -259,7 +259,7 @@ The source override applies to RB, and before adding to
 RA in order to calculate the Effective Address, if SEA is
 set RB is sign-extended from elwidth bits to the full 64
 bits.  For other Modes (ffirst, saturate),
-all EA computation is unsigned.
+all EA computation with elwidth overrides is unsigned.
 
 Note that cache-inhibited LD/ST (`ldcix`) when VSPLAT is activated will perform **multiple** LD/ST operations, sequentially.  `ldcix` even with scalar src will read the same memory location *multiple times*, storing the result in successive Vector destination registers.  This because the cache-inhibit instructions are used to read and write memory-mapped peripherals.
 If a genuine cache-inhibited LD-VSPLAT is required then a *scalar*