From 537c45fe5a55f9598a0af5757fd0280f29c62ac5 Mon Sep 17 00:00:00 2001 From: Luke Kenneth Casson Leighton Date: Tue, 20 Oct 2020 16:31:29 +0100 Subject: [PATCH] add dividing column --- openpower/sv/example_dep_matrices.mdwn | 24 ++++++++++++------------ 1 file changed, 12 insertions(+), 12 deletions(-) diff --git a/openpower/sv/example_dep_matrices.mdwn b/openpower/sv/example_dep_matrices.mdwn index e999a2a9f..048f16085 100644 --- a/openpower/sv/example_dep_matrices.mdwn +++ b/openpower/sv/example_dep_matrices.mdwn @@ -4,16 +4,16 @@ | FU-REGS | r0 | r1 | r2 | r3 | r4 | r5 | r6 | r7 | FU-FU | L0A0 | L1A0 | L2A0 | L3A0 | L0A1 | L1A2 | L2A1 | L3A1 | SA1 | SA2 | SL1 | SL2 | |---------|----|----|----|----|----|----|----|----|--------|------|------|----- |------|------|------|------|------|-----|-----|-----|-----| -|V-L0 ALU0| y | | | | y | | | | | y | | | | y | | | | ? | ? | ? | ? | -|V-L1 ALU0| | y | | | | y | | | | | y | | | | y | | | ? | ? | ? | ? | -|V-L2 ALU0| | | y | | | | y | | | | | y | | | | y | | ? | ? | ? | ? | -|V-L3 ALU0| | | | y | | | | y | | | | | y | | | | y | ? | ? | ? | ? | -|V-L0 ALU1| y | | | | y | | | | | y | | | | y | | | | ? | ? | ? | ? | -|V-L1 ALU1| | y | | | | y | | | | | y | | | | y | | | ? | ? | ? | ? | -|V-L2 ALU1| | | y | | | | y | | | | | y | | | | y | | ? | ? | ? | ? | -|V-L3 ALU1| | | | y | | | | y | | | | | y | | | | y | ? | ? | ? | ? | -|S ALU1 | y | y | y | y | y | y | y | y | | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | -|S ALU2 | y | y | y | y | y | y | y | y | | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | -|S LOGIC1 | y | y | y | y | y | y | y | y | | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | -|S LOGIC2 | y | y | y | y | y | y | y | y | | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | +|V-L0 ALU0| y | | | | y | | | | -> | y | | | | y | | | | ? | ? | ? | ? | +|V-L1 ALU0| | y | | | | y | | | -> | | y | | | | y | | | ? | ? | ? | ? | +|V-L2 ALU0| | | y | | | | y | | -> | | | y | | | | y | | ? | ? | ? | ? | +|V-L3 ALU0| | | | y | | | | y | -> | | | | y | | | | y | ? | ? | ? | ? | +|V-L0 ALU1| y | | | | y | | | | -> | y | | | | y | | | | ? | ? | ? | ? | +|V-L1 ALU1| | y | | | | y | | | -> | | y | | | | y | | | ? | ? | ? | ? | +|V-L2 ALU1| | | y | | | | y | | -> | | | y | | | | y | | ? | ? | ? | ? | +|V-L3 ALU1| | | | y | | | | y | -> | | | | y | | | | y | ? | ? | ? | ? | +|S ALU1 | y | y | y | y | y | y | y | y | -> | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | +|S ALU2 | y | y | y | y | y | y | y | y | -> | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | +|S LOGIC1 | y | y | y | y | y | y | y | y | -> | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | +|S LOGIC2 | y | y | y | y | y | y | y | y | -> | ? | ? | ? | ? | ? | ? | ? | | y | y | y | y | -- 2.30.2