cores/clock: add logging to visualize clkin/clkouts and computed config.
[litex.git] / litex / soc / cores /
drwxr-xr-x   ..
-rw-r--r-- 0 __init__.py
-rw-r--r-- 3201 bitbang.py
-rw-r--r-- 26093 clock.py
-rw-r--r-- 9151 code_8b10b.py
drwxr-xr-x - cpu
-rw-r--r-- 1086 dna.py
-rw-r--r-- 4516 ecc.py
-rw-r--r-- 2306 freqmeter.py
-rw-r--r-- 1774 gpio.py
-rw-r--r-- 4409 hyperbus.py
-rw-r--r-- 21348 i2s.py
-rw-r--r-- 5898 icap.py
-rw-r--r-- 589 identifier.py
-rw-r--r-- 6026 jtag.py
-rw-r--r-- 5041 prbs.py
-rw-r--r-- 1858 pwm.py
-rw-r--r-- 7808 spi.py
-rw-r--r-- 12646 spi_flash.py
-rw-r--r-- 51276 spi_opi.py
-rw-r--r-- 3527 timer.py
-rw-r--r-- 9580 uart.py
-rw-r--r-- 2894 up5kspram.py
-rw-r--r-- 10168 usb_fifo.py
-rw-r--r-- 4803 xadc.py