arm: Mark some miscregs (timer counter) registers at unverifiable.
[gem5.git] / src / arch / arm /
drwxr-xr-x   ..
-rw-r--r-- 5742 ArmISA.py
-rw-r--r-- 1715 ArmInterrupts.py
-rw-r--r-- 1918 ArmNativeTrace.py
-rw-r--r-- 5706 ArmPMU.py
-rw-r--r-- 4808 ArmSystem.py
-rw-r--r-- 3732 ArmTLB.py
-rw-r--r-- 3777 SConscript
-rw-r--r-- 1630 SConsopts
-rw-r--r-- 2816 ccregs.hh
-rw-r--r-- 5321 decoder.cc
-rw-r--r-- 4986 decoder.hh
-rw-r--r-- 45432 faults.cc
-rw-r--r-- 19267 faults.hh
drwxr-xr-x - insts
-rw-r--r-- 5751 interrupts.cc
-rw-r--r-- 10058 interrupts.hh
-rw-r--r-- 15854 intregs.hh
-rw-r--r-- 78026 isa.cc
-rw-r--r-- 15995 isa.hh
drwxr-xr-x - isa
-rw-r--r-- 2504 isa_device.cc
-rw-r--r-- 3622 isa_device.hh
-rw-r--r-- 4678 isa_traits.hh
-rw-r--r-- 2146 kernel_stats.hh
drwxr-xr-x - linux
-rw-r--r-- 5801 locked_mem.hh
-rw-r--r-- 1804 microcode_rom.hh
-rw-r--r-- 125777 miscregs.cc
-rw-r--r-- 63708 miscregs.hh
-rw-r--r-- 2032 mmapped_ipr.hh
-rw-r--r-- 8376 nativetrace.cc
-rw-r--r-- 3738 nativetrace.hh
-rw-r--r-- 11338 pagetable.hh
-rw-r--r-- 15766 pmu.cc
-rw-r--r-- 16100 pmu.hh
-rw-r--r-- 16651 process.cc
-rw-r--r-- 3918 process.hh
-rw-r--r-- 4611 registers.hh
-rw-r--r-- 15550 remote_gdb.cc
-rw-r--r-- 3405 remote_gdb.hh
-rw-r--r-- 5099 stacktrace.cc
-rw-r--r-- 3356 stacktrace.hh
-rwxr-xr-x 8092 stage2_lookup.cc
-rwxr-xr-x 4091 stage2_lookup.hh
-rwxr-xr-x 5616 stage2_mmu.cc
-rwxr-xr-x 4154 stage2_mmu.hh
-rw-r--r-- 8075 system.cc
-rw-r--r-- 8883 system.hh
-rw-r--r-- 71148 table_walker.cc
-rw-r--r-- 29881 table_walker.hh
-rw-r--r-- 46929 tlb.cc
-rw-r--r-- 13061 tlb.hh
-rw-r--r-- 20214 types.hh
-rw-r--r-- 29775 utility.cc
-rw-r--r-- 9506 utility.hh
-rw-r--r-- 3970 vtophys.cc
-rw-r--r-- 2127 vtophys.hh