ISA: Simplify various implementations of completeAcc.
[gem5.git] / src / sim /
drwxr-xr-x   ..
-rw-r--r-- 1673 BaseTLB.py
-rw-r--r-- 1741 InstTracer.py
-rw-r--r-- 2689 Process.py
-rw-r--r-- 2548 Root.py
-rw-r--r-- 2477 SConscript
-rw-r--r-- 2763 System.py
-rw-r--r-- 2086 arguments.cc
-rw-r--r-- 4134 arguments.hh
-rw-r--r-- 1868 async.cc
-rw-r--r-- 2607 async.hh
-rw-r--r-- 7028 byteswap.hh
-rw-r--r-- 3332 core.cc
-rw-r--r-- 2463 core.hh
-rw-r--r-- 3388 debug.cc
-rw-r--r-- 1860 debug.hh
-rw-r--r-- 11700 eventq.cc
-rw-r--r-- 16664 eventq.hh
-rw-r--r-- 1765 fault.hh
-rw-r--r-- 2695 faults.cc
-rw-r--r-- 3582 faults.hh
-rw-r--r-- 6903 init.cc
-rw-r--r-- 2571 init.hh
-rw-r--r-- 5929 insttracer.hh
-rw-r--r-- 2323 main.cc
-rw-r--r-- 2045 microcode_rom.hh
-rw-r--r-- 21478 process.cc
-rw-r--r-- 9243 process.hh
-rw-r--r-- 2825 process_impl.hh
-rw-r--r-- 8003 pseudo_inst.cc
-rw-r--r-- 2798 pseudo_inst.hh
-rw-r--r-- 2098 root.cc
-rw-r--r-- 14926 serialize.cc
-rw-r--r-- 9573 serialize.hh
-rw-r--r-- 4311 sim_events.cc
-rw-r--r-- 3276 sim_events.hh
-rw-r--r-- 2270 sim_exit.hh
-rw-r--r-- 5002 sim_object.cc
-rw-r--r-- 5713 sim_object.hh
-rw-r--r-- 2082 sim_object_params.hh
-rw-r--r-- 4544 simulate.cc
-rw-r--r-- 1748 simulate.hh
-rw-r--r-- 4804 stat_control.cc
-rw-r--r-- 1857 stat_control.hh
-rw-r--r-- 1822 stats.hh
-rw-r--r-- 24229 syscall_emul.cc
-rw-r--r-- 36425 syscall_emul.hh
-rw-r--r-- 2286 syscallreturn.hh
-rw-r--r-- 8464 system.cc
-rw-r--r-- 6797 system.hh
-rw-r--r-- 2446 tlb.cc
-rw-r--r-- 2883 tlb.hh
-rw-r--r-- 3171 vptr.hh