ARM: Add minimal ARM_SE support for m5threads.
[gem5.git] / src / sim /
drwxr-xr-x   ..
-rw-r--r-- 1673 BaseTLB.py
-rw-r--r-- 1741 InstTracer.py
-rw-r--r-- 2689 Process.py
-rw-r--r-- 2829 Root.py
-rw-r--r-- 2619 SConscript
-rw-r--r-- 3586 System.py
-rw-r--r-- 2086 arguments.cc
-rw-r--r-- 4134 arguments.hh
-rw-r--r-- 1868 async.cc
-rw-r--r-- 2607 async.hh
-rw-r--r-- 7028 byteswap.hh
-rw-r--r-- 3326 core.cc
-rw-r--r-- 2558 core.hh
-rw-r--r-- 3388 debug.cc
-rw-r--r-- 1860 debug.hh
-rw-r--r-- 11702 eventq.cc
-rw-r--r-- 16678 eventq.hh
-rw-r--r-- 1809 fault_fwd.hh
-rw-r--r-- 2695 faults.cc
-rw-r--r-- 3554 faults.hh
-rw-r--r-- 6905 init.cc
-rw-r--r-- 2571 init.hh
-rw-r--r-- 5844 insttracer.hh
-rw-r--r-- 2323 main.cc
-rw-r--r-- 2045 microcode_rom.hh
-rw-r--r-- 21478 process.cc
-rw-r--r-- 9243 process.hh
-rw-r--r-- 2825 process_impl.hh
-rw-r--r-- 13199 pseudo_inst.cc
-rw-r--r-- 2972 pseudo_inst.hh
-rw-r--r-- 4081 root.cc
-rw-r--r-- 3960 root.hh
-rw-r--r-- 16483 serialize.cc
-rw-r--r-- 9851 serialize.hh
-rw-r--r-- 3590 sim_events.cc
-rw-r--r-- 3032 sim_events.hh
-rw-r--r-- 2352 sim_exit.hh
-rw-r--r-- 5002 sim_object.cc
-rw-r--r-- 5715 sim_object.hh
-rw-r--r-- 2082 sim_object_params.hh
-rw-r--r-- 4556 simulate.cc
-rw-r--r-- 1748 simulate.hh
-rw-r--r-- 4907 stat_control.cc
-rw-r--r-- 1881 stat_control.hh
-rw-r--r-- 1822 stats.hh
-rw-r--r-- 24468 syscall_emul.cc
-rw-r--r-- 36546 syscall_emul.hh
-rw-r--r-- 2286 syscallreturn.hh
-rw-r--r-- 8940 system.cc
-rw-r--r-- 7977 system.hh
-rw-r--r-- 2446 tlb.cc
-rw-r--r-- 3886 tlb.hh
-rw-r--r-- 3171 vptr.hh