litedram: Fix DRAM init mem using too many address bits
-rw-r--r-- 81 .gitignore
-rw-r--r-- 856 .travis.yml
-rw-r--r-- 469 LICENSE
-rw-r--r-- 8707 Makefile
-rw-r--r-- 3524 README.md
-rw-r--r-- 2329 cache_ram.vhdl
-rw-r--r-- 17654 common.vhdl
drwxr-xr-x - constraints
-rw-r--r-- 8037 control.vhdl
-rw-r--r-- 12067 core.vhdl
-rw-r--r-- 5465 core_debug.vhdl
-rw-r--r-- 3380 core_dram_tb.vhdl
-rw-r--r-- 1534 core_tb.vhdl
-rw-r--r-- 3693 countzero.vhdl
-rw-r--r-- 3726 countzero_tb.vhdl
-rw-r--r-- 2397 cr_file.vhdl
-rw-r--r-- 1586 cr_hazard.vhdl
-rw-r--r-- 1505 crhelpers.vhdl
-rw-r--r-- 46347 dcache.vhdl
-rw-r--r-- 3448 dcache_tb.vhdl
-rw-r--r-- 54317 decode1.vhdl
-rw-r--r-- 14289 decode2.vhdl
-rw-r--r-- 3084 decode_types.vhdl
-rw-r--r-- 4715 divider.vhdl
-rw-r--r-- 22026 divider_tb.vhdl
-rw-r--r-- 757 dmi_dtm_dummy.vhdl
-rw-r--r-- 6007 dmi_dtm_tb.vhdl
-rw-r--r-- 8570 dmi_dtm_xilinx.vhdl
-rw-r--r-- 8418 dram_tb.vhdl
-rw-r--r-- 36728 execute1.vhdl
-rw-r--r-- 4032 fetch1.vhdl
-rw-r--r-- 3081 fetch2.vhdl
drwxr-xr-x - fpga
-rw-r--r-- 1218 glibc_random.vhdl
-rw-r--r-- 532 glibc_random_helpers.vhdl
-rw-r--r-- 3061 gpr_hazard.vhdl
drwxr-xr-x - hello_world
-rw-r--r-- 6621 helpers.vhdl
-rw-r--r-- 24373 icache.vhdl
-rw-r--r-- 3851 icache_tb.vhdl
-rw-r--r-- 1024 icache_test.bin
drwxr-xr-x - include
-rw-r--r-- 7385 insn_helpers.vhdl
drwxr-xr-x - lib
drwxr-xr-x - litedram
-rw-r--r-- 19615 loadstore1.vhdl
-rw-r--r-- 3257 logical.vhdl
drwxr-xr-x - media
drwxr-xr-x - micropython
-rw-r--r-- 6425 microwatt.core
-rw-r--r-- 17341 mmu.vhdl
-rw-r--r-- 3013 multiply.vhdl
-rw-r--r-- 7158 multiply_tb.vhdl
drwxr-xr-x - openocd
-rw-r--r-- 1806 plru.vhdl
-rw-r--r-- 2021 plru_tb.vhdl
-rw-r--r-- 29398 ppc_fx_insns.vhdl
-rw-r--r-- 4696 register_file.vhdl
-rw-r--r-- 5504 rotator.vhdl
-rw-r--r-- 9267 rotator_tb.vhdl
drwxr-xr-x - rust_lib_demo
drwxr-xr-x - scripts
drwxr-xr-x - sim-unisim
-rw-r--r-- 1907 sim_bram.vhdl
-rw-r--r-- 1476 sim_bram_helpers.vhdl
-rw-r--r-- 3824 sim_bram_helpers_c.c
-rw-r--r-- 1112 sim_console.vhdl
-rw-r--r-- 1534 sim_console_c.c
-rw-r--r-- 2642 sim_jtag.vhdl
-rw-r--r-- 1019 sim_jtag_socket.vhdl
-rw-r--r-- 3573 sim_jtag_socket_c.c
-rw-r--r-- 4217 sim_uart.vhdl
-rw-r--r-- 1245 sim_vhpi_c.c
-rw-r--r-- 273 sim_vhpi_c.h
-rw-r--r-- 19662 soc.vhdl
-rw-r--r-- 4479 sync_fifo.vhdl
-rw-r--r-- 5837 syscon.vhdl
drwxr-xr-x - tests
-rw-r--r-- 1271 utils.vhdl
drwxr-xr-x - verilator
-rw-r--r-- 1899 wishbone_arbiter.vhdl
-rw-r--r-- 16 wishbone_bram_tb.bin
-rw-r--r-- 5080 wishbone_bram_tb.vhdl
-rw-r--r-- 2087 wishbone_bram_wrapper.vhdl
-rw-r--r-- 5538 wishbone_debug_master.vhdl
-rw-r--r-- 1922 wishbone_types.vhdl
-rw-r--r-- 3729 writeback.vhdl
-rw-r--r-- 6422 xics.vhdl