radv: adjust ESGS ring buffer size computation on VI+
authorSamuel Pitoiset <samuel.pitoiset@gmail.com>
Mon, 10 Sep 2018 16:14:41 +0000 (18:14 +0200)
committerSamuel Pitoiset <samuel.pitoiset@gmail.com>
Tue, 11 Sep 2018 09:30:19 +0000 (11:30 +0200)
Noticed while working in this area. Ported from RadeonSI.

Signed-off-by: Samuel Pitoiset <samuel.pitoiset@gmail.com>
Reviewed-by: Dave Airlie <airlied@redhat.com>
src/amd/vulkan/radv_pipeline.c

index 1741d5e90478c5e354ce9fd57c6cba8d35bca823..ae269c32c49601455c371186e9208e6d9e6eff48 100644 (file)
@@ -1575,7 +1575,11 @@ calculate_gs_ring_sizes(struct radv_pipeline *pipeline, const struct radv_gs_sta
        unsigned num_se = device->physical_device->rad_info.max_se;
        unsigned wave_size = 64;
        unsigned max_gs_waves = 32 * num_se; /* max 32 per SE on GCN */
-       unsigned gs_vertex_reuse = 16 * num_se; /* GS_VERTEX_REUSE register (per SE) */
+       /* On SI-CI, the value comes from VGT_GS_VERTEX_REUSE = 16.
+        * On VI+, the value comes from VGT_VERTEX_REUSE_BLOCK_CNTL = 30 (+2).
+        */
+       unsigned gs_vertex_reuse =
+               (device->physical_device->rad_info.chip_class >= VI ? 32 : 16) * num_se;
        unsigned alignment = 256 * num_se;
        /* The maximum size is 63.999 MB per SE. */
        unsigned max_size = ((unsigned)(63.999 * 1024 * 1024) & ~255) * num_se;