Enable LR/SC tests, even for uniprocessors
[riscv-tests.git] / isa / rv32ui / Makefrag
index d487463cc33643f38fc3a199fa16bc23071d1563..4bdebb5657438db829cfd0cb6e699b9b57333cda 100644 (file)
@@ -3,8 +3,10 @@
 #-----------------------------------------------------------------------
 
 rv32ui_sc_tests = \
+       simple \
        add addi \
-       amoadd_w amoand_w amomax_w amomaxu_w amomin_w amominu_w amoor_w amoswap_w \
+       amoadd_w amoand_w amomax_w amomaxu_w amomin_w amominu_w amoor_w amoxor_w amoswap_w \
+       lrsc \
        and andi \
        auipc \
        beq bge bgeu blt bltu bne \
@@ -24,10 +26,7 @@ rv32ui_sc_tests = \
        sub \
        xor xori \
 
-rv32ui_mc_tests = \
-       lrsc
-
 rv32ui_p_tests = $(addprefix rv32ui-p-, $(rv32ui_sc_tests))
-rv32ui_pm_tests = $(addprefix rv32ui-pm-, $(rv32ui_mc_tests))
+rv32ui_v_tests = $(addprefix rv32ui-v-, $(rv32ui_sc_tests))
 
-spike_tests += $(rv32ui_p_tests) $(rv32ui_pm_tests)
+spike32_tests += $(rv32ui_p_tests) $(rv32ui_v_tests)