add redirection sv unit test
authorLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Mon, 1 Oct 2018 10:49:12 +0000 (11:49 +0100)
committerLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Mon, 1 Oct 2018 10:49:12 +0000 (11:49 +0100)
isa/rv64ui/Makefrag.sv
isa/rv64ui/sv_addi.S
isa/rv64ui/sv_addi_redirect.S [new file with mode: 0644]

index 1ad8fe17dabb7119d8781404622f6370c46f5bc1..8c9b0a61c2802f1161e88b1c5d2dc097ca90b853 100644 (file)
@@ -4,6 +4,7 @@
 
 rv64ui_sv_tests = \
        sv_addi \
+       sv_addi_redirect \
 
 rv64ui_p_tests = $(addprefix rv64ui-p-, $(rv64ui_sv_tests))
 rv64ui_v_tests = $(addprefix rv64ui-v-, $(rv64ui_sv_tests))
index a78bcdc7c7f837fbb441a41640b58a8e26904511..e86a3f36c6a91f64ba1a38a3121c4d25e77a89fd 100644 (file)
@@ -4,6 +4,8 @@
 RVTEST_RV64U        # Define TVM used by program.
 
 
+# SV test: sets up x3 and x4 with data, sets VL to 2, and carries out
+# an "add 1 to x3".  which actually means "add 1 to x3 *AND* add 1 to x4"
 
 # Test code region.
 RVTEST_CODE_BEGIN   # Start of test code.
diff --git a/isa/rv64ui/sv_addi_redirect.S b/isa/rv64ui/sv_addi_redirect.S
new file mode 100644 (file)
index 0000000..980cb5b
--- /dev/null
@@ -0,0 +1,58 @@
+#include "riscv_test.h"
+#include "sv_test_macros.h"
+
+RVTEST_RV64U        # Define TVM used by program.
+
+# SV test: sets up x3 and x4 with data, then sets up SV redirection
+# from register x16 to register x3 with a VL of 2.  the add is carried out
+# on x16 and the redirection means "actually, we want to do that add on x3"
+# and the VL means "actually we want to do that add on x3 *AND* x4"
+# x2 and x5 are tested to make sure they're not modified
+
+# Test code region.
+RVTEST_CODE_BEGIN   # Start of test code.
+
+        SV_LD_DATA( x2, testdata   , 0)
+        SV_LD_DATA( x3, testdata+8 , 0)
+        SV_LD_DATA( x4, testdata+16, 0)
+        SV_LD_DATA( x5, testdata+24, 0)
+
+        SET_SV_MVL(2)
+        SET_SV_CSR(1, 16, 0, 3, 1, 0)
+        SET_SV_VL(2)
+
+        addi    x16, x16, 1
+
+        CLR_SV_CSRS()
+        SET_SV_VL(0)
+        SET_SV_MVL(0)
+
+        TEST_SV_IMM(x2, 1001) # should not be modified
+        TEST_SV_IMM(x3, 42)
+        TEST_SV_IMM(x4, 43)
+        TEST_SV_IMM(x5, 1002) # should not be modified
+
+        RVTEST_PASS           # Signal success.
+fail:
+        RVTEST_FAIL
+RVTEST_CODE_END     # End of test code.
+
+# Input data section.
+# This section is optional, and this data is NOT saved in the output.
+.data
+        .align 3
+testdata:
+        .dword 1001
+        .dword 41
+        .dword 42
+        .dword 1002
+
+# Output data section.
+RVTEST_DATA_BEGIN   # Start of test output data region.
+        .align 3
+result:
+        .dword -1
+        .dword -1
+        .dword -1
+RVTEST_DATA_END     # End of test output data region.
+