xilinx mig: put a buffer infront of the controller (#13)
authorWesley W. Terpstra <wesley@sifive.com>
Thu, 11 May 2017 18:50:07 +0000 (11:50 -0700)
committerGitHub <noreply@github.com>
Thu, 11 May 2017 18:50:07 +0000 (11:50 -0700)
This makes placement of the L2 and DDR controller easier.

src/main/scala/devices/xilinxvc707mig/XilinxVC707MIG.scala

index c248f6c5553b05f317aee6bbd285bc81c7719e9f..58d14f4de44c3a28234abf15d54ebb222a04a7d5 100644 (file)
@@ -36,10 +36,12 @@ class XilinxVC707MIG(implicit p: Parameters) extends LazyModule with HasXilinxVC
   val indexer = LazyModule(new AXI4IdIndexer(idBits = 4))
   val deint   = LazyModule(new AXI4Deinterleaver(p(coreplex.CacheBlockBytes)))
   val yank    = LazyModule(new AXI4UserYanker)
+  val buffer  = LazyModule(new AXI4Buffer)
 
   xing.node := node
   val monitor = (toaxi4.node := xing.node)
-  axi4 := yank.node
+  axi4 := buffer.node
+  buffer.node := yank.node
   yank.node := deint.node
   deint.node := indexer.node
   indexer.node := toaxi4.node
@@ -85,7 +87,7 @@ class XilinxVC707MIG(implicit p: Parameters) extends LazyModule with HasXilinxVC
     xing.module.io.in_reset := reset
     xing.module.io.out_clock := blackbox.io.ui_clk
     xing.module.io.out_reset := blackbox.io.ui_clk_sync_rst
-    (Seq(toaxi4, indexer, deint, yank) ++ monitor) foreach { lm =>
+    (Seq(toaxi4, indexer, deint, yank, buffer) ++ monitor) foreach { lm =>
       lm.module.clock := blackbox.io.ui_clk
       lm.module.reset := blackbox.io.ui_clk_sync_rst
     }