Test masked-out second input port
authorCesar Strauss <cestrauss@gmail.com>
Thu, 31 Dec 2020 20:06:56 +0000 (17:06 -0300)
committerCesar Strauss <cestrauss@gmail.com>
Thu, 31 Dec 2020 20:06:56 +0000 (17:06 -0300)
Sign extend uses only the first port.

src/soc/experiment/test/test_compalu_multi.py

index 3436029362bfe9e2b5ed2b3d0a519d2de833107b..f27a250002b4c075b0c13fd6f95b049ae9d4ce3a 100644 (file)
@@ -448,14 +448,14 @@ def scoreboard_sim(op):
                         src_delays=[2, 0], dest_delays=[1])
 
     # test combinatorial zero-delay operation
-    # In the test ALU, any operation other than ADD, MUL or SHR
+    # In the test ALU, any operation other than ADD, MUL, EXTS or SHR
     # is zero-delay, and do a subtraction.
     # 5 - 2 = 3
     yield from op.issue([5, 2], MicrOp.OP_NOP, [3],
                         src_delays=[0, 1], dest_delays=[2])
     # test all combinations of masked input ports
-    # 5 + 0 (masked) = 5
-    yield from op.issue([5, 2], MicrOp.OP_ADD, [5],
+    # sign_extend(0x80) = 0xFF80
+    yield from op.issue([0x80, 2], MicrOp.OP_EXTS, [0xFF80],
                         rdmaskn=[0, 1],
                         src_delays=[2, 1], dest_delays=[0])
     # 0 (masked) + 2 = 2