experiment swapping dummy trap stage over to input
authorLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Fri, 16 Oct 2020 19:51:09 +0000 (20:51 +0100)
committerLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Fri, 16 Oct 2020 19:51:09 +0000 (20:51 +0100)
src/soc/fu/trap/pipeline.py

index c27a0e566295ce00f5cf839db64e24b9d43c2e2f..e31598bfe5c74ba33241995bdda9b805aca9afc2 100644 (file)
@@ -1,15 +1,15 @@
 from nmutil.singlepipe import ControlBase
 from nmutil.pipemodbase import PipeModBaseChain
 from soc.fu.trap.main_stage import TrapMainStage
-from soc.fu.trap.pipe_data import TrapOutputData
+from soc.fu.trap.pipe_data import TrapInputData
 from nmutil.pipemodbase import PipeModBase
 from nmigen import Module
 
 # gives a 1-clock delay to stop combinatorial link between in and out
 class DummyTrapStage(PipeModBase):
     def __init__(self, pspec): super().__init__(pspec, "dummy")
-    def ispec(self): return TrapOutputData(self.pspec)
-    def ospec(self): return TrapOutputData(self.pspec)
+    def ispec(self): return TrapInputData(self.pspec)
+    def ospec(self): return TrapInputData(self.pspec)
 
     def elaborate(self, platform):
         m = Module()
@@ -33,8 +33,8 @@ class TrapBasePipe(ControlBase):
     def __init__(self, pspec):
         ControlBase.__init__(self)
         self.pspec = pspec
-        self.pipe1 = TrapStages(pspec)
-        self.pipe2 = TrapDummyStages(pspec)
+        self.pipe1 = TrapDummyStages(pspec)
+        self.pipe2 = TrapStages(pspec)
         self._eqs = self.connect([self.pipe1, self.pipe2])
 
     def elaborate(self, platform):