src/soc/experiment/compldst_multi.py: update signal names in load()
authorTobias Platen <tplaten@posteo.de>
Sun, 3 Oct 2021 12:10:51 +0000 (14:10 +0200)
committerTobias Platen <tplaten@posteo.de>
Sun, 3 Oct 2021 12:10:51 +0000 (14:10 +0200)
src/soc/experiment/compldst_multi.py

index 376aeb6434ebc7ab27583e29dc40540bb53ed25f..833112e36607a6450da4fa9cb0d9588ea9346a7f 100644 (file)
@@ -687,7 +687,7 @@ def load(dut, src1, src2, imm, imm_ok=True, update=False, zero_a=False,
     yield dut.src1_i.eq(src1)
     yield dut.src2_i.eq(src2)
     yield dut.oper_i.zero_a.eq(zero_a)
-    yield dut.oper_i.imm_data.imm.eq(imm)
+    yield dut.oper_i.imm_data.data.eq(imm)
     yield dut.oper_i.imm_data.ok.eq(imm_ok)
     yield dut.issue_i.eq(1)
     yield
@@ -703,9 +703,9 @@ def load(dut, src1, src2, imm, imm_ok=True, update=False, zero_a=False,
 
     # wait for the operands (RA, RB, or both)
     if rd:
-        yield dut.rd.go.eq(rd)
+        yield dut.rd.go_i.eq(rd)
         yield from wait_for(dut.rd.rel_o)
-        yield dut.rd.go.eq(0)
+        yield dut.rd.go_i.eq(0)
 
     yield from wait_for(dut.adr_rel_o, False, test1st=True)
     # yield dut.ad.go.eq(1)