match up VSS/VDD numbers
authorLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Sun, 4 Oct 2020 13:16:35 +0000 (14:16 +0100)
committerLuke Kenneth Casson Leighton <lkcl@lkcl.net>
Sun, 4 Oct 2020 13:16:35 +0000 (14:16 +0100)
src/spec/ls180.py

index 2f9a86a5ebee832d13fa4072b9fa6c797e9335ba..a1c11c00e831896c75b580e734c1b31e65a34fc1 100644 (file)
@@ -62,35 +62,35 @@ def pinspec():
     ps.vss("I", ('N', 0), 0, 0, 1)
     ps.vdd("E", ('N', 1), 0, 0, 1)
     ps.sdram1("", ('N', 2), 0, 0, 30)
-    ps.vss("E", ('N', 30), 0, 1, 1)
-    ps.vdd("I", ('N', 31), 0, 1, 1)
+    ps.vss("E", ('N', 30), 0, 0, 1)
+    ps.vdd("I", ('N', 31), 0, 0, 1)
 
-    ps.vss("E", ('E', 0), 0, 2, 1)
+    ps.vss("E", ('E', 0), 0, 1, 1)
     ps.sdram2("", ('E', 1), 0, 0, 12)
-    ps.vdd("E", ('E', 13), 0, 2, 1)
+    ps.vdd("E", ('E', 13), 0, 1, 1)
     ps.gpio("", ('E', 14), 0, 8, 8)
-    ps.vss("I", ('E', 23), 0, 3, 1)
+    ps.vss("I", ('E', 23), 0, 1, 1)
     ps.jtag("", ('E', 24), 0, 0, 4)
-    ps.vdd("I", ('E', 31), 0, 3, 1)
+    ps.vdd("I", ('E', 31), 0, 1, 1)
 
-    ps.vss("I", ('S', 0), 0, 4, 1)
+    ps.vss("I", ('S', 0), 0, 2, 1)
     ps.sys("", ('S', 1), 0, 0, 7)
-    ps.vdd("I", ('S', 8), 0, 4, 1)
+    ps.vdd("I", ('S', 8), 0, 2, 1)
     ps.i2c("", ('S', 9), 0, 0, 2)
     ps.mspi("0", ('S', 15), 0)
     ps.uart("0", ('S', 20), 0)
-    ps.vss("I", ('S', 22), 0, 5, 1)
+    ps.vss("I", ('S', 22), 0, 3, 1)
     ps.gpio("", ('S', 23), 0, 0, 8)
     ps.vdd("I", ('S', 31), 0, 5, 1)
 
-    ps.vss("I", ('W', 0), 0, 6, 1)
+    ps.vss("I", ('W', 0), 0, 4, 1)
     ps.pwm("", ('W', 1), 0, 0, 2)
     ps.eint("", ('W', 3), 0, 0, 3)
     ps.mspi("1", ('W', 6), 0)
-    ps.vdd("E", ('W', 10), 0, 6, 1)
+    ps.vdd("E", ('W', 10), 0, 2, 1)
     ps.sdmmc("0", ('W', 11), 0)
-    ps.vss("E", ('W', 17), 0, 7, 1)
-    ps.vdd("I", ('W', 31), 0, 7, 1)
+    ps.vss("E", ('W', 17), 0, 2, 1)
+    ps.vdd("I", ('W', 31), 0, 4, 1)
     #ps.mspi("0", ('W', 8), 0)
     #ps.mspi("1", ('W', 8), 0)