Forgot to update pinmux image link
authorAndrey Miroshnikov <andrey@technepisteme.xyz>
Wed, 26 Jan 2022 22:04:06 +0000 (22:04 +0000)
committerAndrey Miroshnikov <andrey@technepisteme.xyz>
Wed, 26 Jan 2022 22:04:06 +0000 (22:04 +0000)
docs/pinmux.mdwn
docs/pinmux/gpio_jtag_1bit.jpg

index e15cc26b74cb2c0a8cf10d5f634dad216f6b5199..17429715ef6c393d2e68b24871ac53b808329ba9 100644 (file)
@@ -504,6 +504,7 @@ also require access to the WB bus to access GPIO configuration options
 not available to bank 1/2/3 peripherals.
 
 ### Proposal
+TODO: REWORK BASED ON GPIO JTAG DIAGRAMS BELOW
 The proposed JTAG BS chain is as follows:
 
 * Between each peripheral and GPIO block, add a JTAG BS chain. For example
@@ -536,11 +537,11 @@ As you can see by the above list, the GPIO block is becoming quite a complex
 beast. If there are suggestions to simplify or reduce some of the signals,
 that will be helpful.*
 
-The diagrams below show 1-bit GPIO connectivity, as well as the N-bit case.
+The diagrams below show 1-bit GPIO connectivity, as well as the 4-bit case.
 
 [[!img gpio_jtag_1bit.jpg size="600x"]]
 
-[[!img gpio_jtag_nbit.jpg size="600x"]]
+[[!img gpio_jtag_4bit.jpg size="600x"]]
 
 # Core/Pad Connection + JTAG Mux
 
index 9cdb74761ea1529e9cb1698f10f17e00cc8b472d..a6bd7f4f6ad710b776a1fd0151d099270f6ccbd4 100644 (file)
Binary files a/docs/pinmux/gpio_jtag_1bit.jpg and b/docs/pinmux/gpio_jtag_1bit.jpg differ